0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電源完整性概述及PI測試

lPCU_elecfans ? 來源:電子發(fā)燒友網(wǎng) ? 作者:電子發(fā)燒友網(wǎng) ? 2020-12-06 09:59 ? 次閱讀

1

電源完整性概述

電源完整性(Power Integrity)簡稱PI,是確認電源來源、目的端電壓以及電流是否符合需求。PI所研究的就是如何為整個系統(tǒng)提供一個穩(wěn)定可靠的電源分配網(wǎng)絡(Power Distribution Network,簡稱PDN),確定從DC轉換器的輸出到芯片、板卡和系統(tǒng)的直流電源的質(zhì)量, 使得系統(tǒng)工作時,電源噪聲能夠得到有效控制,并充分抑制芯片工作時引起的電壓波動、輻射和串擾。 電源完整性直接決定了產(chǎn)品的性能,如整機可靠性、信噪比與誤碼率,以及EMI/EMC等重要指標,正確測試和分析電源完整性也變得至關重要。PI以前隸屬于SI(Signal Integrity,信號完整性)專題,正是由于意識到它的重要性,目前研發(fā)人員已經(jīng)將其作為一個獨立的專題來研究。 2

PI測試的內(nèi)容

常見的PI測試指標,包括周期性和隨機性擾動 (Periodic and Random Disturbances,簡稱PARD),即噪聲、紋波和瞬變;靜態(tài)和瞬態(tài)負載響應;以及電源漂移。

圖1 周期性和隨機性擾動(PARD)測試 PARD是直流輸出電壓與其期望值的偏差,它通常用峰峰值(Vpp)來衡量。

圖2 靜態(tài)或瞬態(tài)負載響應測試 靜態(tài)或瞬態(tài)負載響應測試,是對預定負載的指定輸出極限的測量。

圖3 供電漂移測試 供電漂移測試的是供電幅度隨時間的變化和漂移,確認是否在容限范圍之內(nèi)。 3

電源完整性測試的挑戰(zhàn)

3.1 波形捕獲率對測試結果置信度的影響

圖4 波形樣本數(shù)越多測試結果越真實

噪聲RMS值的測量與給定的波形樣本數(shù)量和采樣間隔有關,測試樣本少,峰峰值小,RMS值偏大。而只有樣本數(shù)足夠多的情況,測試值才會更準確。

圖5 波形捕獲率低導致異常信號遺漏 傳統(tǒng)數(shù)字示波器在小信號狀態(tài)下無法觸發(fā),示波器只能實現(xiàn)每秒20次左右的波形采集,波形捕獲間隔過大,樣本積累較慢,無法獲得準確的RMS值。

3.2 uV級-mV級噪聲測試的挑戰(zhàn)

隨著電子產(chǎn)品的功能增強,元器件密度增大及運行頻率的升高,推動了對更低電源電壓的需求。電路設計DDR通常使用3.3V、1.8V、1.5V甚至1.2 V DC電源,每個電源的容差都比前幾代產(chǎn)品小。對于數(shù)字器件而言,電源噪聲/紋波的要求還在幾十mV量級,而對于模擬器件和混合器件而言,電源噪聲/紋波已經(jīng)到了100uV量級,乃至10uV量級。

工程師需要放大電源軌(Power Rail)以查找瞬變,測量紋波并分析其上的信號耦合。然而示波器通常在小量程的垂直檔位沒有足夠的直流偏置,無法將直流電源軌移動到屏幕中心以進行所需的測量。AC耦合的方式(在信號路徑中放置隔直電容或DC Block)可以消除偏移問題,但也會消除電源軌中相關的直流信息(如直流電源壓縮或低頻漂移)。

使用10倍衰減的探頭,有助于解決示波器直流偏置不夠的問題,但也會降低信噪比并對測量精度產(chǎn)生負面影響。

有的工程師將示波器的50Ω輸入與同軸電纜和隔直電容(DC Block)串來提供1 : 1的衰減比的探測方法,精度也更高,但這會導致被測試的電源負載變大,并且由于使用隔直電容也同樣導致丟失直流電源壓縮和低頻漂移信息。

圖6 采用同軸線纜和隔直電容測試紋波與噪音

3.3 GHz級別寬帶噪聲測試能力的挑戰(zhàn)

直流電源上的紋波、噪聲和瞬變是數(shù)字系統(tǒng)中時鐘和數(shù)據(jù)抖動的主要來源。處理器、內(nèi)存和其他類似器件對直流電源的動態(tài)負載隨著各自時鐘頻率而發(fā)生,并可能在直流電源上耦合高速瞬態(tài)變化和噪聲,它們包含了1 GHz以上的頻率成分。設計人員需要高帶寬的工具來評估和了解其直流電源軌上的高速噪聲和瞬變。 很多示波器在小量程測試時由于底噪過大而不得不限制帶寬,否則信號會被埋沒在噪音之中。如果我們需要達到GHz的PI測試能力,示波器的帶寬不能被限制。

3.4 特定頻帶內(nèi)的RMS噪聲測試及噪音的時/頻域相關分析

某些電路元器件要求在特定頻帶內(nèi)的RMS噪音在一定的范圍之內(nèi),如某LDO(低壓差線性穩(wěn)壓器件)手冊要求噪聲指標為在10Hz到100KHz頻段為16uVrms。對于系統(tǒng)級測試,盡管噪聲參數(shù)會大于LDO的標稱指標,但數(shù)量級仍為uV-mV量級。 傳統(tǒng)的示波器雖然有簡單FFT功能,但由于時域設置決定了其頻譜分析范圍,時頻域設置互鎖嚴重,頻域的放大并不能展示更多細節(jié),導致其無法用于時/頻相關分析。

3.5 探接方式的挑戰(zhàn)

電路形態(tài)各異,需要有更靈活的附件來進行信號的探接。探接的穩(wěn)定性和寄生參數(shù)對被測電源電路的影響不可忽視。

4

羅德與施瓦茨(R&S)的PI測試方案

R&S的PI測試方案包含示波器主機和Power Rail 電源軌探頭。

圖7 RTO(左)和RTE示波器(右)

▍ RTO/RTE示波器都具備高達1百萬次/s 的快速波形捕獲率,即使紋波/噪音這種長波形采集場景也可以利用Free Run模式輕松超過1萬次/秒捕獲率。短時間內(nèi)累積到足夠的樣本量,有助于提高效率和測試準確性。

圖8 周期性和隨機性擾動(PARD)實測結果 ▍ 硬件數(shù)字下變頻器(DDC)實現(xiàn)的實時頻譜分析功能,可以像使用專業(yè)頻譜儀一樣直接設定起始和終止頻率、SPAN、RBW。

圖9 RTO示波器查找EMI耦合源(高頻FFT) ▍ RTE/RTO示波器配合HZ-15近場探頭可以實現(xiàn)對電路EMI騷擾源的排查。

圖102015年 DesignCon最佳EMI診斷工具獎(RTE+HZ-15近場探頭) RT-ZPR20(2GHz) / RT-ZPR40(4GHz) Power Rail電源軌探頭則是專為PI測試量身定做。

圖11 RT-ZPR20/40關鍵參數(shù) ▍ 探頭衰減比為 1:1,在 1 GHz 、1 mV/div 時,探頭連示波器整體噪聲電壓僅為 120 μV。

圖1210:1和1:1衰減比探頭測試結果對比 ▍ 探頭高達+/-60V的內(nèi)置偏置能力,直觀顯示電源的直流成分以及低頻漂移,這與AC耦合或隔直電容方式容易丟失信號成分形成鮮明對比。

圖13 AC耦合方式和電源軌探頭直流偏置方式對低頻漂移特性的差異性 ▍ 探頭50 kΩ 的高直流輸入阻抗可最大程度地降低對待測電源的干擾 ▍ 探頭內(nèi)部集成式 16 位數(shù)字電壓計功能可同步讀取每路電源的直流電壓數(shù)值,并可一鍵精準設置示波器的偏置值。 ▍ 專用的同軸探測線纜可焊接到電源濾波電容的兩端,標配的點測附件則便于PCB上不同位置的輕松探測。

圖14 RTO-ZPR20/40的各種連接方式與帶寬

5

結語

當今電子電路正在逐漸往高速、高密方向發(fā)展,而且很多電路還是射頻、模擬和數(shù)字邏輯電路相交叉,這對研發(fā)提出了嚴峻的考驗。PI問題會導致信號回流路徑變化多端,從而引起信號質(zhì)量變差,連帶引起產(chǎn)品的EMI性能變差,直接影響最終PCB板的信號完整性。設計一個高質(zhì)量的PCB板,應該從信號完整性(SI)和電源完整性(SI)兩個方面來考慮。R&S公司的RTE/RTO/RTP系列示波器不僅支持傳統(tǒng)的SI問題定位,加上RT-ZPR系列Power Rail電源軌探頭也很好地適用于PI的測試分析,幫助研發(fā)人員更快更好地開發(fā)出性能穩(wěn)定的產(chǎn)品。

關于羅德與施瓦茨

羅德與施瓦茨是測試與測量、廣播電視與媒體、航空航天|國防|安全以及網(wǎng)絡安全領域的領先供應商。作為一家獨立的技術集團,羅德與施瓦茨創(chuàng)新性的通信、信息和安全產(chǎn)品為工業(yè)領域和政府部門的相關客戶提供了一個更安全和互聯(lián)的世界。截止到2020年6月30日,羅德與施瓦茨公司員工人數(shù)約為12,300名。2019/2020財年(2019年7月至2020年6月),集團營業(yè)收入為25.8億歐元。公司總部設在德國慕尼黑,在70多個國家設有子公司并在亞洲和美國設有區(qū)域中心。

責任編輯:xj

原文標題:電源完整性測試

文章出處:【微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關注!文章轉載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17425

    瀏覽量

    248853
  • PI
    PI
    +關注

    關注

    11

    文章

    205

    瀏覽量

    112074
  • 電源完整性
    +關注

    關注

    8

    文章

    206

    瀏覽量

    20689

原文標題:電源完整性測試

文章出處:【微信號:elecfans,微信公眾號:電子發(fā)燒友網(wǎng)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速電路中的信號完整性電源完整性研究

    高速電路中的信號完整性電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性電源完整性研究

    高速高密度PCB信號完整性電源完整性研究
    發(fā)表于 09-25 14:43 ?3次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發(fā)表于 09-19 17:37 ?0次下載

    高速PCB電源完整性研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB電源完整性研究.pdf》資料免費下載
    發(fā)表于 09-19 17:36 ?0次下載

    把信號完整性設計落到實處

    ses信號完整性(SI)和電源完整性PI)是PCB設計的關鍵,無論板速如何。仿真和指導原則雖有幫助,但難以覆蓋所有風險點。于博士的課程將系統(tǒng)化信號
    的頭像 發(fā)表于 08-30 12:29 ?228次閱讀
    把信號<b class='flag-5'>完整性</b>設計落到實處

    信號完整性電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-電源完整性分析.pdf》資料免費下載
    發(fā)表于 08-12 14:31 ?25次下載

    信號完整性電源完整性-差分對的特性

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-差分對的特性.pdf》資料免費下載
    發(fā)表于 08-12 14:28 ?1次下載

    信號完整性電源完整性-信號的串擾

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-信號的串擾.pdf》資料免費下載
    發(fā)表于 08-12 14:27 ?0次下載

    信號完整性電源完整性 第一章 概論

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性 第一章 概論.pdf》資料免費下載
    發(fā)表于 08-09 14:49 ?1次下載

    示波器探頭在電源完整性測量上的應用

    在電子設備的開發(fā)和維護過程中,電源完整性是一個至關重要的考量因素。電源完整性(Power Integrity, PI)涉及到
    的頭像 發(fā)表于 08-02 09:38 ?233次閱讀
    示波器探頭在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測量上的應用

    搞定電源完整性,不如先研究PDN

    (Power Integrity,簡稱PI)是指電源波形的質(zhì)量,它研究的是電源分配網(wǎng)絡(Power Distribution Network,簡稱PDN)。電源
    的頭像 發(fā)表于 06-13 18:16 ?2451次閱讀
    搞定<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>,不如先研究PDN

    搞定電源完整性,不如先研究PDN!

    完整性(Power Integrity,簡稱PI)是指電源波形的質(zhì)量,它研究的是電源分配網(wǎng)絡(Power Distribution Network,簡稱PDN)。
    發(fā)表于 06-12 15:21

    T10 PI技術確保數(shù)據(jù)的完整性

    電子發(fā)燒友網(wǎng)站提供《T10 PI技術確保數(shù)據(jù)的完整性.pdf》資料免費下載
    發(fā)表于 11-10 10:39 ?0次下載
    T10 <b class='flag-5'>PI</b>技術確保數(shù)據(jù)的<b class='flag-5'>完整性</b>

    PCB走線的電源完整性和PDN設計

    SI(信號完整性)研究的是信號的波形質(zhì)量,而PI電源完整性)研究的是電源波形質(zhì)量, PI研究的
    發(fā)表于 11-09 11:44 ?1504次閱讀
    PCB走線的<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>和PDN設計

    2000字原創(chuàng)總結,PCB走線基礎(一):電源完整性與PDN設計

    ▼關注公眾號:工程師看海▼ ??大家好,我是工程師看海,原創(chuàng)文章感謝 點贊分享 ! SI(信號完整性)研究的是信號的波形質(zhì)量,而PI電源完整性)研究的是
    的頭像 發(fā)表于 11-07 08:46 ?4028次閱讀
    2000字原創(chuàng)總結,PCB走線基礎(一):<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>與PDN設計