0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于EPM3256-10 CPLD芯片實(shí)現(xiàn)雙通道高速采樣同步時(shí)序控制設(shè)計(jì)

電子設(shè)計(jì) ? 來源:電子元器件應(yīng)用 ? 作者:王元中 ? 2021-03-20 11:14 ? 次閱讀

對(duì)毫米波雷達(dá)回波信號(hào)的處理一般可以分為數(shù)字采樣和信號(hào)處理兩部分,其中數(shù)字采樣的精度和性能將直接影響到信號(hào)處理得輸出結(jié)果,因此,越來越多的雷達(dá)系統(tǒng)需要高帶寬、高量化精度的A/D轉(zhuǎn)換,毫米波雷達(dá)也不例外,ADC是對(duì)雷達(dá)回波進(jìn)行數(shù)字化處理得前端,是信號(hào)處理與外界信息相連的橋梁,其性能也是影響和制約雷達(dá)整體性能的關(guān)鍵因素之一。

由于雷達(dá)信號(hào)頻帶寬,動(dòng)態(tài)范圍大,數(shù)據(jù)處理實(shí)時(shí)性要求高,所以必須選擇高速A/D變換器,而AD9481頻帶寬,噪聲低,轉(zhuǎn)換速度快,尤其是差分信號(hào)動(dòng)態(tài)性能突出,同時(shí)采用A、B兩路輸出的結(jié)構(gòu),提供有2個(gè)彼此反相的時(shí)鐘DCO+和DCO-),以便后續(xù)設(shè)備鎖存數(shù)據(jù)。因此,其數(shù)據(jù)輸出速率降低了一倍,從而降低了對(duì)存儲(chǔ)器的讀寫速度要求,由此可見,選用此芯片進(jìn)行采樣系統(tǒng)的設(shè)計(jì)有著重要的現(xiàn)實(shí)意義。

系統(tǒng)結(jié)構(gòu)和工作原理

本系統(tǒng)是基于某毫米波測(cè)量雷達(dá),該雷達(dá)接收機(jī)可輸出正交的I、Q雙通道零中頻、200MHz帶寬的模擬信號(hào),以及220MHz采樣時(shí)鐘信號(hào)和推移信號(hào)。整個(gè)數(shù)字采樣系統(tǒng)由AD9481芯片、CPLD和CPCI總線構(gòu)成,其中多路數(shù)據(jù)的傳輸采用FIFO緩存,雙通道高速采樣的難度在于要在較高采樣頻率基礎(chǔ)上,應(yīng)保持I、 Q兩個(gè)通道的同步,當(dāng)兩個(gè)通道的數(shù)據(jù)采樣不同步時(shí),數(shù)據(jù)采樣系統(tǒng)將嚴(yán)重影響后端雷達(dá)信號(hào)的處理精度,甚至影響雷達(dá)信號(hào)處理得正確性,綜合以上要求,本采樣系統(tǒng)主要依靠CPLD來控制采樣時(shí)序,這樣可以方便硬件系統(tǒng)的調(diào)試,圖1給出了雙通道雷達(dá)回波信號(hào)采樣系統(tǒng)的結(jié)構(gòu)框圖。

基于EPM3256-10 CPLD芯片實(shí)現(xiàn)雙通道高速采樣同步時(shí)序控制設(shè)計(jì)

雷達(dá)I、Q通道回波信號(hào)輸入采樣系統(tǒng)后,先經(jīng)過運(yùn)放AD8138變?yōu)椴蓸有酒珹D9481需要的差分輸入信號(hào),220MHz的采樣時(shí)鐘經(jīng)過2分頻后分別輸入兩個(gè)AD9481,AD9481對(duì)輸入信號(hào)進(jìn)行AD變換后,即以110MHz時(shí)鐘分兩路輸出相反的時(shí)鐘信號(hào),并在CPLD控制下經(jīng)過鎖存寫入兩路 FIFO。由于每路輸出數(shù)據(jù)是8bit,因此,對(duì)于I、Q通道的采樣數(shù)據(jù)在其從FIFO輸出后應(yīng)經(jīng)過CPLD將兩路數(shù)據(jù)合并成16bit,然后再通過 CPCI總線的J4接口輸入到雷達(dá)信號(hào)處理系統(tǒng),同時(shí)通過S5933輸入到PCI總線,其中向PCI總線的傳輸主要是為了調(diào)試過程中的數(shù)據(jù)控制。

雙通道高速采樣同步時(shí)序控制設(shè)計(jì)

圖2 所示是AD9481的工作時(shí)序,從圖中可以看出,其DCO時(shí)鐘是互相反相的,DCO-時(shí)鐘對(duì)應(yīng)的數(shù)據(jù)輸出通道是A通道,DCO+時(shí)鐘對(duì)應(yīng)的通道是B通道,對(duì)于采集時(shí)鐘信號(hào)來說,B通道的數(shù)據(jù)要比A通道的數(shù)據(jù)晚一個(gè)周期,而對(duì)于輸出的DCO時(shí)鐘來說,B通道的數(shù)據(jù)要比A通道晚半個(gè)周期。由于數(shù)據(jù)是交叉式輸出的,其順序不會(huì)改變,因此,對(duì)于雙通道數(shù)字采樣的同步問題,可以由后端不同通道的FIFO緩存來實(shí)現(xiàn)數(shù)據(jù)的排序。

本系統(tǒng)中的兩個(gè)AD9481分4個(gè)通道輸出數(shù)據(jù),為了配合CPLD控制FIFO來實(shí)現(xiàn)輸出數(shù)據(jù)的同步,輸出的8bit數(shù)據(jù)應(yīng)先經(jīng)過鎖存器 74LVT574,然后進(jìn)入各自通道的FIFO來實(shí)現(xiàn)存儲(chǔ),AD9481的輸出時(shí)鐘DCO可經(jīng)過異或門74VCX86加到各自通道的FIFO上,其連接結(jié)構(gòu)如圖3所示。

對(duì)于每一路采樣系統(tǒng),將DCO-和CPLD輸出的鎖存有效信號(hào)相異或,便可得到輸出A通道鎖存74LVT574的輸入時(shí)鐘,而將DCO+和CPLD 輸出的鎖存有效信號(hào)相異或,就可以得到輸出B通道鎖存74LVT574的輸入時(shí)鐘,將DCO-和CPLD輸出的FIFO有效信號(hào)相異或,即可得到輸出A通道FIFO的寫入時(shí)鐘,DCO+和CPLD輸出的FIFO有效信號(hào)相異或,就會(huì)得到輸出B通道FIFO的寫入時(shí)鐘,采用這樣的設(shè)計(jì),只需更改CPLD輸出的有效信號(hào)就可以控制每一路時(shí)鐘和數(shù)據(jù)的傳輸狀態(tài),并可充分利用CPLD便于更改程序的優(yōu)勢(shì)來控制兩路采集的同步,從而方便設(shè)計(jì)過程中的調(diào)試。

整個(gè)雙通道數(shù)字采樣的邏輯控制可由一片Altera公司生產(chǎn)的MAX3000系列CPLD完成,其型號(hào)為EPM3256-10,速度為10ns。

事實(shí)上,系統(tǒng)的邏輯控制主要用于完成以下功能:

◆ 完成S5933的啟動(dòng)及配置;

◆ 通過控制AD9481的DS信號(hào),來實(shí)現(xiàn)對(duì)采集過程的控制;

◆ 通過控制4個(gè)通道中的鎖存和異或門,來實(shí)現(xiàn)對(duì)采集過程中單通道內(nèi)部和雙通道數(shù)據(jù)之間的同步控制;

◆ 通過控制FIFO的寫使能和寫時(shí)鐘,實(shí)現(xiàn)對(duì)FIFO狀態(tài)及傳輸數(shù)據(jù)的控制;

◆ 在4個(gè)FIFO的輸出端完成雙通道中8bit數(shù)據(jù)合成16bit數(shù)據(jù)的工作;

◆ 在4個(gè)FIFO的輸出端,通過對(duì)FIFO讀時(shí)鐘和讀使能的控制,來在I、Q各自通道內(nèi)完成A、B端口FIFO數(shù)據(jù)的交叉讀取,并保證輸出數(shù)據(jù)的正確順序;

◆ 完成合成16bit數(shù)據(jù)向J4接口或CPCI總線的傳輸;

◆ 由雷達(dá)接收機(jī)發(fā)出4KHz的推移信號(hào),按期對(duì)AD9481進(jìn)行使能并清空4個(gè)FIFO;

CPLD的控制邏輯可由狀態(tài)機(jī)實(shí)現(xiàn),其邏輯結(jié)構(gòu)如圖4、圖5和圖6所示。

在AD控制的邏輯狀態(tài)機(jī)中,rday、ddav通過使能可產(chǎn)生rclk和dclk信號(hào),rclk和dclk兩個(gè)信號(hào)均為20MHz,相差為360 度,且通過使能產(chǎn)生的FIFO使能信號(hào),為低電平有效,保持時(shí)間為50ns五,也就是頻率為20MHz的信號(hào),A口FIFO與B口FIFO的讀使能信號(hào)完全反相,但讀時(shí)鐘相同,實(shí)際上,dclk比rclk晚一個(gè)周期。

在數(shù)字采樣的FIFO傳輸時(shí),為了后端信號(hào)處理得方便,可在每幀數(shù)據(jù)上附加幀頭:“0x90EB EB90”,這樣可以明確表明幀的起始位置,防止錯(cuò)誤數(shù)據(jù)影響后端信號(hào)的處理流程,這些信號(hào)的脈寬、分頻、計(jì)數(shù)命令和狀態(tài)、時(shí)延命令都是16bit的,均可在兩個(gè)時(shí)鐘周期內(nèi)傳輸完畢,并可用于表明數(shù)據(jù)傳輸和雷達(dá)工作的狀態(tài)。

結(jié)束語

在系統(tǒng)設(shè)計(jì)完成后,可首先采用正弦曲線擬合法對(duì)ADC的動(dòng)態(tài)性能進(jìn)行測(cè)試,測(cè)試結(jié)果和理想的正弦曲線相比,其誤差在較大點(diǎn)數(shù)的采樣后趨于平穩(wěn),誤差為10 -4V級(jí)別,可以認(rèn)為,采集系統(tǒng)的精度是很高的。此后,又采用FFT方法對(duì)ADC系統(tǒng)的頻域性能進(jìn)行了測(cè)試,測(cè)試結(jié)果表明,雙通道數(shù)字采樣系統(tǒng)具有較好的信噪比和有效位數(shù),此外,在雙通道數(shù)字采樣的測(cè)試中筆者還對(duì)雷達(dá)的發(fā)射波形進(jìn)行了采樣,雷達(dá)發(fā)射波頻率從100MHz逐漸降低到0MHz,然后從 0MHz再上升到100MHz,采樣結(jié)果表明,本系統(tǒng)的數(shù)字采樣具有良好的采樣性能。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50027

    瀏覽量

    419830
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1245

    瀏覽量

    169069
  • 毫米波
    +關(guān)注

    關(guān)注

    21

    文章

    1900

    瀏覽量

    64597
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于DSP和CPLD EPM3128芯片實(shí)現(xiàn)智能控制器的電路設(shè)計(jì)

    群組智能控制器的核心采用DSP TMS320F2812芯片,輔以CPLD EPM3128芯片實(shí)現(xiàn)
    發(fā)表于 09-07 17:52 ?2290次閱讀
    基于DSP和<b class='flag-5'>CPLD</b> <b class='flag-5'>EPM</b>3128<b class='flag-5'>芯片</b><b class='flag-5'>實(shí)現(xiàn)</b>智能<b class='flag-5'>控制</b>器的電路設(shè)計(jì)

    使用兩片AD2S1210能否實(shí)現(xiàn)雙通道感應(yīng)同步器的位置采樣轉(zhuǎn)換?

    各位大俠: 想請(qǐng)教個(gè)問題,使用兩片AD2S1210能否實(shí)現(xiàn)雙通道感應(yīng)同步器的位置采樣轉(zhuǎn)換,需要怎樣連接,如不能實(shí)現(xiàn),還有其他方法
    發(fā)表于 12-21 07:18

    請(qǐng)教CPLD下載

    本人在MAX+PLUSII 軟件中分別進(jìn)行了時(shí)序波形仿真和下載到真實(shí)電路板上的仿真,使用的仿真芯片和真實(shí)電路板上的芯片相同為EPM7128SQC100-10,時(shí)鐘為40MHz,得出的結(jié)
    發(fā)表于 11-22 09:22

    請(qǐng)問使用兩片AD2S1210能否實(shí)現(xiàn)雙通道感應(yīng)同步采樣

    各位大俠: 想請(qǐng)教個(gè)問題,使用兩片AD2S1210能否實(shí)現(xiàn)雙通道感應(yīng)同步器的位置采樣轉(zhuǎn)換,需要怎樣連接,如不能實(shí)現(xiàn),還有其他方法
    發(fā)表于 10-29 09:20

    雙通道14位、500 MSPS采樣率的AD9684 高速并行LVDS ADC接口介紹

    ,輸入數(shù)據(jù)通道分為高速采樣數(shù)據(jù)時(shí)鐘與同步信號(hào)輸入,還有SPI控制ADC芯片配置
    發(fā)表于 12-06 15:33

    keysight E4419B EPM 系列雙通道功率計(jì)產(chǎn)品優(yōu)勢(shì)

    keysight E4419B EPM 系列雙通道功率計(jì)產(chǎn)品優(yōu)勢(shì)回收E4419B 供應(yīng)熱線:***曾S供應(yīng)VX號(hào):15015200707供應(yīng)QQ:3140751627(同微)koukou
    發(fā)表于 05-26 15:09

    如何利用FET5718核心板控制高速雙通道ADC進(jìn)行數(shù)據(jù)采集?

    再利用FET5718核心板控制高速雙通道ADC進(jìn)行數(shù)據(jù)采集,并實(shí)現(xiàn)動(dòng)態(tài)波形繪制顯示,硬件設(shè)計(jì)需要如何進(jìn)行資源分配,可以達(dá)到顯示不丟失數(shù)據(jù)的性能. ADC 為24bit
    發(fā)表于 11-21 12:10

    換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)

    換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn) 介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)
    發(fā)表于 03-28 15:09 ?744次閱讀
    換體DMA<b class='flag-5'>高速</b>數(shù)據(jù)采集電路的<b class='flag-5'>CPLD</b><b class='flag-5'>實(shí)現(xiàn)</b>

    基于EPM7128SLC84實(shí)現(xiàn)的AD574A采樣控制

    基于EPM7128SLC84實(shí)現(xiàn)的AD574A采樣控制器 介紹基于Altera公司的EPM7128SLC84
    發(fā)表于 10-13 18:58 ?2165次閱讀
    基于<b class='flag-5'>EPM</b>7128SLC84<b class='flag-5'>實(shí)現(xiàn)</b>的AD574A<b class='flag-5'>采樣</b><b class='flag-5'>控制</b>器

    高速雙通道采樣芯片AT84AD001B及其應(yīng)用

    高速雙通道采樣芯片AT84AD001B及其應(yīng)用 概述 在雷達(dá)、通信、醫(yī)療等領(lǐng)域的系統(tǒng)設(shè)計(jì)中都需要對(duì)信號(hào)進(jìn)行高速處理,因而
    發(fā)表于 04-08 16:55 ?5382次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>雙通道</b><b class='flag-5'>采樣</b><b class='flag-5'>芯片</b>AT84AD001B及其應(yīng)用

    DSP+高速A_D實(shí)現(xiàn)通道同步采樣

    介紹了一種以DSP芯片TMS320C6711D為處理核心,輔以高速A/D芯片ADS8364,實(shí)現(xiàn)電力系統(tǒng)多通道
    發(fā)表于 12-15 17:17 ?58次下載
    DSP+<b class='flag-5'>高速</b>A_D<b class='flag-5'>實(shí)現(xiàn)</b>多<b class='flag-5'>通道</b><b class='flag-5'>同步</b><b class='flag-5'>采樣</b>

    基于FPGA實(shí)現(xiàn)高速ADC器件采樣時(shí)序控制與實(shí)時(shí)存儲(chǔ)

    數(shù)據(jù)采集系統(tǒng)的總體架構(gòu)如圖1所示,其中PCI核、DMA控制器與A/D控制器均在FPGA內(nèi)部實(shí)現(xiàn)。為實(shí)現(xiàn)多路并行采樣,可選用多片A/D器件并行
    的頭像 發(fā)表于 08-28 10:16 ?1.4w次閱讀
    基于FPGA<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>高速</b>ADC器件<b class='flag-5'>采樣</b><b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>與實(shí)時(shí)存儲(chǔ)

    解讀ADC采樣芯片(EV10AQ190A)的采樣(工作)模式(雙通道模式)

    當(dāng)信號(hào)從A輸入端口輸入時(shí),就意味著使用ADC A和ADC B通道對(duì)輸入的模擬信號(hào)進(jìn)行采樣,雙通道組態(tài)內(nèi)部時(shí)鐘電路(Clock Circuit)為ADC A通道提供內(nèi)部
    的頭像 發(fā)表于 02-22 11:11 ?4056次閱讀

    E4419B EPM 系列雙通道功率計(jì)

    E4419B EPM 系列雙通道功率計(jì)
    發(fā)表于 03-25 17:53 ?291次閱讀
    E4419B <b class='flag-5'>EPM</b> 系列<b class='flag-5'>雙通道</b>功率計(jì)

    ADS981x 18位2MSPS/通道雙通道同步采樣ADC數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《ADS981x 18位2MSPS/通道雙通道同步采樣ADC數(shù)據(jù)表.pdf》資料免費(fèi)下載
    發(fā)表于 07-12 09:36 ?0次下載
    ADS981x 18位2MSPS/<b class='flag-5'>通道</b><b class='flag-5'>雙通道</b><b class='flag-5'>同步</b><b class='flag-5'>采樣</b>ADC數(shù)據(jù)表