0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的選型策略有哪些?

FPGA之家 ? 來(lái)源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2021-03-22 09:25 ? 次閱讀

引言:FPGA作為數(shù)字電路三大基石之一,其選型的好壞決定了產(chǎn)品的成本、項(xiàng)目研發(fā)效率、產(chǎn)品上市時(shí)間、產(chǎn)品生命周期等諸多方面。FPGA選型策略可以分為FPGA廠商選擇、FPGA器件家族選擇、器件型號(hào)選擇以及FPGA封裝選擇。

1.FPGA器件廠商選擇

我們?cè)谶x型時(shí)要基于公司現(xiàn)有設(shè)計(jì)團(tuán)隊(duì)或者項(xiàng)目組技術(shù)熟練程度或者喜好,比如團(tuán)隊(duì)都在用Xilinx或者Intel FPGA,我們就在這兩家廠商進(jìn)行選擇;另外一點(diǎn)就是產(chǎn)品需要具有某些特性的FPGA,如航天級(jí)別的,此時(shí),Microsemi FPGA就會(huì)比較合適。

2.FPGA器件家族選擇

FPGA廠商針對(duì)不同應(yīng)用領(lǐng)域都推出針對(duì)性產(chǎn)品,F(xiàn)PGA器件家族在規(guī)模、成本、I/O電壓、性能及應(yīng)用目標(biāo)方面差異較大,此時(shí)我們需要按照項(xiàng)目需求、技術(shù)要求和項(xiàng)目預(yù)算方面做出權(quán)衡。

3.器件型號(hào)選擇

圖3、K7系列FPGA資源比對(duì)

一旦器件家族確定后,就要收集并仔細(xì)閱讀廠商相關(guān)技術(shù)資料,與廠商技術(shù)支持人員聯(lián)系,確認(rèn)所選型號(hào)的可用性、評(píng)估產(chǎn)品生命周期、確認(rèn)技術(shù)難點(diǎn)等。要盡量選擇產(chǎn)品成熟度高的器件,具體選擇時(shí)要考慮:內(nèi)部邏輯速度,器件成本、邏輯資源規(guī)模、功耗、用戶I/O數(shù)量、內(nèi)部PLL數(shù)量、嵌入式RAM數(shù)量、DSP資源等。

對(duì)于項(xiàng)目需求,到底如何選用多大資源的FPGA器件是較為復(fù)雜的問(wèn)題,特別對(duì)于新的算法應(yīng)用,對(duì)FPGA邏輯設(shè)計(jì)人員來(lái)說(shuō)是具有挑戰(zhàn)性的。以下提供三種建議:

一是對(duì)于已經(jīng)應(yīng)用過(guò)的FPGA邏輯功能或者模塊的場(chǎng)景,比如千兆網(wǎng)接口等,它的資源占用在現(xiàn)有產(chǎn)品中已經(jīng)應(yīng)用,那么可以作為新器件選型的參考(注意,不同器件家族會(huì)略有差異);

二是針對(duì)某些算法(DDS、FIR等IP)或者接口IP(如PCIe、SRIO等),Xilinx或者Intel FPGA廠商會(huì)給出相應(yīng)資源使用預(yù)估,也可以作為參考;

三是如果對(duì)于新的算法應(yīng)用,我們可以將該算法進(jìn)行模塊或者子模塊劃分,分級(jí)至嵌入式RAM、DSP IP核、加法器、PLL等較低一級(jí)資源,然后再進(jìn)行資源評(píng)估。

4.FPGA封裝選擇

圖4、FPGA器件封裝

選擇器件封裝時(shí),器件的可移植特性是重要考慮因素,有些FPGA提供不同資源,封裝和引腳完全兼容的器件,這方便產(chǎn)品的升級(jí)換代。

原文標(biāo)題:如何正確進(jìn)行FPGA器件選型

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21539

    瀏覽量

    600530
  • 封裝
    +關(guān)注

    關(guān)注

    126

    文章

    7650

    瀏覽量

    142461

原文標(biāo)題:如何正確進(jìn)行FPGA器件選型

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    請(qǐng)問(wèn)PCM1794A的外部時(shí)鐘(芯片)如何選型?

    如題: 請(qǐng)問(wèn)PCM1794A的外部時(shí)鐘(芯片)如何選型?數(shù)據(jù)表中建議使用 PLL170x的時(shí)鐘芯片,我閱讀后發(fā)現(xiàn)似乎不能支持到 192khz, 是這樣的么? 如果可以用,是否要同步輸出 MCLK
    發(fā)表于 10-17 07:58

    優(yōu)化 FPGA HLS 設(shè)計(jì)

    Vivado 工具中提供的標(biāo)準(zhǔn)指令或策略)可以使用免費(fèi)評(píng)估許可證在本地運(yùn)行 InTime ?;蛘?,使用一些免費(fèi)積分和預(yù)裝 FPGA 工具注冊(cè) Plunify云帳戶。 啟動(dòng)InTime后
    發(fā)表于 08-16 19:56

    FPGA 原型設(shè)計(jì)開(kāi)發(fā)復(fù)雜性策略

    FPGA 被封裝在更大的封裝中,從而提供了更多的 I/O。"然而,I/O 的增加并不像邏輯資源那樣引人注目。
    發(fā)表于 04-11 11:48 ?249次閱讀
    <b class='flag-5'>FPGA</b> 原型設(shè)計(jì)開(kāi)發(fā)復(fù)雜性<b class='flag-5'>策略</b>

    FPGA時(shí)序優(yōu)化:降低MUXF映射的策略

    我們都知道,在7系列的FPGA中,每個(gè)CLB有兩個(gè)Slice;而在UltraScale系列中,每個(gè)CLB中只有一個(gè)Slice,Slice又分成了兩種類型SliceL(Logic)和SliceM(Memory),其中SliceM中的LUT可以當(dāng)作分布式RAM來(lái)使用。
    發(fā)表于 04-01 11:41 ?565次閱讀
    <b class='flag-5'>FPGA</b>時(shí)序優(yōu)化:降低MUXF映射的<b class='flag-5'>策略</b>

    如何評(píng)估選型FPGA開(kāi)發(fā)板的資源?

    如何評(píng)估選型FPGA開(kāi)發(fā)板的資源?
    發(fā)表于 03-30 11:29

    FPGA系列之“速度等級(jí)”選型介紹

    大家在進(jìn)行FPGA選型時(shí)都會(huì)看見(jiàn)一個(gè)參數(shù):Speed Grade,這就是芯片的速度等級(jí)。
    的頭像 發(fā)表于 01-08 09:20 ?2822次閱讀
    <b class='flag-5'>FPGA</b>系列之“速度等級(jí)”<b class='flag-5'>選型</b>介紹

    FPGA的芯片如何選型?應(yīng)該注意什么?

    fpga芯片
    芯廣場(chǎng)
    發(fā)布于 :2024年01月04日 18:05:43

    Zigbee模組選型方法

    Zigbee模組選型方法
    的頭像 發(fā)表于 12-22 13:26 ?574次閱讀
    Zigbee模組<b class='flag-5'>選型</b>方法

    芯片選型應(yīng)考慮哪些因素?

    芯片選型
    芯廣場(chǎng)
    發(fā)布于 :2023年11月30日 18:16:25

    淺談磁珠的選型

    磁珠的選型
    的頭像 發(fā)表于 11-23 09:04 ?1025次閱讀
    淺談磁珠的<b class='flag-5'>選型</b>

    高速電機(jī)軸承損壞和控制策略有什么關(guān)系嗎?

    1,高速電機(jī)軸承損壞和控制策略有什么關(guān)系嗎? 2,電機(jī)軸承有比較突然的溫升是正常的嗎? 3,銘牌所標(biāo)的額定最高轉(zhuǎn)速應(yīng)該是其它條件都滿足的條件下是可以長(zhǎng)時(shí)間運(yùn)行的嗎?
    發(fā)表于 11-22 07:06

    LDO如何選型?LDO的選型參數(shù)

    我們知道在LDO和DC-DC進(jìn)行芯片選型的時(shí)候,需要考慮很多選型參數(shù)。
    的頭像 發(fā)表于 11-15 09:30 ?1978次閱讀
    LDO如何<b class='flag-5'>選型</b>?LDO的<b class='flag-5'>選型</b>參數(shù)

    SELinux策略語(yǔ)言是什么

    SELinux策略語(yǔ)言 SELinux架構(gòu)中,對(duì)于內(nèi)核資源,策略通過(guò)策略管理接口載入SELinux LSM模塊安全服務(wù)器中,從而決定訪問(wèn)控制。 SELinux的優(yōu)勢(shì)是其策略規(guī)則不是靜態(tài)
    的頭像 發(fā)表于 10-31 14:58 ?524次閱讀
    SELinux<b class='flag-5'>策略</b>語(yǔ)言是什么

    Cache替換策略和Write-through介紹

    信息到數(shù)據(jù)總線即可; 另一種是需要的數(shù)據(jù)尚未裝入Cache,CPU需要從主存中讀取信息的同時(shí),Cache替換部件把該地址所在的那塊存儲(chǔ)內(nèi)容從主存復(fù)制到Cache中。若Cache中相應(yīng)位置已被字塊占滿,就必須去掉舊的字塊。常見(jiàn)的替換策略有以下兩種: 1-先進(jìn)先出策略
    的頭像 發(fā)表于 10-31 11:48 ?1426次閱讀

    如何正確應(yīng)用FPGA的四種時(shí)鐘資源?

    把握DCM、PLL、PMCD和MMCM知識(shí)是穩(wěn)健可靠的時(shí)鐘設(shè)計(jì)策略的基礎(chǔ)。賽靈思在其FPGA中提供了豐富的時(shí)鐘資源,大多數(shù)設(shè)計(jì)人員在他們的FPGA設(shè)計(jì)中或多或少都會(huì)用到。
    發(fā)表于 10-30 11:47 ?1433次閱讀
    如何正確應(yīng)用<b class='flag-5'>FPGA</b>的四種時(shí)鐘資源?