0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎么解決有關于data保存時間的時序錯誤?

電子工程師 ? 來源:XILINX開發(fā)者社區(qū) ? 作者:XILINX開發(fā)者社區(qū) ? 2021-04-10 09:43 ? 次閱讀

Q: 使用 zynq 器件, select io 解碼串行數據, data 和 clock 直接進入, 未進行其他處理, 綜合有關于 data 保存時間的時序錯誤, 請問什么問題? 實測接收功能基本正確

器件時序, 約束采用的是其中的 tframe = 1.3 - 1.9ns

6798edd6-998c-11eb-8b86-12bb97331649.png

67b41b10-998c-11eb-8b86-12bb97331649.png

67e93c0a-998c-11eb-8b86-12bb97331649.png

約束:

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_n]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -clock_fall -max -add_delay -1.900 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -min -add_delay -1.300 [get_ports rxData_p]

set_input_delay -clock [get_clocks rxDco_p] -max -add_delay -1.900 [get_ports rxData_p]

A: 應該是 set_input_delay 約束寫錯了

參考 vivado language template 的話,這個 data 接口符合 source synchronous--》 center aligned --》 DDR 的模板

其中參數

dv_bre = dv_bfe = 1.3ns

dv_are = dv_afe = (1/2 period - 1.9)ns

所以約束里的

-max 值是(1/2 period - 1.3)

-min 值是(1/2 period - 1.9)

Language template在 vivado 圖形界面 tools 菜單里。

關于 template 的介紹,可以先學習 inputdelay/output delay 的理論基礎,結合實踐琢磨一下,這套 template 使用的方法還是有點巧妙的

經驗是通過時序圖對比,找到最匹配的 template,確定里面對應參數的值,套用 template里面的約束模板就可以。

可以找出這個 source synchronous --》 centeraligned --》 DDR 模板,看里面的時序圖跟用戶手冊里的時序圖對比下

時序圖里沒有畫出 data 有效數據跟無效數據(就是陰影部分)的范圍,但 tFRAME 的值之所以是 1.3~1.9,就是因為 data 有有效數據跟無效數據范圍的原因,把時序圖的有效數據和無效數據范圍畫出來,就容易跟 template 里的時序圖進行匹配了。

原文標題:本周一問 | Select io 解串行數據, 時序約束不通過問題

文章出處:【微信公眾號:XILINX技術社區(qū)】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 數據
    +關注

    關注

    8

    文章

    6767

    瀏覽量

    88647
  • 時序設計
    +關注

    關注

    0

    文章

    21

    瀏覽量

    43923

原文標題:本周一問 | Select io 解串行數據, 時序約束不通過問題

文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    求助,關于STM32H7 FMC模式1的NADV時序問題求解

    模式1中手冊上沒有寫關于NADV引腳的時序,但是cubemx生成的代碼有這個引腳。這個引腳的時序可以參考其它工作模式嗎?
    發(fā)表于 09-09 07:23

    DDR4時序參數介紹

    DDR4(Double Data Rate 4)時序參數是描述DDR4內存模塊在執(zhí)行讀寫操作時所需時間的一組關鍵參數,它們直接影響到內存的性能和穩(wěn)定性。以下是對DDR4時序參數的詳細解
    的頭像 發(fā)表于 09-04 14:18 ?951次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?457次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束

    FPGA 高級設計:時序分析和收斂

    、16ns、17ns、18ns,有兩條路徑能夠滿足要求,布局布線就會選擇滿足要求的兩條路徑之一。 圖 1 靜態(tài)時序分析模型 因此,有些說法是錯誤的,不分什么情況就說時序不收斂,其實在
    發(fā)表于 06-17 17:07

    歐姆龍plc斷電程序能保存多長時間?

    情況下,PLC的程序保存時間是一個非常重要的指標,因為它直接關系到工業(yè)生產過程中的連續(xù)性和穩(wěn)定性。 本文將從以下幾個方面詳細介紹歐姆龍PLC斷電程序的保存時間: 歐姆龍PLC的存儲器類
    的頭像 發(fā)表于 06-11 16:35 ?1271次閱讀

    關于STM8S103K3的數據保存問題求解

    關于STM8S103K3的數據保存問題,我用STM8S103K3開發(fā)一套溫控板小批量投產,現在遇到的問題是,設置報警溫度有的時候不能保存(斷電后自動歸零),并不是都不保存有的就可以
    發(fā)表于 05-10 06:38

    FPGA工程的時序約束實踐案例

    詳細的原時鐘時序、數據路徑時序、目標時鐘時序的各延遲數據如下圖所示。值得注意的是數據路徑信息,其中包括Tco延遲和布線延遲,各級累加之后得到總的延遲時間
    發(fā)表于 04-29 10:39 ?587次閱讀
    FPGA工程的<b class='flag-5'>時序</b>約束實踐案例

    時序邏輯電路輸出與什么有關 時序邏輯電路由哪兩部分組成

    時序邏輯電路的輸出與輸入信號以及內部存儲器狀態(tài)有關。時序邏輯電路是一類特殊的數字電路,其輸出信號的值不僅取決于當前的輸入信號,還取決于過去的輸入信號以及內部存儲器的狀態(tài)。 時序邏輯電路
    的頭像 發(fā)表于 02-06 14:30 ?2332次閱讀

    時序電路基本原理是什么 時序電路由什么組成

    時序電路基本原理是指電路中的輸出信號與輸入信號的時間相關性。簡單來說,就是電路的輸出信號要依賴于其輸入信號的順序和時間間隔。 時序電路由時鐘信號、觸發(fā)器和組合邏輯電路組成。時鐘信號是
    的頭像 發(fā)表于 02-06 11:30 ?1822次閱讀

    單穩(wěn)態(tài)觸發(fā)器的暫穩(wěn)態(tài)時間與什么有關

    時間是由多種因素共同作用決定的,包括器件本身的特性、工作模式、電源電壓、外部電容和電阻等。 首先,暫穩(wěn)態(tài)時間與器件特性有關。不同類型的單穩(wěn)態(tài)觸發(fā)器具有不同的暫穩(wěn)態(tài)時間。目前常用的單穩(wěn)態(tài)
    的頭像 發(fā)表于 02-06 11:01 ?1655次閱讀

    關于建立時間和保持時間的測量方法

    文件提到兩種setup/hold測量方式:10% push-up和pass/fail,按照TSMC說法,前者會更樂觀一些,因此如果是采用前者(10% push-up)的測量方式得到建立時間和保持時間,需要十份小心時序裕量是否足夠
    的頭像 發(fā)表于 12-05 11:19 ?1552次閱讀
    <b class='flag-5'>關于</b>建立<b class='flag-5'>時間</b>和保持<b class='flag-5'>時間</b>的測量方法

    有關于MLCC(多層陶瓷電容)替代Film Cap (薄膜電容)的那些事

    有關于MLCC(多層陶瓷電容)替代Film Cap (薄膜電容)的那些事
    的頭像 發(fā)表于 12-04 17:35 ?1706次閱讀
    <b class='flag-5'>有關于</b>MLCC(多層陶瓷電容)替代Film Cap (薄膜電容)的那些事

    請問有關于AD74111功耗的資料嗎?

    請問有關于AD74111功耗的資料嗎?官網上的datasheet上沒有啊
    發(fā)表于 11-29 07:13

    怎么用js保存數據

    。 首先,讓我們介紹一些常見的數據保存方式: Cookie:Cookie是一種小型的鍵值對數據,它可以被存儲在用戶的瀏覽器中。Cookie的大小通常有限制,它可以通過設置過期時間來控制存儲的時間范圍。要使用JS
    的頭像 發(fā)表于 11-27 16:10 ?928次閱讀

    某些應用下對時序要求比較高,串口輸出log占用時間太長怎么辦?

    某些應用下對時序要求比較高,串口輸出log占用時間太長怎么辦? 在某些應用場景中,對于時序的要求非常高,這就要求我們必須避免使用過多的時間來進行一些必要但是
    的頭像 發(fā)表于 10-31 14:37 ?442次閱讀