0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

用于高密度晶圓互連的微加工晶圓減薄方法

華林科納hlkn ? 來源:華林科納hlkn ? 作者:華林科納hlkn ? 2022-03-25 17:03 ? 次閱讀

摘要

本文提出了一種用于實現(xiàn)貫穿芯片互連的包含溝槽和空腔的微機械晶片的減薄方法。通過研磨和拋光成功地使晶圓變薄,直至達到之前通過深度反應離子蝕刻蝕刻的空腔。研究了腐蝕結(jié)構損壞的可能原因。研究了空腔中顆粒的捕獲,并制定了清潔程序來解決這一問題。到目前為止所取得的結(jié)果允許進一步加工薄晶圓,通過電鍍銅形成晶圓互連。通過替代清潔程序,可進一步改善減薄表面的質(zhì)量。

介紹

高密度三維(3D)集成是通過將2D集成電路擴展到垂直方向來實現(xiàn)的。因此,它可以在體積減小的情況下提高密度,并大大縮短互連時間,從而顯著提高高速、低功耗的性能。通過芯片互連是實現(xiàn)高密度三維集成、RF射頻MEMS(微機電系統(tǒng))結(jié)構和微傳感器封裝的重要方面。減薄晶片是實現(xiàn)高密度、密集互連的重要步驟。具體而言,使用微機械結(jié)構(如深溝槽、通孔或空腔)細化晶圓,以獲得定義明確且可控的通孔,是一個具有挑戰(zhàn)性的步驟。

本文研究了微機械結(jié)構硅片的機械減薄。其目的是構建完整的三維結(jié)構,包括芯片互連。在對正面的通孔溝槽進行深度干法蝕刻后,通過研磨和化學機械拋光從背面進行晶圓減薄。晶圓變薄后,采用電鍍銅形成貫穿芯片互連。還研究了減薄過程中空腔結(jié)構的行為。

結(jié)果和討論

硅的深度干法蝕刻的最大深度在很大程度上取決于等離子體的配置和功率以及對掩模層的蝕刻選擇性、掩模層厚度和開口。晶圓手柄是晶圓減薄的一個重要方面,尤其是當晶圓減薄至100μm或更小時。晶圓的機械強度降低,難以處理。為了克服這一問題,采用了一種支撐或手柄,將晶片粘合或粘合到待減薄的晶片上。硅晶片或玻璃晶片都可以用作支撐晶片。但是,應考慮粘接過程中出現(xiàn)的熱問題。為了避免上述問題,必須考慮熱膨脹的兼容性。我們已經(jīng)成功地將通過蠟連接到另一個硅片或薄玻璃片的硅片減薄至30μm。另一種方法,已經(jīng)給出了成功的結(jié)果,并且不會受到上述熱問題的影響,就是將水粘合到平板玻璃基板上。

當研磨到達孔或溝槽時,孔或溝槽區(qū)域可作為磨粒的捕集中心。顆粒的另一個來源也來自研磨過程中的硅本身和破碎結(jié)構的小塊。此外,化學機械拋光過程還產(chǎn)生非常?。ɡ纾?.3μm)且始終帶電的顆粒。因此,必須解決研磨和拋光后去除此類顆粒的問題。我們已經(jīng)測試了各種清潔程序。一種常用的方法是超聲波攪拌,然后進行RCA清洗。

poYBAGI9hWOAahEPAAAYKV6-Sj0278.jpg

圖2:ICP下深度反應離子蝕刻后溝槽和孔洞的橫截面。

pYYBAGI9hWOAJyxgAABG2vBlDMM227.jpg

圖3:冷卻循環(huán)期間硅/玻璃(上部)和玻璃基板(下部)的表面平整度

poYBAGI9hWOAEQpaAAA-OQ8BwPc056.jpg

圖8:研磨和化學機械拋光后晶圓背面的光學顯微照片

結(jié)論

總之,我們通過研磨和拋光到30-80μm,研究了微機械晶片的減薄過程。對不同長寬比和形狀的深蝕結(jié)構進行了測試。該結(jié)構可在該過程中存活至臨界最終厚度,該厚度取決于幾何因素以及研磨和拋光參數(shù)。討論了深孔和溝槽區(qū)域可能出現(xiàn)的厚度變化,并對邊緣損傷進行了分析。仍然需要對清潔程序進行進一步研究,以避免在孔或溝槽中捕獲顆粒。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    26676

    瀏覽量

    213063
  • 晶圓
    +關注

    關注

    52

    文章

    4785

    瀏覽量

    127602
收藏 人收藏

    評論

    相關推薦

    的制備流程

    本文從硅片制備流程為切入點,以方便了解和選擇合適的硅,硅的制備工藝流程比較復雜,加工工序多而長,所以必須嚴格控制每道工序的
    的頭像 發(fā)表于 10-21 15:22 ?86次閱讀

    2.5組件90°彎曲

    電子發(fā)燒友網(wǎng)站提供《2.5組件90°彎曲.pdf》資料免費下載
    發(fā)表于 09-03 14:21 ?0次下載

    盛機電機實現(xiàn)12英寸30μm超薄穩(wěn)定加工

    近日,國內(nèi)領先的半導體設備制造商盛機電傳來振奮人心的消息,其自主研發(fā)的新型WGP12T拋光設備成功攻克了12英寸
    的頭像 發(fā)表于 08-12 15:10 ?534次閱讀

    碳化硅和硅的區(qū)別是什么

    以下是關于碳化硅和硅的區(qū)別的分析: 材料特性: 碳化硅(SiC)是一種寬禁帶半導體材料,具有比硅(Si)更高的熱導率、電子遷移率和擊穿電場。這使得碳化硅
    的頭像 發(fā)表于 08-08 10:13 ?804次閱讀

    北方華創(chuàng)微電子:清洗設備及定位裝置專利

    該發(fā)明涉及一種清洗設備及定位裝置、定位方法。其中,
    的頭像 發(fā)表于 05-28 09:58 ?310次閱讀
    北方華創(chuàng)微電子:<b class='flag-5'>晶</b><b class='flag-5'>圓</b>清洗設備及<b class='flag-5'>晶</b><b class='flag-5'>圓</b>定位裝置專利

    用于加工的臨時鍵合膠

    的容量和功能。在過去的幾十年中,基于 ( 通常厚度小于 100 μm) 的硅穿孔(Through-Silicon Via,TSV) 技術已經(jīng)實現(xiàn)了 3D-IC 封裝。但是由于
    的頭像 發(fā)表于 03-29 08:37 ?812次閱讀

    芯碁裝推出WA 8對準機與WB 8鍵合機助力半導體加工

    近日,芯碁裝又推出WA 8對準機與WB 8鍵合機,此兩款設備均為半導體加工過程中的關鍵
    的頭像 發(fā)表于 03-21 13:58 ?790次閱讀

    TC WAFER 測溫系統(tǒng) 儀表化溫度測量

    “TC WAFER 測溫系統(tǒng)”似乎是一種用于測量(半導體制造中的基礎材料)溫度的系統(tǒng)。在半導體制造過程中,
    的頭像 發(fā)表于 03-08 17:58 ?855次閱讀
    TC WAFER   <b class='flag-5'>晶</b><b class='flag-5'>圓</b>測溫系統(tǒng) 儀表化<b class='flag-5'>晶</b><b class='flag-5'>圓</b>溫度測量

    一文看懂級封裝

    共讀好書 在本文中,我們將重點介紹半導體封裝的另一種主要方法——級封裝(WLP)。本文將探討級封裝的五項基本工藝,包括:光刻(Pho
    的頭像 發(fā)表于 03-05 08:42 ?1199次閱讀
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圓</b>級封裝

    鍵合及后續(xù)工藝流程

    芯片堆疊封裝存在著4項挑戰(zhàn),分別為級對準精度、鍵合完整性、與均勻性控制以及層內(nèi)(層間
    發(fā)表于 02-21 13:58 ?5024次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>鍵合及后續(xù)工藝流程

    介紹的原因、尺寸以及4種方法

    在封裝前,通常要,
    的頭像 發(fā)表于 01-26 09:59 ?3793次閱讀
    介紹<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>減</b><b class='flag-5'>薄</b>的原因、尺寸以及4種<b class='flag-5'>減</b><b class='flag-5'>薄</b><b class='flag-5'>方法</b>

    靜電對有哪些影響?怎么消除?

    靜電對有哪些影響?怎么消除? 靜電是指由于物體帶電而產(chǎn)生的現(xiàn)象,它對產(chǎn)生的影響主要包括制備過程中的
    的頭像 發(fā)表于 12-20 14:13 ?876次閱讀

    高密度互連印刷電路板:如何實現(xiàn)高密度互連 HDI

    高密度互連印刷電路板:如何實現(xiàn)高密度互連 HDI
    的頭像 發(fā)表于 12-05 16:42 ?660次閱讀
    <b class='flag-5'>高密度</b><b class='flag-5'>互連</b>印刷電路板:如何實現(xiàn)<b class='flag-5'>高密度</b><b class='flag-5'>互連</b> HDI

    級封裝的工藝流程詳解

    承載系統(tǒng)是指針對背面進行進一步加工的系統(tǒng)
    的頭像 發(fā)表于 11-13 14:02 ?4484次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>級封裝的工藝流程詳解

    級封裝的基本流程

    介紹了級封裝的基本流程。本篇文章將側(cè)重介紹不同級封裝方法所涉及的各項工藝。
    的頭像 發(fā)表于 11-08 09:20 ?8699次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b>級封裝的基本流程