0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文了解MOS管寄生電容是如何形成的?

微云疏影 ? 來源:硬件大熊 ? 作者:硬件大熊 ? 2022-04-07 15:23 ? 次閱讀

MOS管規(guī)格書中有三個(gè)寄生電容參數(shù),分別是:輸入電容Ciss、輸出電容Coss、反向傳輸電容Crss。該三個(gè)電容參數(shù)具體到管子的本體中,分別代表什么?是如何形成的?

poYBAGJOkXKAe-ekAAA4J7k9bs0792.jpg

功率半導(dǎo)體的核心是PN結(jié),從二極管、三極管到場(chǎng)效應(yīng)管,都是根據(jù)PN結(jié)特性所做的各種應(yīng)用。場(chǎng)效應(yīng)管分為結(jié)型、絕緣柵型,其中絕緣柵型也稱MOS管(Metal Oxide Semiconductor)。

根據(jù)不通電情況下反型層是否存在,MOS管可分為增強(qiáng)型、耗盡型——

poYBAGJOkXKAdFgpAAG9PkEALtA064.jpg

寄生電容形成的原因

1. 勢(shì)壘電容:功率半導(dǎo)體中,當(dāng)N型和P型半導(dǎo)體結(jié)合后,由于濃度差導(dǎo)致N型半導(dǎo)體的電子會(huì)有部分?jǐn)U散到P型半導(dǎo)體的空穴中,因此在結(jié)合面處的兩側(cè)會(huì)形成空間電荷區(qū)(該空間電荷區(qū)形成的電場(chǎng)會(huì)阻值擴(kuò)散運(yùn)動(dòng)進(jìn)行,最終使擴(kuò)散運(yùn)動(dòng)達(dá)到平衡);

2.?dāng)U散電容:當(dāng)外加正向電壓時(shí),靠近耗盡層交界面的非平衡少子濃度高,遠(yuǎn)離非平衡少子濃度低,且濃度自高到底逐漸衰減直到0。當(dāng)外加正向電壓增大時(shí),非平衡少子的濃度增大且濃度梯度也增大,外加電壓減小時(shí),變化相反。該現(xiàn)象中電荷積累和釋放的過程與電容器充放電過程相同,稱為擴(kuò)散電容。

MOS管寄生電容結(jié)構(gòu)如下,其中,多晶硅寬度、溝道與溝槽寬度、G極氧化層厚度、PN結(jié)摻雜輪廓等都是影響寄生電容的因素。

pYYBAGJOkXOAe_-bAACOlqcV4q4135.jpg

對(duì)于MOS管規(guī)格書中三個(gè)電容參數(shù)的定義,

輸入電容Ciss = Cgs + Cgd;

輸出電容Coss = Cds + Cgd;

反向傳輸電容Crss = Cgd

poYBAGJOkXOAEYPEAAC7NNgBX4w919.jpg

這三個(gè)電容幾乎不受溫度變化的影響,因此,驅(qū)動(dòng)電壓、開關(guān)頻率會(huì)比較明顯地影響MOS管的開關(guān)特性,而溫度的影響卻比較小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    99

    文章

    5940

    瀏覽量

    149597
  • MOS管
    +關(guān)注

    關(guān)注

    108

    文章

    2349

    瀏覽量

    66246
  • 功率半導(dǎo)體
    +關(guān)注

    關(guān)注

    22

    文章

    1101

    瀏覽量

    42793
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    MOS寄生參數(shù)的影響

    MOS(金屬-氧化物-半導(dǎo)體)作為常見的半導(dǎo)體器件,在集成電路中發(fā)揮著至關(guān)重要的作用。然而,MOS的性能并非僅由其基本電氣特性決定,還受到多種
    的頭像 發(fā)表于 10-10 14:51 ?257次閱讀

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、雜散電容與分布電容

    。 、電容類型及定義 1.寄生電容 寄生電容是由于電路設(shè)計(jì)或制造過程中不可避免的物理結(jié)構(gòu)導(dǎo)致的電容效應(yīng)。它通常表現(xiàn)為電感、電阻、芯片引腳
    發(fā)表于 09-26 14:49

    仿真的時(shí)候在哪些地方添加寄生電容呢?

    請(qǐng)問各位高手,仿真的時(shí)候在哪些地方添加寄生電容呢,比如下面的圖, 另外般萬用板焊出來的雜散電容有多大?在高速運(yùn)放仿真時(shí)應(yīng)該加在哪些地方呢
    發(fā)表于 09-19 07:59

    MOS的導(dǎo)通特性

    優(yōu)化具有至關(guān)重要的影響。以下將詳細(xì)闡述MOS的導(dǎo)通特性,包括其基本結(jié)構(gòu)、導(dǎo)通條件、導(dǎo)通過程、寄生電容影響、溫度影響以及應(yīng)用領(lǐng)域等方面。
    的頭像 發(fā)表于 09-14 16:09 ?336次閱讀

    在LF411CD的放大模塊出現(xiàn)輸出會(huì)發(fā)生振蕩,請(qǐng)問該元件輸入端(2端)與GND間的寄生電容多大?

    在LF411CD的放大模塊出現(xiàn)輸出會(huì)發(fā)生振蕩,懷疑是寄生電容造成,請(qǐng)問該元件輸入端(2端)與GND間的寄生電容多大? 謝謝~~
    發(fā)表于 09-10 07:51

    普通探頭和差分探頭寄生電容對(duì)測(cè)試波形的影響

    在電子測(cè)試和測(cè)量領(lǐng)域,探頭是連接被測(cè)設(shè)備(DUT)與測(cè)量?jī)x器(如示波器)之間的關(guān)鍵組件。探頭的性能直接影響到測(cè)試結(jié)果的準(zhǔn)確性和可靠性。其中,寄生電容是探頭設(shè)計(jì)中個(gè)不容忽視的因素,它對(duì)測(cè)試波形有著
    的頭像 發(fā)表于 09-06 11:04 ?201次閱讀

    igbt功率寄生電容怎么測(cè)量大小

    IGBT(絕緣柵雙極晶體)是種廣泛應(yīng)用于電力電子領(lǐng)域的功率器件。IGBT的寄生電容是指在IGBT內(nèi)部由于結(jié)構(gòu)原因產(chǎn)生的電容,這些電容會(huì)影
    的頭像 發(fā)表于 08-07 17:49 ?546次閱讀

    MOS散熱片設(shè)計(jì)如何影響EMC表現(xiàn)

    騷擾通過MOS與散熱片寄生電容、LISN、以及L、N線返回到源。如果MOS接地的話,在騷擾電壓
    發(fā)表于 03-25 14:41 ?943次閱讀
    <b class='flag-5'>MOS</b><b class='flag-5'>管</b>散熱片設(shè)計(jì)如何影響EMC表現(xiàn)

    寄生電容器的基礎(chǔ)知識(shí)詳解

    電源紋波和瞬態(tài)規(guī)格會(huì)決定所需電容器的大小,同時(shí)也會(huì)限制電容器的寄生組成設(shè)置。
    的頭像 發(fā)表于 03-17 15:45 ?1.8w次閱讀
    <b class='flag-5'>寄生電容</b>器的基礎(chǔ)知識(shí)詳解

    詳解MOS寄生電感和寄生電容

    寄生電容寄生電感是指在電路中存在的非意圖的電容和電感元件。 它們通常是由于電路布局、線路長(zhǎng)度、器件之間的物理距離等因素引起的。
    的頭像 發(fā)表于 02-21 09:45 ?2260次閱讀
    詳解<b class='flag-5'>MOS</b><b class='flag-5'>管</b>的<b class='flag-5'>寄生</b>電感和<b class='flag-5'>寄生電容</b>

    PCB寄生電容的影響 PCB寄生電容計(jì)算 PCB寄生電容怎么消除

    寄生電容個(gè)通用的定義:寄生電容是存在于由絕緣體隔開的兩個(gè)導(dǎo)電結(jié)構(gòu)之間的虛擬電容(通常不需要的),是PCB布局中的種效應(yīng),其中傳播的信號(hào)
    的頭像 發(fā)表于 01-18 15:36 ?2529次閱讀
    PCB<b class='flag-5'>寄生電容</b>的影響 PCB<b class='flag-5'>寄生電容</b>計(jì)算 PCB<b class='flag-5'>寄生電容</b>怎么消除

    氮化鎵MOS管有寄生二極

    于高頻率電源和功率電子應(yīng)用中。 然而,與其他MOS類似,氮化鎵MOS也存在個(gè)寄生二極
    的頭像 發(fā)表于 01-10 09:30 ?1323次閱讀

    MOS結(jié)電容(上)MOS里的寄生電容到底是什么?

    EE工程師都會(huì)面臨MOSFET的選型問題,無論是功率級(jí)別應(yīng)用的Power MOS還是信號(hào)級(jí)別的Signal MOSFET,他們的Datasheet中,定會(huì)給出MOSFET的三個(gè)結(jié)電容隨Vds電壓變化的曲線。
    的頭像 發(fā)表于 12-05 17:32 ?2.1w次閱讀
    <b class='flag-5'>MOS</b>結(jié)<b class='flag-5'>電容</b>(上)<b class='flag-5'>MOS</b>里的<b class='flag-5'>寄生電容</b>到底是什么?

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源中的損耗對(duì)比

    SiC MOSFET 和Si MOSFET寄生電容在高頻電源中的損耗對(duì)比
    的頭像 發(fā)表于 12-05 14:31 ?667次閱讀
    SiC MOSFET 和Si MOSFET<b class='flag-5'>寄生電容</b>在高頻電源中的損耗對(duì)比

    LTC6268-10為了使寄生電容降到最低,對(duì)電路板的材料類型和厚度有什么要求嗎?

    在LTC6268-10芯片手冊(cè)中,為了減小寄生反饋電容的影響,采用反饋電阻分流的方式減小寄生電容。 請(qǐng)問,在這種工作方式下,為了使寄生電容降到最低,對(duì)電路板的材料類型和厚度有什么要求嗎?
    發(fā)表于 11-16 06:28