0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe聯(lián)盟熱之下的思考,Chiplet技術(shù)本身更值得關(guān)注

知芯話 ? 來源:知芯話 ? 作者:知芯話 ? 2022-04-08 11:26 ? 次閱讀

上月初,英特爾攜手日月光半導(dǎo)體(ASE)、AMD、Arm、谷歌云、Meta、微軟、高通三星和臺(tái)積電等廠商發(fā)起UCIe產(chǎn)業(yè)聯(lián)盟(通用芯粒高速互連),意欲推行開放的晶片間互連標(biāo)準(zhǔn)??梢哉fUCIe的出現(xiàn),代表著全球半導(dǎo)體產(chǎn)業(yè)已經(jīng)進(jìn)入到成熟的產(chǎn)業(yè)階段,但因?yàn)闃?biāo)準(zhǔn)體系涉及到產(chǎn)業(yè)各環(huán)節(jié)間的協(xié)調(diào)和產(chǎn)業(yè)推廣,UCIe真正被行業(yè)認(rèn)可和開始實(shí)施預(yù)計(jì)還需要比較長(zhǎng)的時(shí)間。

目前大陸已經(jīng)有第一批企業(yè)率先加入了該組織,與UCIe產(chǎn)業(yè)聯(lián)盟其他成員共同致力于UCIe 1.0版本規(guī)范和新一代UCIe技術(shù)標(biāo)準(zhǔn)的研究與應(yīng)用,這是值得高興的。但就是在該聯(lián)盟熱度持續(xù)不下的時(shí)候,我們也應(yīng)該沉下心來思考這對(duì)技術(shù)研發(fā)與生態(tài)發(fā)展的影響。打鐵還需自身硬,在聯(lián)盟標(biāo)準(zhǔn)熱度之下,除了加入標(biāo)準(zhǔn)獲得話語權(quán),芯片研發(fā)企業(yè)還應(yīng)該冷靜打磨自身,潛心研發(fā)攻克核心技術(shù),為國(guó)內(nèi)自主可控技術(shù)突破作出切實(shí)的貢獻(xiàn)。

從產(chǎn)業(yè)角度來看,Chiplet目前主要以英特爾為代表等具有強(qiáng)大設(shè)計(jì)能力的公司可以做,UCIe產(chǎn)業(yè)聯(lián)盟成員包括日月光、超威(AMD)、Google Cloud(谷歌)、臉書母公司Meta、微軟、高通、三星和臺(tái)積電等多家業(yè)者,包括半導(dǎo)體、封裝、IP供應(yīng)商、晶圓代工廠和云端服務(wù)提供廠商,基本可以形成一個(gè)小的產(chǎn)業(yè)生態(tài)閉環(huán),這將進(jìn)一步提高各產(chǎn)業(yè)環(huán)節(jié)的集中度,進(jìn)一步鞏固了龍頭優(yōu)勢(shì),是否會(huì)真正利好半導(dǎo)體產(chǎn)業(yè)的發(fā)展也是存疑的。

尤其需要注意到英特爾在美國(guó)半導(dǎo)體產(chǎn)業(yè)中扮演的敏感角色,在此特定背景下,我們不希望看到UCIe會(huì)成為政治化的工具。國(guó)內(nèi)方面,我們要繼續(xù)走好自己的路,加速國(guó)產(chǎn)化的同時(shí),我們要做好應(yīng)對(duì)一切沖擊的準(zhǔn)備。一方面,UCIe提供了一種可參考的產(chǎn)業(yè)平臺(tái)機(jī)制,我們亦可以通過組建內(nèi)部產(chǎn)業(yè)聯(lián)盟的方式來優(yōu)化產(chǎn)業(yè)分工,進(jìn)一步加快國(guó)內(nèi)產(chǎn)業(yè)發(fā)展,提高國(guó)內(nèi)半導(dǎo)體產(chǎn)業(yè)對(duì)于沖擊的耐受力。

就這一點(diǎn),早在2020年國(guó)內(nèi)舉辦的全球硬科技創(chuàng)新大會(huì)上,中國(guó)科學(xué)院院士/圖靈獎(jiǎng)得主姚期智、西安市副市長(zhǎng)馬鮮萍、芯動(dòng)科技CEO敖海、紫光存儲(chǔ)總裁任奇?zhèn)ゾ凸餐瑔?dòng)了中國(guó)Chiplet產(chǎn)業(yè)聯(lián)盟。并提出該聯(lián)盟將致力于集聚人工智能、集成電路等領(lǐng)域產(chǎn)、學(xué)、研、金各類資源,搭建開放創(chuàng)新平臺(tái),縮短芯片設(shè)計(jì)周期、降低芯片設(shè)計(jì)成本,解決我國(guó)高質(zhì)量發(fā)展進(jìn)程中相關(guān)“卡脖子”技術(shù)難題。

另一方面,我們可以盡早開發(fā)出標(biāo)準(zhǔn)化的自主Chiplet技術(shù),為高性能CPU/GPU/NPU芯片的異構(gòu)實(shí)現(xiàn)提供保障。就我所知,目前國(guó)內(nèi)真正推出自主Chiplet技術(shù)的有芯動(dòng)科技,我們來看看它推出的國(guó)內(nèi)第一款自主Chiplet技術(shù)——Innolink? Chiplet。據(jù)悉,Innolink? Chiplet是第一款國(guó)產(chǎn)自主研發(fā)物理層兼容UCIe標(biāo)準(zhǔn)的IP解決方案。

get?code=YWE2NjJjM2Y5ZGQ5MWExNDE4MDE0MTJhM2Q1ZWM3ZWUsMTY0OTM4ODEyMjk4OQ==

據(jù)公開資料介紹,芯動(dòng)在Chiplet技術(shù)領(lǐng)域積累了大量的客戶應(yīng)用需求經(jīng)驗(yàn),并且和臺(tái)積電、intel、三星、美光等業(yè)界領(lǐng)軍企業(yè)有密切的技術(shù)溝通和合作探索,在近幾年各大巨頭推行自己的Chiplet互聯(lián)標(biāo)準(zhǔn)時(shí),芯動(dòng)科技也奮起直追緊隨其后,兩年前就開始了Innolink? 的研發(fā)工作,率先明確Innolink B/C基于DDR的技術(shù)路線,并于2020年的Design Reuse全球會(huì)議上首次向業(yè)界公開Innolink A/B/C技術(shù),率先推出自主研發(fā)的Innolink? Chiplet標(biāo)準(zhǔn)并實(shí)現(xiàn)授權(quán)量產(chǎn)。

Innolink? Chiplet具有自主知識(shí)產(chǎn)權(quán),填補(bǔ)了國(guó)內(nèi)的異構(gòu)集成技術(shù)空白,打破了國(guó)外核心技術(shù)壟斷,成功應(yīng)用于國(guó)產(chǎn)GPU及其他高性能計(jì)算芯片,為國(guó)產(chǎn)高性能芯片的發(fā)展提供了一條新的道路。得益于正確的技術(shù)方向和超前的布局規(guī)劃,Innolink? 的物理層與UCIe的標(biāo)準(zhǔn)保持一致,成為國(guó)內(nèi)首發(fā)、世界領(lǐng)先的自主UCIe Chiplet解決方案。

get?code=MzFhOGZjZjM0Y2I0ZTkxZWUzNmMyMDZhNTk3Y2VhNmMsMTY0OTM4ODEyMjk4OQ==

Innolink A/B/C實(shí)現(xiàn)方法

看到Innolink? Chiplet實(shí)實(shí)在在的硬數(shù)據(jù),我們確實(shí)驚訝于國(guó)內(nèi)已在Chiplet領(lǐng)先技術(shù)領(lǐng)域?qū)崿F(xiàn)了領(lǐng)先超越。盡管芯動(dòng)科技在消費(fèi)者領(lǐng)域并不為人熟知,但在很多B端企業(yè)中已頗具盛名,服務(wù)了數(shù)百家知名企業(yè),擁有超過200次的流片記錄、逾60億顆授權(quán)量產(chǎn)芯片。Innolink? Chiplet讓我們看到了市場(chǎng)熱度之下國(guó)內(nèi)半導(dǎo)體耕耘者們默默無聞、腳踏實(shí)地的努力,也看到了國(guó)產(chǎn)半導(dǎo)體技術(shù)的更多未來。

總的來說,Chiplet發(fā)展需要整個(gè)半導(dǎo)體產(chǎn)業(yè)鏈的協(xié)同分工,從芯片設(shè)計(jì)、EDA工具、晶圓制造封裝測(cè)試,需要統(tǒng)一的標(biāo)準(zhǔn)和工藝升級(jí),這需要時(shí)間探索和協(xié)作,不斷地迭代前進(jìn)。在當(dāng)前的國(guó)際市場(chǎng)背景下,國(guó)產(chǎn)自主可控、可以持續(xù)迭代和發(fā)展的Chiplet技術(shù)顯得尤為重要。芯動(dòng)科技推出的自主Chiplet技術(shù)已成功運(yùn)用于國(guó)產(chǎn)第一款高性能GPU“風(fēng)華1號(hào)”,提升了產(chǎn)品性能和帶寬,成為國(guó)產(chǎn)芯片里走在最前列的異構(gòu)集成設(shè)計(jì)的實(shí)踐者,期待更多本土企業(yè)和技術(shù)的突破,加快實(shí)現(xiàn)國(guó)產(chǎn)芯片自主可控。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    414

    瀏覽量

    12527
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    43

    瀏覽量

    1602
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    UCIe規(guī)范引領(lǐng)Chiplet技術(shù)革新,新思科技發(fā)布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設(shè)計(jì)方案的引入。Chiplet技術(shù),作為“后摩爾定律時(shí)代”提升芯片性能的關(guān)鍵解決方案之一,正逐漸受到業(yè)界的廣泛關(guān)注。
    的頭像 發(fā)表于 10-16 14:08 ?192次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項(xiàng)旨在推動(dòng)汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計(jì)劃。 這項(xiàng)名為汽車Chiplet計(jì)劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?118次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b><b class='flag-5'>聯(lián)盟</b>

    新思科技發(fā)布40G UCIe IP,加速多芯片系統(tǒng)設(shè)計(jì)

    新思科技近日宣布了一項(xiàng)重大技術(shù)突破,正式推出全球領(lǐng)先的40G UCIe(Universal Chiplet Interconnect Express)IP全面解決方案。這一創(chuàng)新成果以每引腳高達(dá)40 Gbps的驚人速度,重新定義了
    的頭像 發(fā)表于 09-11 17:18 ?492次閱讀

    新思科技與英特爾在UCIe互操作性測(cè)試進(jìn)展

    英特爾的測(cè)試芯片Pike Creek由基于Intel 3技術(shù)制造的英特爾UCIe IP小芯片組成。它與采用臺(tái)積電公司N3工藝制造的新思科技UCIe IP測(cè)試芯片形成組合。
    的頭像 發(fā)表于 04-18 14:22 ?629次閱讀

    臺(tái)積電、英特爾引領(lǐng)半導(dǎo)體行業(yè)先進(jìn)封裝技術(shù)創(chuàng)新

    這一聯(lián)盟目前有超過120家企業(yè)加盟,包括臺(tái)積電、三星、ASE、AMD、ARM、高通、谷歌、Meta(Facebook)、微軟等業(yè)界翹楚,由英特爾擔(dān)當(dāng)主導(dǎo)力量。該聯(lián)盟旨在創(chuàng)建全新Chiplet互聯(lián)以及開放標(biāo)準(zhǔn)
    的頭像 發(fā)表于 03-20 09:55 ?458次閱讀

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計(jì)和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個(gè)較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互
    的頭像 發(fā)表于 01-25 10:43 ?1743次閱讀
    什么是<b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>?

    Chiplet技術(shù)對(duì)英特爾和臺(tái)積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導(dǎo)體設(shè)計(jì)和制造方法。由于集成電路(IC)設(shè)計(jì)的復(fù)雜性不斷增加、摩爾定律的挑戰(zhàn)以及多樣化的應(yīng)用需求,Chiplet技術(shù)應(yīng)運(yùn)而生。
    的頭像 發(fā)表于 01-23 10:49 ?777次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術(shù)</b>對(duì)英特爾和臺(tái)積電有哪些影響呢?

    什么是Chiplet技術(shù)?Chiplet技術(shù)有哪些優(yōu)缺點(diǎn)?

    組件。這種技術(shù)的核心思想是將大型集成電路拆分成更小、模塊化的部分,以便更靈活地設(shè)計(jì)、制造和組裝芯片。Chiplet技術(shù)可以突破單芯片光刻面積的瓶頸,減少對(duì)先進(jìn)工藝制程的依賴,提高芯片
    的頭像 發(fā)表于 01-08 09:22 ?4749次閱讀

    2024技術(shù)展望:安全領(lǐng)域這些話題與趨勢(shì)值得關(guān)注

    點(diǎn)擊上方“ 富士通中國(guó) ”關(guān)注我們 回顧即將過去的2023年,從引人注目的違規(guī)行為,到人工智能帶來的風(fēng)險(xiǎn),都為企業(yè)首席信息安全官(CISO)敲響了警鐘。在防范網(wǎng)絡(luò)威脅的同時(shí),企業(yè)還需要思考如何應(yīng)對(duì)
    的頭像 發(fā)表于 12-26 17:15 ?803次閱讀
    2024<b class='flag-5'>技術(shù)</b>展望:安全領(lǐng)域這些話題與趨勢(shì)<b class='flag-5'>值得</b><b class='flag-5'>關(guān)注</b>

    深度詳解UCIe協(xié)議和技術(shù)

    Universal Chiplet Interconnect Express (UCIe) 是一個(gè)開放的行業(yè)互連標(biāo)準(zhǔn),可以實(shí)現(xiàn)小芯片之間的封裝級(jí)互連,具有高帶寬、低延遲、經(jīng)濟(jì)節(jié)能的優(yōu)點(diǎn)。
    發(fā)表于 12-11 10:37 ?2175次閱讀
    深度詳解<b class='flag-5'>UCIe</b>協(xié)議和<b class='flag-5'>技術(shù)</b>

    在網(wǎng)絡(luò)通信方面,有哪些新技術(shù)或趨勢(shì)值得關(guān)注

    在網(wǎng)絡(luò)通信方面,有許多新技術(shù)和趨勢(shì)值得關(guān)注。以下是一些可能對(duì)您有幫助的回答。
    的頭像 發(fā)表于 11-28 14:04 ?4924次閱讀

    互聯(lián)與chiplet,技術(shù)與生態(tài)同行

    作為近十年來半導(dǎo)體行業(yè)最火爆、影響最深遠(yuǎn)的技術(shù),Chiplet 在本質(zhì)上是一種互聯(lián)方式。在微觀層面,當(dāng)開發(fā)人員將大芯片分割為多個(gè)芯粒單元后,假如不能有效的連接起來,Chiplet 也就無從談起。在片間和集群間層面,互聯(lián)之于
    的頭像 發(fā)表于 11-25 10:10 ?878次閱讀

    3D時(shí)代值得關(guān)注的趨勢(shì)

    3D時(shí)代值得關(guān)注的趨勢(shì)
    的頭像 發(fā)表于 11-24 16:37 ?384次閱讀
    3D時(shí)代<b class='flag-5'>值得</b><b class='flag-5'>關(guān)注</b>的趨勢(shì)

    直流和交流,哪個(gè)好處值得關(guān)注

    電子發(fā)燒友網(wǎng)站提供《直流和交流,哪個(gè)好處值得關(guān)注.doc》資料免費(fèi)下載
    發(fā)表于 11-14 10:20 ?0次下載
    直流和交流,哪個(gè)好處<b class='flag-5'>值得</b><b class='flag-5'>關(guān)注</b>

    Chiplet可以讓SoC設(shè)計(jì)變得容易嗎?

    理想情況下,chiplet可以像搭積木一樣組合成現(xiàn)成的產(chǎn)品,無需使用EDA工具。
    的頭像 發(fā)表于 11-09 11:48 ?401次閱讀