0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出全新神經(jīng)處理單元(NPU)IP核和工具鏈

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2022-04-28 09:37 ? 次閱讀

DesignWare ARC NPX6 NPU IP核可提供業(yè)界領(lǐng)先的性能和30 TOPS/Watt(每秒萬億次運算/瓦)的能效比,具有高達(dá)96K MAC的增強(qiáng)利用率、全新稀疏特征以及新型互連技術(shù)以實現(xiàn)可擴(kuò)展性

全新MetaWare MX開發(fā)工具包可自動編譯和優(yōu)化CNNs和RNNs/LSTMs等神經(jīng)網(wǎng)絡(luò)模型,以及Transformers、Recommenders等新興深度學(xué)習(xí)網(wǎng)絡(luò)模型

全新ARC NPX6FS NPU IP核和MetaWare MX安全開發(fā)工具包簡化了安全關(guān)鍵型汽車芯片的開發(fā),并加快獲得ISO 26262認(rèn)證

新思科技(Synopsys)近日宣布推出全新神經(jīng)處理單元(NPU)IP核和工具鏈,可提供業(yè)界領(lǐng)先的性能并支持新興的復(fù)雜神經(jīng)網(wǎng)絡(luò)模型。新思科技DesignWare ARC NPX6和NPX6FS NPU IP可滿足面向AI應(yīng)用的具有超低功耗的實時計算需求。為加速ARC NX6 NPU IP核的應(yīng)用軟件開發(fā),全新DesignWare ARC MetaWare MX開發(fā)工具包提供了全面的編譯環(huán)境,可自動實現(xiàn)神經(jīng)網(wǎng)絡(luò)算法分區(qū),極大提高了資源利用率。

此前我們成功將新思科技DesignWare ARC EV處理器IP無縫集成到我們的NU4000多核片上系統(tǒng)中?;诖耍覀儾捎萌碌腁RC NPX6 NPU IP核,以進(jìn)一步增強(qiáng)我們的產(chǎn)品在執(zhí)行最新神經(jīng)網(wǎng)絡(luò)模型時的AI處理能力和效率。此外,ARC MetaWare工具易于使用,能夠幫助我們充分利用處理器硬件資源,最終實現(xiàn)所需的性能和上市時間目標(biāo)。

Dor Zepeniuk

Inuitive 首席技術(shù)官

Inuitive是一家為先進(jìn)機(jī)器人、無人機(jī)、增強(qiáng)現(xiàn)實/虛擬現(xiàn)實(AR/VR)設(shè)備以及其它邊緣AI和嵌入式視覺應(yīng)用提供強(qiáng)大3D成像處理器設(shè)計的公司。

可擴(kuò)展神經(jīng)處理器的實時響應(yīng)

高級駕駛輔助系統(tǒng)(ADAS)、監(jiān)控、數(shù)字電視和攝像頭以及其它采用復(fù)雜神經(jīng)網(wǎng)絡(luò)模型的新興AI應(yīng)用對算力和內(nèi)存資源提出了更高的要求,主要用于安全關(guān)鍵功能。為滿足一系列的應(yīng)用要求,ARC NPX6 NPU IP核實現(xiàn)了以下改進(jìn):

從4K擴(kuò)展到96K MAC

在單個實例中,可在5nm工藝中以每秒1.3 GHz的速率提供高達(dá)250 TOPS的算力,或通過使用全新稀疏特征提供高達(dá)440 TOPS的算力,因此可以提高執(zhí)行神經(jīng)網(wǎng)絡(luò)性能并降低能耗需求

集成硬件和軟件連接功能,支持實施多個NPU實例,在單個SoC上可實現(xiàn)高達(dá)3500 TOPS的性能

與ARC EV7x處理器IP核頂級配置相比,可提供50倍以上的性能

在神經(jīng)處理硬件內(nèi)部提供可選的16位浮點支持,以極大提高層性能,并簡化了從用于AI原型設(shè)計的GPU向大容量功耗和面積優(yōu)化型SoC的過渡

DesignWare ARC NPX6FS NPU IP滿足嚴(yán)格的隨機(jī)硬件故障檢測和系統(tǒng)功能安全開發(fā)流程要求,完全符合ISO 26262汽車安全完整性等級(ASIL)D級標(biāo)準(zhǔn)。這些處理器包含全面的安全文檔,具有符合ISO 26262標(biāo)準(zhǔn)的專用安全機(jī)制,并滿足下一代區(qū)域架構(gòu)的混合關(guān)鍵性和虛擬化要求。

綜合軟件環(huán)境

ARC MetaWare MX開發(fā)工具包包括編譯器和調(diào)試器、神經(jīng)網(wǎng)絡(luò)軟件開發(fā)工具包、虛擬平臺軟件開發(fā)工具包、運行時庫以及先進(jìn)仿真模型。MetaWare MX提供單一工具鏈來加速應(yīng)用開發(fā),并在MAC資源中自動劃分算法以實現(xiàn)高效處理。對于安全關(guān)鍵型汽車應(yīng)用,該MetaWare MX安全開發(fā)工具包包含了安全手冊和安全指南,可幫助開發(fā)者滿足ISO 26262要求并為ISO 26262合規(guī)性測試做好準(zhǔn)備。

更高分辨率的圖像、更多攝像頭的系統(tǒng)和更復(fù)雜的算法將推動AI處理要求達(dá)到更高的TOPS性能。借助全新DesignWare ARC NPX6、NPX6FS NPU IP核以及MetaWare MX開發(fā)工具包,開發(fā)者可以利用最新的神經(jīng)網(wǎng)絡(luò)模型,滿足日益增長的性能需求,并加快下一代智能SoC的上市時間。

John Koeter解決方案事業(yè)部營銷和戰(zhàn)略高級副總裁

新思科技

新思科技廣泛的DesignWare IP核組合包括邏輯庫、嵌入式存儲器、IO、PVT監(jiān)視器、嵌入式測試、模擬IP、接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計、軟件開發(fā)以及IP核與SOC的整合,新思科技“IP Accelerated”計劃提供IP核原型設(shè)計套件、IP核軟件開發(fā)套件和IP核子系統(tǒng)。新思科技在IP核質(zhì)量和全面技術(shù)支持方面進(jìn)行了大量投資,以協(xié)助開發(fā)者降低集成風(fēng)險,縮短產(chǎn)品上市時間。

原文標(biāo)題:讓AI算力全開!新思科技全新推出神經(jīng)處理器IP,助力實現(xiàn)3500 TOPS性能

文章出處:【微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19048

    瀏覽量

    228522
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    778

    瀏覽量

    50271
  • NPU
    NPU
    +關(guān)注

    關(guān)注

    2

    文章

    253

    瀏覽量

    18487

原文標(biāo)題:讓AI算力全開!新思科技全新推出神經(jīng)處理器IP,助力實現(xiàn)3500 TOPS性能

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    40+TOPS NPU,AI PC處理器開卷算力

    的人工智能任務(wù)。同時,微軟還提出,這款全新電腦搭配擁有全新神經(jīng)處理單元NPU的芯片,可實現(xiàn)每秒超
    的頭像 發(fā)表于 07-14 01:11 ?4125次閱讀
    40+TOPS <b class='flag-5'>NPU</b>,AI PC<b class='flag-5'>處理</b>器開卷算力

    什么是NPU?什么場景需要配置NPU?

    在人工智能(AI)技術(shù)如火如荼的今天,NPU神經(jīng)處理單元(Neural Processing Unit)作為一種新興的硬件加速器,正在成為ARM主板配置中的新寵。與傳統(tǒng)的CPU和GPU
    的頭像 發(fā)表于 10-11 10:13 ?493次閱讀
    什么是<b class='flag-5'>NPU</b>?什么場景需要配置<b class='flag-5'>NPU</b>?

    新的 MathWorks 硬件支持包支持從 MATLAB 和 Simulink 模型到高通 Hexagon 神經(jīng)處理單元架構(gòu)的自動化代碼生成

    新的硬件支持包不僅無需耗時的手寫代碼優(yōu)化和驗證,還支持處理器在環(huán)測試 MathWorks 今天宣布,推出針對 Qualcomm? Hexagon? 神經(jīng)處理
    的頭像 發(fā)表于 09-23 11:59 ?170次閱讀

    NPU和GPU有什么區(qū)別

    NPU(Neural Processing Unit,神經(jīng)網(wǎng)絡(luò)處理器) 是一種專門設(shè)計用于加速神經(jīng)網(wǎng)絡(luò)運算的硬件加速器。它的核心理念是模擬人腦神經(jīng)
    的頭像 發(fā)表于 08-13 09:32 ?1303次閱讀

    思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計》中,新思科技宣布推出綜合全面的PCI
    的頭像 發(fā)表于 07-24 10:11 ?456次閱讀
    新<b class='flag-5'>思科</b>技PCIe 7.0驗證<b class='flag-5'>IP</b>(VIP)的特性

    思科推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領(lǐng)域的芯片設(shè)計 新思科推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?529次閱讀

    思科推出業(yè)界首款PCIe 7.0 IP解決方案

    思科技(Synopsys)近日宣布,推出業(yè)界首款完整的PCIe 7.0 IP解決方案,包括控制器、IDE安全模塊、PHY和驗證IP。該解決方案可以助力芯片制造商滿足計算密集型AI工作
    的頭像 發(fā)表于 06-25 09:46 ?407次閱讀

    FPGA的IP使用技巧

    夠與所使用的FPGA平臺和開發(fā)工具無縫集成。 閱讀和理解IP的文檔 : 在使用IP之前,務(wù)必仔細(xì)閱讀和理解其提供的文檔,包括用戶手
    發(fā)表于 05-27 16:13

    關(guān)于FPGA IP

    ,這就是IP。 IP一般原廠做一些資源開放,定制的IP一般就要收費了。像做圖像、音視頻
    發(fā)表于 04-29 21:01

    全新AMD銳龍8000F系列處理器整機(jī)正式發(fā)售 配備神經(jīng)處理單元NPU

    器,將由AMD渠道品牌整機(jī)合作伙伴提供整機(jī)進(jìn)行銷售。全新AMD銳龍8000F系列處理器為提高效率進(jìn)行了低功耗優(yōu)化,其中的AMD銳龍7 8700F配備了尖端的神經(jīng)處理
    的頭像 發(fā)表于 04-18 11:05 ?785次閱讀
    <b class='flag-5'>全新</b>AMD銳龍8000F系列<b class='flag-5'>處理</b>器整機(jī)正式發(fā)售 配備<b class='flag-5'>神經(jīng)</b><b class='flag-5'>處理</b><b class='flag-5'>單元</b>(<b class='flag-5'>NPU</b>)

    恩智浦推出首次搭載專屬神經(jīng)處理單元(NPU)的MCX N系列!

    恩智浦半導(dǎo)體強(qiáng)勢推出新品MCX N系列產(chǎn)品,首次集成恩智浦專用神經(jīng)處理單元NPU), 可助力實現(xiàn)高性能、低功耗的邊緣安全智能。
    的頭像 發(fā)表于 03-14 09:46 ?1010次閱讀

    采用芯原NPU IP的AI類芯片已在全球出貨超過1億顆

    芯原股份(芯原,股票代碼:688521.SH)今日宣布集成了芯原神經(jīng)網(wǎng)絡(luò)處理器(NPUIP的人工智能(AI)類芯片已在全球范圍內(nèi)出貨超過1億顆,主要應(yīng)用于物聯(lián)網(wǎng)、可穿戴設(shè)備、智慧電視
    的頭像 發(fā)表于 02-29 10:26 ?367次閱讀

    思科技重磅發(fā)布全新RISC-V處理器系列擴(kuò)大ARC IP組合

    思科全新32位和64位ARC-V處理IP建立在其數(shù)十年的處理器開發(fā)經(jīng)驗之上,為設(shè)計者提供更廣泛的RISC-V
    的頭像 發(fā)表于 11-10 12:50 ?655次閱讀

    思科技重磅發(fā)布全新RISC-V處理器系列,進(jìn)一步擴(kuò)大ARC處理IP組合

    空間; 經(jīng)驗證且成熟的新思科技MetaWare軟件開發(fā)工具能夠幫助軟件工程師基于新思科技ARC-V處理
    發(fā)表于 11-10 10:59 ?881次閱讀

    思科推出業(yè)界領(lǐng)先的廣泛車規(guī)級接口IP和基礎(chǔ)IP產(chǎn)品組合

    和 M-PHY ,以及 USB IP 產(chǎn)品都遵循了 TSMC N5A 工藝領(lǐng)先的車載等級設(shè)計規(guī)則。 新思科技宣布面向臺積公司N5A工藝推出業(yè)界領(lǐng)先的廣泛車規(guī)級接口IP和基
    的頭像 發(fā)表于 10-31 09:18 ?1051次閱讀