0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SAR ADC驅動電路設計需要注意的要點

h1654155149.6853 ? 來源:電子工程世界 ? 作者:電子工程世界 ? 2022-05-07 11:29 ? 次閱讀

SAR ADC是一個非常常見的拓撲結構,這是一種在速度、分辨率和功率之間提供了很好平衡的折衷方案。SAR ADC的一個關鍵優(yōu)勢是幾乎沒有延遲。因此在很多應用領域都能看到使用SAR ADC。

本文將介紹SAR ADC的原理,以及SAR ADC驅動電路設計需要注意的一些要點。

SAR ADC原理

SAR ADC(Successive Approximation Register),即逐次逼近型ADC。 如下圖,SAR ADC主要分成四個部分:采樣保持電路、模擬比較器、SAR逐次逼近寄存器DAC數(shù)字模擬轉換器

c3756154-cd96-11ec-bce3-dac502259ad0.png

圖1:SAR ADC的典型拓撲結構

SAR ADC的工作過程主要有兩個階段:采樣階段和轉化階段。

采樣階段:

在采樣階段,開關S2斷開,開關S1閉合,這時對ADC采樣電容C充電。

c393aee8-cd96-11ec-bce3-dac502259ad0.png

圖2:SAR ADC的采樣階段

轉化階段:

在轉化階段,開關S1斷開,S2閉合。

c3a58d84-cd96-11ec-bce3-dac502259ad0.png

圖3:轉化階段 下圖是一個6-bit ADC轉換過程:

采樣電容上的電壓與內部DAC通過比較器上的電壓,從高位到低位,逐級比較。

逐次逼近寄存器在每個時鐘周期向內部DAC提供額外的代碼。

如果采樣電容上的模擬電壓高于內部DAC電壓,記為1

如果采樣電容上的模擬電壓高于內部DAC電壓,記為0

c3b7cb98-cd96-11ec-bce3-dac502259ad0.png

圖4:6-bit ADC的轉換過程 所以,轉換時間是轉換取決于時鐘頻率和ADC分辨率。上圖示例中,轉化需要6個時鐘周期得到結果。結束轉化之后,大多數(shù)ADC會返回采樣階段。

SAR ADC驅動電路設計

為什么需要驅動電路?

一般情況下,SAR ADC輸入結構為開關電容采樣電路。而電容的充放電需要足夠的電流來支持。同時由于電容的存在,加上開關本身的一些片內寄生電容,會將一些電荷反向注入電源,稱為電荷注入反沖,從而引起振蕩。

c3dafc9e-cd96-11ec-bce3-dac502259ad0.png

圖5:開關電容采樣電路, 電荷注入反沖(圖片來源:ADI

如上圖:開關閉合的時候,采樣;開關打開的時候,轉化。每當開關閉合的時候,電容本身存在的電荷反向注入傳感器,從而引起振蕩。我們需要額外的穩(wěn)定時間來排除這部分干擾。 為了給SAR ADC供電以及減少電荷反沖的影響。一般我們會在傳感器和SAR ADC之間,添加ADC驅動電路(放大器)和開關采樣電容充電RC電路。

c3edad30-cd96-11ec-bce3-dac502259ad0.png

圖6:SAR ADC驅動電路設計(圖片來源:ADI)

開關采樣電容充電RC電路

RC起到的作用是減少電荷反沖的影響以及限制寬帶噪聲。這項要求又對放大器選擇和性能構成了進一步的限制。 為了選擇合適的RC阻值和容值,我們至少要確保以下兩點: 第一,確保所選ADC驅動器和RC電路能切實驅動ADC。也就是說RC電路的電阻阻值不能過于大。是否能夠足夠驅動ADC,由ADC需要的輸入電流大小決定,也就是ADC輸入電阻大小決定。 第二,確保采樣電容上的電壓盡量接近輸入電壓。在轉化階段之前,確保采樣電容上的電壓盡量接近輸入電壓,且穩(wěn)定到所需的分辨率。 如下圖,在SAR ADC采樣階段,S1關閉,輸入電壓Vin通過電阻R對采樣電容C充電。采樣電容上的電壓和輸入電壓之間的電壓差應小于LSB(最低有效位)的一半。

c4064886-cd96-11ec-bce3-dac502259ad0.png

圖7:采樣電容上的電壓

下面我們來看看時間常數(shù)τ的計算。 采樣電容上的電壓Vc與時間的函數(shù)關系:

c41cb54e-cd96-11ec-bce3-dac502259ad0.png

如果只考慮ADC采樣電路結構,時間常數(shù)t取決于內部采樣電容器C和開關電阻R。時間常數(shù)t等于R乘以C。 c42e9214-cd96-11ec-bce3-dac502259ad0.png

c4416aa6-cd96-11ec-bce3-dac502259ad0.png

其中FSR為滿量程范圍,N為ADC的位數(shù)。 對于不同的分辨率,下表顯示了至少需要多少個時間常數(shù)才能保證誤差在1個LSB之內。

c4536486-cd96-11ec-bce3-dac502259ad0.png

比如一個8位ADC,至少要6倍于時間常數(shù)的時間,才能保證誤差在1個LSB之內。 推導計算過程,這里就不展開了,感興趣可以看下面這篇ADI的文章:精密SAR模數(shù)轉換器的前端放大器和RC濾波器設計 存在外部RC電路的情況下,需要一同考慮外部RC電路和內部ADC采樣電路結構中的RC以及存在的其他的寄生阻抗參數(shù),來計算時間常數(shù)τ。這里就不展開討論。 為RC電路選擇合適的電阻和電容,可訪問Digi-Key相應的產品網頁。

Digi-Key電阻

Digi-Key電容

ADC驅動電路(放大器)

驅動電路(放大器)的選擇,我們需要注意以下兩點:

放大器應支持充電電流并能夠吸收電荷注入反沖。

該放大器的輸出需要在采樣邊緣的末端完全穩(wěn)定,使得對ADC輸入采樣時不會增加誤差。

這意味著放大器應能提供瞬時電流階躍,對應放大器應該具有高壓擺率。對這些瞬態(tài)事件提供快速建立響應,對應放大器應該具有高帶寬。 放大器選型時,可以通過壓擺率和帶寬等參數(shù)進行篩選。通過Digi-Key網站,可以方便地根據(jù)參數(shù)選擇合適的放大器。

Digi-Key放大器

c46bd354-cd96-11ec-bce3-dac502259ad0.png

圖8:Digi-Key網站中放大器參數(shù)選項

SAR ADC的選擇

選擇合適的SAR ADC,能大大減少對驅動電路的要求,簡化驅動電路設計難度。大家可以通過Digi-Key網站進行快捷地選型。

Digi-Key SAR ADC

從SAR ADC驅動電路設計的角度考慮,我們需要注意以下兩點:

長采樣階段

較長的采樣階段可以降低對驅動放大器的建立要求,并且允許較低的RC電路截止頻率,這意味著可以使用噪聲較高且/或功率/帶寬較低的放大器??梢栽赗C電路中使用較大的R值和較小的對應C值,減少放大器穩(wěn)定性問題,同時也不會大幅影響失真性能。較大的R值有助于在過壓條件下保護ADC輸入;同時還能降低放大器中的動態(tài)功耗。

高輸入阻抗SAR ADC:

高輸入阻抗的優(yōu)勢在于:在慢速 (<10 kHz) 或直流類信號條件下支持低輸入電流,并且可在高達100kHz的輸入頻率范圍內實現(xiàn)更好的失真 (THD) 性能。 ? 我們以ADI AD4000舉例,AD4000支持高阻抗輸入模式,降低的輸入電流需求,能以比傳統(tǒng)SAR高得多的源阻抗來驅動。這意味著,RC電路中的電阻值可以比傳統(tǒng)SAR設計大10倍。 ?

c48167c8-cd96-11ec-bce3-dac502259ad0.png

圖9:AD4000高阻抗模式和普通模式對輸入電流的影響(圖片來源:ADI)

在慢速應用中(信號帶寬<10 kHz),高阻抗輸入帶來較低的輸入電流,我們可以用較低截止頻率的RC電路,低功率和帶寬的精密放大器來驅動ADC,消除了使用專用高速ADC驅動器的必要性,從而降低功耗、尺寸和成本。 ?

精密ADC驅動器設計工具

如果你覺得上面SAR ADC驅動設計很麻煩,也可以使用ADI精密ADC驅動器設計工具。你這樣一來,你就可以根據(jù)不同的參數(shù)來模擬仿真,從而縮短精密ADC驅動器設計的時間。

c49360c2-cd96-11ec-bce3-dac502259ad0.png

圖10:ADI 精密ADC驅動器設計工具 (圖片來源:ADI)

本文小結

SAR ADC是一個非常常見的拓撲結構。驅動電路設計往往是SAR ADC設計的一個難點。理解SAR ADC原理。對于SAR ADC,RC電路、驅動電路(放大器),我們往往需要放在一起綜合考慮。了解每部分的設計要點,使用適當?shù)墓ぞ?,往往能事半功倍?/p>

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • SAR
    SAR
    +關注

    關注

    3

    文章

    409

    瀏覽量

    45823
  • adc
    adc
    +關注

    關注

    97

    文章

    6351

    瀏覽量

    543411
  • 驅動電路
    +關注

    關注

    152

    文章

    1514

    瀏覽量

    108234

原文標題:SAR ADC驅動電路設計有點難?掌握了這些要點,讓你事半功倍!

文章出處:【微信號:電子工程世界,微信公眾號:電子工程世界】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    LED驅動設計需要注意的問題

    LED驅動設計需要注意的問題:1、芯片發(fā)熱,2、功率管發(fā)熱,3、工作頻率降頻,4、電感或者變壓器的選擇,5、LED電流大小.
    發(fā)表于 03-15 15:55 ?1191次閱讀

    SARADC驅動電路設計

      本文是以AD7689的SARADC為例的驅動電路設計,其他類型的SARADC也是類似的
    發(fā)表于 11-09 16:18 ?3499次閱讀
    <b class='flag-5'>SAR</b>型<b class='flag-5'>ADC</b>的<b class='flag-5'>驅動</b><b class='flag-5'>電路設計</b>

    放大器驅動SAR ADC電路設計難點

    SAR ADC驅動電路設計存在多個難點,處理不當將導致ADC輸出碼值跳動范圍巨大。
    的頭像 發(fā)表于 02-22 11:16 ?1662次閱讀
    放大器<b class='flag-5'>驅動</b><b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>電路設計</b>難點

    如何設計逐次逼近型模數(shù)轉換器的驅動電路

    通常工程師在設計SAR ADC時,通常需要注意以下三個方面:ADC前端驅動設計,參考電壓設計,數(shù)字信號輸出部分設計。本文將介紹
    發(fā)表于 12-30 15:26 ?1987次閱讀
    如何設計逐次逼近型模數(shù)轉換器的<b class='flag-5'>驅動</b><b class='flag-5'>電路</b>

    請問FPGA在電路設計需要注意什么?

    醫(yī)療行業(yè)搞硬件開發(fā),有用到FPGA,經理一直強調這塊電路要注意,但也沒說有啥,想問一下FPGA在電路設計需要注意什么?
    發(fā)表于 08-27 08:08

    電機驅動MCU技術有哪些要點需要注意?

    電機驅動MCU技術有哪些要點需要注意?
    發(fā)表于 04-09 06:19

    設計驅動繼電器電路需要注意哪些問題?

    設計驅動繼電器電路需要注意哪些問題?三極管為什么會壞?
    發(fā)表于 04-21 06:24

    電路設計 為了保護保險絲需要注意的幾個問題

    電路設計中,為了保護,經常會用到自恢復保險絲,下面介紹下保險絲選型中需要注意的幾個問題。
    的頭像 發(fā)表于 07-26 08:49 ?1.1w次閱讀

    如何設計逐次逼近型模數(shù)轉換器的驅動電路

    通常工程師在設計SAR ADC時,通常需要注意以下三個方面:ADC前端驅動設計,參考電壓設計,數(shù)字信號輸出部分設計。本文將介紹
    發(fā)表于 03-17 23:39 ?11次下載
    如何設計逐次逼近型模數(shù)轉換器的<b class='flag-5'>驅動</b><b class='flag-5'>電路</b>

    ADC驅動器配置為差動放大器幾點需要注意資料下載

    電子發(fā)燒友網為你提供ADC驅動器配置為差動放大器幾點需要注意資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望
    發(fā)表于 04-08 08:56 ?16次下載
    <b class='flag-5'>ADC</b><b class='flag-5'>驅動</b>器配置為差動放大器幾點<b class='flag-5'>需要注意</b>資料下載

    標準的SARADC驅動電路需要基準及驅動電路

    ”。 首先就是抗混疊電路的需求。例如當電路中的SARADC采樣率為fs時,根據(jù)香濃采樣定律,輸入信號的頻率需要小于fs/2,頻率超過fs
    的頭像 發(fā)表于 01-14 10:12 ?2332次閱讀

    SAR ADC的原理以及SAR ADC驅動電路設計要點

    SAR ADC是一個非常常見的拓撲結構,這是一種在速度、分辨率和功率之間提供了很好平衡的折衷方案。SAR ADC的一個關鍵優(yōu)勢是幾乎沒有延遲。因此在很多應用領域都能看到使用
    的頭像 發(fā)表于 04-28 12:53 ?1.8w次閱讀

    pytorch實現(xiàn)斷電繼續(xù)訓練時需要注意要點

    本文整理了pytorch實現(xiàn)斷電繼續(xù)訓練時需要注意要點,附有代碼詳解。
    的頭像 發(fā)表于 08-22 09:50 ?1356次閱讀

    SAR ADC 的輸入注意事項

    SAR ADC 的輸入注意事項
    發(fā)表于 11-04 09:52 ?1次下載
    <b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b> 的輸入<b class='flag-5'>注意</b>事項

    放大器驅動SAR ADC電路的設計難點簡析

    SAR ADC驅動電路設計存在多個難點,處理不當將導致ADC輸出碼值跳動范圍巨大。
    發(fā)表于 07-03 17:19 ?933次閱讀
    放大器<b class='flag-5'>驅動</b><b class='flag-5'>SAR</b> <b class='flag-5'>ADC</b><b class='flag-5'>電路</b>的設計難點簡析