0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

分析信號完整性和電源完整性

電磁兼容EMC ? 來源:硬件筆記本 ? 作者:硬件筆記本 ? 2022-06-16 10:29 ? 次閱讀

在高度集成的電子產(chǎn)品中,電源系統(tǒng)的設(shè)計占到了設(shè)計工作量的50%左右;對于復(fù)雜的FPGA類型的產(chǎn)品應(yīng)用,在電路中常常會達(dá)到15~30路不同的電源。

電源完整性的目的就是給系統(tǒng)提供持續(xù)、穩(wěn)定、干凈的電源,保證系統(tǒng)穩(wěn)定的工作。在數(shù)字系統(tǒng)中,使信號完整性滿足系統(tǒng)設(shè)計的要求也需要有一個非常穩(wěn)定的電源系統(tǒng),但是又不能使電源系統(tǒng)超標(biāo)。所以在設(shè)計電源完整性時,不僅僅關(guān)注的是去耦電容,還需要關(guān)注電源完整性、信號完整性和電磁兼容性這個“生態(tài)系統(tǒng)”,尤其是要考慮高度集成化的數(shù)字電路對電源完整性的影響… …

但是傳統(tǒng)分析信號完整性和電源完整性都是分開分析的,為了更好的分析SI和PI的相互影響,我們需要把SI和PI放在同一個EM仿真中來分析。

49f3a968-ed1b-11ec-ba43-dac502259ad0.jpg

PDN

真實(shí)的PDN是什么樣子的呢?主要分為三個部分:供電端(VRM)、用電端(Sink)和傳輸通道(PCB、Cable、瓷片電容等等)。

4a02fa1c-ed1b-11ec-ba43-dac502259ad0.jpg

電路板設(shè)計中,都有電源分配網(wǎng)絡(luò)系統(tǒng)。電源分配網(wǎng)絡(luò)系統(tǒng)的作用就是給系統(tǒng)內(nèi)所有器件或芯片提供足夠的電源,并滿足系統(tǒng)對電源穩(wěn)定性的要求。

我們看到電源、GND網(wǎng)絡(luò),其實(shí)分布著阻抗。

4a324a06-ed1b-11ec-ba43-dac502259ad0.jpg

4a3f708c-ed1b-11ec-ba43-dac502259ad0.jpg

4a51b83c-ed1b-11ec-ba43-dac502259ad0.jpg

電源噪聲余量計算:

1、芯片的datasheet會給一個規(guī)范值,通常是5%;要考慮到穩(wěn)壓芯片直流輸出誤差,一般是+/_2.5%,因此電源噪聲峰值幅度不超過+/_2.5%。

2、如芯片的工作電壓范圍是3.13~3.47,穩(wěn)壓芯片標(biāo)出輸出電壓是3.3V,安裝在電路板后的輸出電壓是3.36V。容許的電壓的變化范圍是3.47-3.36=110mv。穩(wěn)壓芯片輸出精度是+/_1%,及3.36* +/_1%=+/_33.6mv。電源噪聲余量為110-33.6=76.4mv。

計算電源噪聲要注意五點(diǎn)

(1)穩(wěn)壓芯片的輸出的精確值是多少。

(2)工作環(huán)境的是否是穩(wěn)壓芯片所推薦的環(huán)境。

(3)負(fù)載情況是怎么樣,這對穩(wěn)壓芯片輸出也有影響。

(4)電源噪聲最終會影響到信號質(zhì)量。而信號上的噪聲來源不僅僅是電源噪聲,反射竄擾等信號完整性問題也會在信號上疊加,因此不能把所有噪聲余量留給電源系統(tǒng)。

(5)不同的電壓等級對電源噪聲要求也不樣,電壓越小噪聲余量越小。模擬電路對電源要求更高。

電源噪聲來源

(1)穩(wěn)壓芯片輸出的電壓不是恒定的,會有一定的紋波。

(2)穩(wěn)壓電源無法實(shí)時響應(yīng)負(fù)載對于電流需求的快速變化。穩(wěn)壓電源響應(yīng)的頻率一般在200Khz以內(nèi),能做正確的響應(yīng),超過了這個頻率則在電源的輸出短引腳處出現(xiàn)電壓跌落。

(3)負(fù)載瞬態(tài)電流在電源路徑阻抗和地路徑阻抗產(chǎn)生的壓降。

(4)外部的干擾。

目標(biāo)阻抗

目標(biāo)阻抗是電源系統(tǒng)的瞬態(tài)阻抗,對快速變化的電流的表現(xiàn)出來的一種特性阻抗。目標(biāo)阻抗和一定寬度的頻率有關(guān),在感興趣的頻率范圍內(nèi),電源阻抗都不能超過這個值。

目標(biāo)阻抗公式

4a6a991a-ed1b-11ec-ba43-dac502259ad0.png

去耦的電源電壓,ripple為允許的電壓波動范圍,典型值為2.5%,△Imax為負(fù)載芯片最大瞬態(tài)電流變化量。

在進(jìn)行電源完整性設(shè)計、分析和仿真的時候都會涉及到一個非常重要的概念,就是目標(biāo)阻抗?但是目標(biāo)阻抗真的是很多工程師認(rèn)為的那么簡單嗎?

4a76b75e-ed1b-11ec-ba43-dac502259ad0.jpg

在真實(shí)的電源系統(tǒng)中,電容已經(jīng)不再是一個簡單的電容,而是包含了ESR、ESL的寄生參數(shù)。它們有串聯(lián)等效的作用,也有并聯(lián)等效的作用,呈現(xiàn)出來的結(jié)果都是不相同的。

4a877d78-ed1b-11ec-ba43-dac502259ad0.jpg

4ab15bca-ed1b-11ec-ba43-dac502259ad0.jpg

PDN阻抗隨著頻率而變化,不同的VRM也會導(dǎo)致阻抗曲線變化,好的VRM會使整條PDN阻抗曲線非常平滑。

4abefb0e-ed1b-11ec-ba43-dac502259ad0.jpg

信號的頻譜含量范圍很廣,并且隨著傳輸數(shù)據(jù)而不斷變化,在這種情況下,我們確實(shí)需要關(guān)注阻抗較高的頻率上的強(qiáng)制響應(yīng),確保這個響應(yīng)不要產(chǎn)生影響芯片與芯片之間通信的PDN噪聲。

4ace3aba-ed1b-11ec-ba43-dac502259ad0.jpg

阻抗曲線都在目標(biāo)阻抗以下都沒問題了嗎?如果存在多個不超過目標(biāo)阻抗的巨大的反諧振點(diǎn)是否可以呢?

4ae2603a-ed1b-11ec-ba43-dac502259ad0.jpg

電路設(shè)計時,通常會在電路板上放置非常多的電容,那這些電容如何選型?如何搭配?如何放置?這是每一位工程師都會遇到的情況。

4b019a40-ed1b-11ec-ba43-dac502259ad0.jpg

選擇電容

用一個電容組合的例子。這個組合使用的電容為:2個680uf鉭電容,7個2.2uf陶瓷電容(0805封裝),13個0.22uf陶瓷電容(0603封裝),26個0.022uf陶瓷電容(0402)。圖中上部平坦的曲線是680uf電容的阻抗曲線,其它三個容值的曲線為為圖中三個V字曲線,從左到右2.2uf →0.22uf → 0.022uf??偟淖杩骨€為底部粗包路線。

這個組合實(shí)現(xiàn)了在500K到150M范圍內(nèi)保持阻抗在33毫歐以下,到500M處,阻抗上升到110毫歐,從圖中看反諧振點(diǎn)控制的很低。

4b296fca-ed1b-11ec-ba43-dac502259ad0.jpg

實(shí)際案例

這是一個實(shí)際的案例,PCB是Xilinx的Demo板,包含了4pcs DDR4顆粒,速率達(dá)到3.2Gbps,同時還包含了很多SerDes總線,如USB,SFP+和PCIE等等。有15路主要的電源,與各類數(shù)字信號交織在一塊16層的PCB板上。

4b3893ce-ed1b-11ec-ba43-dac502259ad0.jpg

4b4b3740-ed1b-11ec-ba43-dac502259ad0.jpg

對于這么復(fù)雜的PCB設(shè)計,如何開始EM仿真呢?最好的方式就是在直流狀態(tài)下進(jìn)行IR Drop的仿真,這個很容易理解。使用ADS PIPro就可以完成這個工作。

4b61d928-ed1b-11ec-ba43-dac502259ad0.jpg

溫度也會造成電源系統(tǒng)的不確定性,使用PIPro可以進(jìn)行電源系統(tǒng)的電熱聯(lián)合仿真。下圖表示的就是電源系統(tǒng)是否考慮溫度的影響,這樣導(dǎo)致的結(jié)果是不相同的。

4b8b655e-ed1b-11ec-ba43-dac502259ad0.jpg

使用PIPro可以提取PDN的S參數(shù),同時仿真PDN的阻抗曲線。

4b9a6ab8-ed1b-11ec-ba43-dac502259ad0.jpg

4be0a7d0-ed1b-11ec-ba43-dac502259ad0.jpg

4c02d51c-ed1b-11ec-ba43-dac502259ad0.jpg

其實(shí)信號與電源的關(guān)系就像一艘快艇行駛在海面上,相互之間都是有影響的。為了捕獲SI和PI的所有的影響,可以把SI和PI放在同一個EM仿真中同時來仿真以獲取一個完整的S參數(shù)。

4c0f3bea-ed1b-11ec-ba43-dac502259ad0.jpg

SSN仿真是一直以來SI/PI協(xié)同仿真的重點(diǎn),下面是一個SSN仿真的案例:

4c221184-ed1b-11ec-ba43-dac502259ad0.jpg

4c490a78-ed1b-11ec-ba43-dac502259ad0.jpg

PDN的測量主要有時域測量和頻域測量之分,下面是關(guān)于SSN噪聲測量的案例:

4c56435a-ed1b-11ec-ba43-dac502259ad0.jpg

4c65abba-ed1b-11ec-ba43-dac502259ad0.jpg

如何設(shè)計一個好的電源系統(tǒng),這是有一些可以遵循的方法的:

4c78f9ae-ed1b-11ec-ba43-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21573

    瀏覽量

    600739
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4839

    瀏覽量

    96971
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    315

    瀏覽量

    22287

原文標(biāo)題:電源完整性,不僅僅是去耦電容那么簡單[20220616]

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    信號完整性信號一致你還不知道嗎?#示波器 #信號完整性

    信號完整性
    安泰儀器維修
    發(fā)布于 :2024年09月25日 17:59:54

    高速電路設(shè)計與信號完整性分析

    信號完整性設(shè)計已經(jīng)成為系統(tǒng)設(shè)計能否成功的主要因素,同時電源完整性和電磁兼容問題對高速電路的設(shè)計影響很大甚至至關(guān)重要。本文研究了信號
    發(fā)表于 09-25 14:46 ?0次下載

    高速電路中的信號完整性電源完整性研究

    高速電路中的信號完整性電源完整性研究
    發(fā)表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性電源完整性研究

    高速高密度PCB信號完整性電源完整性研究
    發(fā)表于 09-25 14:43 ?3次下載

    高速PCB信號完整性分析及應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:14 ?1次下載

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發(fā)燒友網(wǎng)站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 17:37 ?0次下載

    高速電路電源分配網(wǎng)絡(luò)設(shè)計與電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《高速電路電源分配網(wǎng)絡(luò)設(shè)計與電源完整性分析.pdf》資料免費(fèi)下載
    發(fā)表于 09-19 17:35 ?0次下載

    信號完整性設(shè)計落到實(shí)處

    ses信號完整性(SI)和電源完整性(PI)是PCB設(shè)計的關(guān)鍵,無論板速如何。仿真和指導(dǎo)原則雖有幫助,但難以覆蓋所有風(fēng)險點(diǎn)。于博士的課程將系統(tǒng)化信號
    的頭像 發(fā)表于 08-30 12:29 ?228次閱讀
    把<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設(shè)計落到實(shí)處

    信號完整性電源完整性-電源完整性分析

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-電源完整性分析
    發(fā)表于 08-12 14:31 ?25次下載

    信號完整性電源完整性-差分對的特性

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-差分對的特性.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:28 ?1次下載

    信號完整性電源完整性-信號的串?dāng)_

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性-信號的串?dāng)_.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:27 ?0次下載

    信號完整性電源完整性 第一章 概論

    電子發(fā)燒友網(wǎng)站提供《信號完整性電源完整性 第一章 概論.pdf》資料免費(fèi)下載
    發(fā)表于 08-09 14:49 ?1次下載

    示波器探頭在電源完整性測量上的應(yīng)用

    。示波器探頭作為測量工具,在電源完整性分析中扮演著關(guān)鍵角色。本文將探討示波器探頭在電源完整性測量中的應(yīng)用,以及如何選擇和使用合適的探頭來提高
    的頭像 發(fā)表于 08-02 09:38 ?234次閱讀
    示波器探頭在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測量上的應(yīng)用

    什么是信號完整性

    在現(xiàn)代電子通信和數(shù)據(jù)處理系統(tǒng)中,信號完整性(Signal Integrity, SI)是一個至關(guān)重要的概念。它涉及信號在傳輸過程中的質(zhì)量保持,對于確保系統(tǒng)性能和穩(wěn)定性具有決定性的影響。本文將從
    的頭像 發(fā)表于 05-28 14:30 ?925次閱讀