0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

7nm和12nm芯片的區(qū)別

倩倩 ? 來源:科技在前方,蓋飯娛樂, ? 作者:科技在前方,蓋飯 ? 2022-06-24 09:20 ? 次閱讀

7nm和12nm是工藝制程,換句話說就是處理器的蝕刻尺寸,就是我們八一個單位的電晶體刻在多大尺寸的一塊芯片上。蝕刻尺寸越小,相同大小的處理器中擁有的計算單元就越多,性能也越強。

臺積電的12nmFinFET工藝為其16nmFinFET的升級版,在功耗和性能方面都一定的提升,雖然比不上10nm工藝,但是由于是在16nmFinFET的基礎上改進,因此工藝更成熟而產(chǎn)能充足。

關(guān)于各家工藝的的對照表:Intel和代工廠的工藝,如果從微縮程度(密度)和性能,關(guān)鍵技術(shù)視角看過去,對照情況完全不一樣。從密度上說:臺積電和三星的7nm 的確和Intel的10nm是同一個節(jié)點,對應的代工廠的10nm、8nm和Intel的14nm是一個節(jié)點,代工廠的12nm、14nm、16nm、20nm 差不多是Intel 的20nm節(jié)點,高于22nm一點。

CPU架構(gòu)相同的情況下,7nm和12nm的工藝制程帶來的差別主要是功耗和發(fā)熱,采用7nm工藝制程的芯片功耗和發(fā)熱肯定大大小于12nm的,畢竟都差兩代。

如果CPU架構(gòu)不同,那么7nm和12nm工藝制程帶來的差別就是芯片性能的鴻溝。道理很簡單,7nm工藝制程可以讓晶體管尺寸更小,而更小的晶體管尺寸就意味著,同樣的芯片面積下,可以容納更多的晶體管。晶體管數(shù)量多了,芯片可以實現(xiàn)的功能就多(可以增加緩存容量,或者添加新的功能芯片),性能也跟著上一個臺階。

科技在前方,蓋飯娛樂,電子技術(shù)應用綜合整理

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19032

    瀏覽量

    228448
  • 臺積電
    +關(guān)注

    關(guān)注

    43

    文章

    5570

    瀏覽量

    165868
  • 12nm
    +關(guān)注

    關(guān)注

    0

    文章

    33

    瀏覽量

    8047
收藏 人收藏

    評論

    相關(guān)推薦

    所謂的7nm芯片上沒有一個圖形是7nm

    最近網(wǎng)上因為光刻機的事情,網(wǎng)上又是一陣熱鬧。好多人又開始討論起28nm/7nm的事情了有意無意之間,我也看了不少網(wǎng)上關(guān)于國產(chǎn)自主7nm工藝的文章。不過這些文章里更多是抒情和遐想,卻很少有人針對技術(shù)
    的頭像 發(fā)表于 10-08 17:12 ?116次閱讀
    所謂的<b class='flag-5'>7nm</b><b class='flag-5'>芯片</b>上沒有一個圖形是<b class='flag-5'>7nm</b>的

    臺積電產(chǎn)能分化:6/7nm降價應對低利用率,3/5nm漲價因供不應求

    摩根士丹利的報告,以及最新的市場觀察,臺積電在6/7nm與3/5nm兩大制程節(jié)點上的產(chǎn)能利用情況及價格策略呈現(xiàn)出截然不同的態(tài)勢。
    的頭像 發(fā)表于 07-11 09:59 ?489次閱讀

    傳三星電子12nm級DRAM內(nèi)存良率不足五成

    近日,據(jù)韓國媒體報道,三星在其1b nm(即12nm級)DRAM內(nèi)存生產(chǎn)過程中遇到了良率不足的挑戰(zhàn)。目前,該制程的良率仍低于業(yè)界一般目標的80%~90%,僅達到五成左右。為了應對這一局面,三星已在上月成立了專門的工作組,致力于迅速提升良率。
    的頭像 發(fā)表于 06-12 10:53 ?540次閱讀

    聯(lián)電攜手英特爾開發(fā)12nm制程平臺,預計2026年完成,2027年量產(chǎn)

    今年初,聯(lián)電與英特爾宣布將攜手打造12nm FinFET制程平臺,以滿足移動設備、通信基礎設施及網(wǎng)絡市場的高速增長需求。
    的頭像 發(fā)表于 05-31 09:15 ?379次閱讀

    存內(nèi)計算——助力實現(xiàn)28nm等效7nm功效

    可重構(gòu)芯片嘗試在芯片內(nèi)布設可編程的計算資源,根據(jù)計算任務的數(shù)據(jù)流特點,動態(tài)構(gòu)造出最適合的計算架構(gòu),國內(nèi)團隊設計并在12nm工藝下制造的CGRA芯片,已經(jīng)在標準測試集上實現(xiàn)了和
    的頭像 發(fā)表于 05-17 15:03 ?1563次閱讀
    存內(nèi)計算——助力實現(xiàn)28<b class='flag-5'>nm</b>等效<b class='flag-5'>7nm</b>功效

    2024年全球與中國7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國內(nèi)外市場占有率及排名

    11: 2023年7nm智能座艙芯片主要企業(yè)在國際市場排名(按收入) 表 12:近三年全球市場主要企業(yè)7nm智能座艙芯片銷售收入(2021
    發(fā)表于 03-16 14:52

    Ethernovia推出全球首款采用7nm工藝的汽車PHY收發(fā)器系列樣品

    硅谷初創(chuàng)企業(yè) Ethernovia宣布推出全球首款采用 7nm 工藝的單端口和四端口 10G 至 1G 汽車 PHY 收發(fā)器系列樣品,將在汽車領(lǐng)域帶來巨大變革,滿足軟件定義車輛 (SDV) 不斷增長的帶寬需求
    的頭像 發(fā)表于 03-15 09:07 ?923次閱讀
    Ethernovia推出全球首款采用<b class='flag-5'>7nm</b>工藝的汽車PHY收發(fā)器系列樣品

    蘋果2nm芯片曝光,性能提升10%-15%

    據(jù)媒體報道,目前蘋果已經(jīng)在設計2nm芯片,芯片將會交由臺積電代工。
    的頭像 發(fā)表于 03-04 13:39 ?922次閱讀

    晶圓代工12nm市場開始出現(xiàn)變局

    更先進的技術(shù)自然會帶來更高的利潤,這是臺積電無與倫比的優(yōu)勢,7nm及更先進的制程占比越高,也就意味著臺積電的營收會越高,毛利率會越高,其他從業(yè)者與臺積電的差距也會被拉大。
    發(fā)表于 01-09 14:16 ?632次閱讀
    晶圓代工<b class='flag-5'>12nm</b>市場開始出現(xiàn)變局

    與ASML達成歷史性協(xié)議,三星將在2nm芯片制造取得優(yōu)勢

    現(xiàn)時,ASML是全球唯一的EUV光刻機制造商,這臺設備主要應用于生產(chǎn)7nm及以下制程芯片。目前,ASML年產(chǎn)此類設備數(shù)量有限,供不應求。李在镕本次來訪韓國主要是與ASML商討優(yōu)先供應事宜。
    的頭像 發(fā)表于 12-18 14:31 ?476次閱讀

    一文詳解芯片7nm工藝

    芯片7nm工藝我們經(jīng)常能聽到,但是7nm是否真的意味著芯片的尺寸只有7nm呢?讓我們一起來看看吧!
    的頭像 發(fā)表于 12-07 11:45 ?4857次閱讀
    一文詳解<b class='flag-5'>芯片</b>的<b class='flag-5'>7nm</b>工藝

    2nm意味著什么?2nm何時到來?它與3nm有何不同?

    3nm工藝剛量產(chǎn),業(yè)界就已經(jīng)在討論2nm了,并且在調(diào)整相關(guān)的時間表。2nm工藝不僅對晶圓廠來說是一個重大挑戰(zhàn),同樣也考驗著EDA公司,以及在此基礎上設計芯片的客戶。
    的頭像 發(fā)表于 12-06 09:09 ?2238次閱讀

    產(chǎn)能利用率低迷,傳臺積電7nm將降價10%!

    早在今年10月的法說會上,臺積電總裁魏哲家就曾被外資當面詢問7nm產(chǎn)能利用率不斷下滑的問題,臺積電7nm在總營收當中的占比持續(xù)滑落,從第二季度的23%降至了第三季度17%,相比去年同期的26%更是下跌了近10個百分點。
    的頭像 發(fā)表于 12-04 17:16 ?772次閱讀

    臺積電7nm制程降幅約為5%至10%

    據(jù)供應鏈消息透露,臺積電計劃真正降低其7nm制程的價格,降幅約為5%至10%。這一舉措的主要目的是緩解7nm制程產(chǎn)能利用率下滑的壓力。
    的頭像 發(fā)表于 12-01 16:46 ?812次閱讀

    詳細解讀7nm制程,看半導體巨頭如何拼了老命為摩爾定律延壽

    Tick-Tock,是Intel的芯片技術(shù)發(fā)展的戰(zhàn)略模式,在半導體工藝和核心架構(gòu)這兩條道路上交替提升。半導體工藝領(lǐng)域也有類似的形式存在,在14nm/16nm節(jié)點之前,半導體工藝在相當長的歷史時期里有著“整代”和“半代”的差別。
    的頭像 發(fā)表于 11-16 11:52 ?2207次閱讀
    詳細解讀<b class='flag-5'>7nm</b>制程,看半導體巨頭如何拼了老命為摩爾定律延壽