0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

集成CEVA-X2 DSP指令擴(kuò)展接口的Flex Logix EFLX嵌入式FPGA芯片

CEVA ? 來源:CEVA ? 作者:CEVA ? 2022-07-06 11:47 ? 次閱讀

Flex Logix EFLX嵌入式 FPGACEVA-X2 DSP 指令擴(kuò)展實(shí)現(xiàn)可重構(gòu)計(jì)算功能,以支持要求嚴(yán)苛且不斷變化的工作負(fù)載。

可重構(gòu)計(jì)算解決方案、架構(gòu)和軟件的領(lǐng)先供應(yīng)商Flex Logix Technologies, Inc.與全球領(lǐng)先的無線連接和智能傳感技術(shù)及集成IP解決方案的授權(quán)許可廠商CEVA, Inc.(納斯達(dá)克股票代碼:CEVA)宣布成功推出世界上第一個(gè)集成CEVA-X2 DSP指令擴(kuò)展接口的 Flex Logix EFLX 嵌入式FPGA (eFPGA)芯片產(chǎn)品。這款ASIC器件稱為 SOC2,支持靈活和可更改的指令集,以滿足要求嚴(yán)苛且不斷變化的處理工作負(fù)載。該產(chǎn)品由 Bar-Ilan大學(xué) SoC 實(shí)驗(yàn)室設(shè)計(jì),并采用 臺(tái)積電16 nm 技術(shù)流片。Bar-Ilan大學(xué) SoC 實(shí)驗(yàn)室為 HiPer 聯(lián)盟的一部分,并獲得了以色列創(chuàng)新局 (IIA)支持。

Flex Logix公司eFPGA IP 銷售和市場(chǎng)營(yíng)銷副總裁 Andy Jaros表示:“添加定制指令以最小化嵌入式處理器的功耗和最大化性能效率,是數(shù)十年來最為行之有效的方法。ISA 擴(kuò)展功能非常適合特定的行業(yè)應(yīng)用,然而,當(dāng)應(yīng)用發(fā)生變化或者新用例需要不同的指令,開發(fā)新的芯片便會(huì)引致昂貴成本。我們與 CEVA 和 HiPer 聯(lián)盟合作開發(fā)了SOC2,證實(shí)使用可重構(gòu)計(jì)算結(jié)合DSP 指令集架構(gòu)( ISA) 方法可以通過定制指令來滿足不同的應(yīng)用場(chǎng)景,而且用戶可以在未來隨時(shí)更改這些定制指令。”

CEVA首席技術(shù)官Erez Bar-Niv表示:“作為 HiPer 聯(lián)盟的成員,我們很高興與 Bar-Ilan 大學(xué) SoC 實(shí)驗(yàn)室團(tuán)隊(duì)和 Flex Logix合作測(cè)試先前從未嘗試的CEVA-X2 DSP全新功能。SOC2 包含兩個(gè)處理集群,每個(gè)集群包含兩個(gè) CEVA-X2 DSP 內(nèi)核和一個(gè) EFLX eFPGA,用于編程和執(zhí)行 DSP 指令擴(kuò)展,并使用 CEVA-Xtend 機(jī)制進(jìn)行連接。現(xiàn)在, Flex Logix和CEVA的共同客戶能夠通過可定制的ISA 后期制造來瞄準(zhǔn)不同的通信音頻領(lǐng)域的頂層 DSP 應(yīng)用,放心地使用定制指令來充分獲取ASIC的價(jià)值?!?/p>

EFLX eFPGA 可用于 ASIC 架構(gòu)中的任何位置。除了 ISA 擴(kuò)展接口之外,EFLX 還用于數(shù)據(jù)包處理、安全性、加密、IO 多路復(fù)用器和通用算法加速。通過使用 EFLX,芯片開發(fā)人員可以實(shí)施從幾千個(gè) LUT 到超過一百萬個(gè) LUT 的 eFPGA,其每平方毫米的性能和密度與同代領(lǐng)先的 FPGA 公司產(chǎn)品不惶多讓。EFLX eFPGA 采用模塊化結(jié)構(gòu),所以其陣列可以分布在整個(gè)芯片中,使其適應(yīng)全邏輯(all-logic)或重型 DSP(heavy-DSP),并且可以集成 RAM。EFLX eFPGA 現(xiàn)已支持12、16、22、28 和 40 nm 工藝節(jié)點(diǎn),正在開發(fā) 7 nm工藝節(jié)點(diǎn)應(yīng)用,還計(jì)劃在未來發(fā)布更先進(jìn)節(jié)點(diǎn)產(chǎn)品。

CEVA-X2 是基于具有 10 級(jí)流水以及5 路 VLIW/SIMD 架構(gòu)的多用途混合 DSP 和控制器產(chǎn)品,在 16nm 工藝下可以超過 1GHz 速率運(yùn)行。作為針對(duì)密集工作負(fù)載而優(yōu)化的高級(jí) DSP,專門設(shè)計(jì)用于處理 5G PHY 控制、多麥克風(fēng)波束成形、人工智能處理和神經(jīng)網(wǎng)絡(luò)實(shí)施等用例。CEVA-X2 使用廣泛的 CEVA DSP 庫、CEVA 神經(jīng)網(wǎng)絡(luò)庫,以及龐大生態(tài)系統(tǒng)合作伙伴中面向各種應(yīng)用的軟件解決方案產(chǎn)品來支持各種軟件需求。

如要了解有關(guān)基于 CEVA-X2 及其后續(xù) CEVA-BX2 的 通信和聲音 DSP 產(chǎn)品的更多信息,請(qǐng)?jiān)L問公司網(wǎng)頁。

關(guān)于Flex Logix

Flex Logix是提供基于軟件、系統(tǒng)和芯片的 AI 推理和 eFPGA 解決方案的可重構(gòu)計(jì)算公司,其InferX X1 是業(yè)界最高效的 AI 邊緣推理加速器,通過提單位成本以及單位功耗之推理吞吐量性能,可為大眾在大批量應(yīng)用中實(shí)現(xiàn)AI。Flex Logix 的 eFPGA 平臺(tái)使得芯片能夠靈活地處理不斷變化的協(xié)議、標(biāo)準(zhǔn)、算法和客戶需求,并實(shí)施可重新配置的加速器。相比通用處理器,它可將主要工作負(fù)載的處理速率提高 30-100 倍。Flex Logix 總部位于美國(guó)加利福尼亞州山景城,并在德克薩斯州奧斯汀和加拿大溫哥華設(shè)有辦事處。

版權(quán)所有 2022,保留所有權(quán)利。Flex Logix 和 EFLX 是 Flex Logix, Inc. 的注冊(cè)商標(biāo)。

關(guān)于CEVA公司

CEVA 是排名前列的無線連接和智能傳感技術(shù)以及集成 IP 解決方案授權(quán)商,旨在打造更智能、更安全、互聯(lián)的世界。我們?yōu)?a target="_blank">傳感器融合、圖像增強(qiáng)、計(jì)算機(jī)視覺、語音輸入和人工智能應(yīng)用提供數(shù)字信號(hào)處理器、人工智能引擎、無線平臺(tái)、加密內(nèi)核和配套軟件。這些技術(shù)與我們的 Intrinsix IP集成服務(wù)一起提供給客戶,幫助他們解決復(fù)雜和時(shí)間關(guān)鍵的集成電路設(shè)計(jì)項(xiàng)目。許多世界排名前列的半導(dǎo)體廠商、系統(tǒng)公司和 OEM利用我們的技術(shù)和芯片設(shè)計(jì)技能,為移動(dòng)、消費(fèi)、汽車、機(jī)器人、工業(yè)、航天國(guó)防和物聯(lián)網(wǎng)等各種終端市場(chǎng)開發(fā)高能效、智能、安全的互聯(lián)設(shè)備。

我們基于 DSP 的解決方案包括移動(dòng)、物聯(lián)網(wǎng)和基礎(chǔ)設(shè)施中的 5G 基帶處理平臺(tái);攝像頭設(shè)備的高級(jí)影像技術(shù)和計(jì)算機(jī)視覺;適用于多個(gè)物聯(lián)網(wǎng)市場(chǎng)的音頻/語音/話音應(yīng)用和超低功耗的始終開啟/感應(yīng)應(yīng)用。對(duì)于傳感器融合,我們的 Hillcrest Labs 傳感器處理技術(shù)為耳機(jī)、可穿戴設(shè)備、AR/VR、PC機(jī)、機(jī)器人、遙控器、物聯(lián)網(wǎng)等市場(chǎng)提供廣泛的傳感器融合軟件和慣性測(cè)量單元 (“IMU”) 解決方案。在無線物聯(lián)網(wǎng)方面,我們的藍(lán)牙(低功耗和雙模)、Wi-Fi 4/5/6/6E (802.11n/ac/ax)、超寬帶(UWB)、NB-IoT和GNSS 平臺(tái)是業(yè)內(nèi)授權(quán)較為廣泛的連接平臺(tái)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    552

    文章

    7934

    瀏覽量

    347678
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21573

    瀏覽量

    600707
  • 藍(lán)牙
    +關(guān)注

    關(guān)注

    114

    文章

    5726

    瀏覽量

    169173
  • CEVA
    +關(guān)注

    關(guān)注

    1

    文章

    177

    瀏覽量

    75824
  • FLEX
    +關(guān)注

    關(guān)注

    0

    文章

    45

    瀏覽量

    15181

原文標(biāo)題:CEVA 和FLEX LOGIX宣布成功推出首款具有嵌入式 FPGA 的 DSP 芯片以支持靈活/可更改的指令集架構(gòu)

文章出處:【微信號(hào):CEVA-IP,微信公眾號(hào):CEVA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ARM MCU嵌入式開發(fā) | 基于國(guó)產(chǎn)GD32F10x芯片+嵌入的開始

    和架構(gòu)選擇,如ARMV8、ARMV7等,均采用了RISC指令集,并通過Thumb和Thumb-2擴(kuò)展指令集進(jìn)一步優(yōu)化了性能和存儲(chǔ)效率。這些特點(diǎn)使得ARM架構(gòu)在
    發(fā)表于 09-09 14:48

    C28x嵌入式應(yīng)用程序二進(jìn)制接口

    電子發(fā)燒友網(wǎng)站提供《C28x嵌入式應(yīng)用程序二進(jìn)制接口.pdf》資料免費(fèi)下載
    發(fā)表于 08-31 09:39 ?0次下載
    C28<b class='flag-5'>x</b><b class='flag-5'>嵌入式</b>應(yīng)用程序二進(jìn)制<b class='flag-5'>接口</b>

    一文講解單片機(jī)、ARM、MCU、DSP、FPGA、嵌入式錯(cuò)綜復(fù)雜的關(guān)系!

    的不同選擇。對(duì)于簡(jiǎn)單的家電控制嵌入式系統(tǒng),采用簡(jiǎn)單的8位單片機(jī)就足夠了,價(jià)廉物美,對(duì)于手機(jī)和游戲機(jī)等,就必須采用32位的ARM和DSP芯片了。FPGA是一種更偏向硬件的實(shí)現(xiàn)方式。 所
    發(fā)表于 08-06 17:33

    Altera SOPC 嵌入式系統(tǒng)設(shè)計(jì)(一)

    的 SOPC 系統(tǒng)是指在 FPGA 中預(yù)先植入處理器。目前最常用的嵌入式處理器大多是采用含有 ARM32 位知識(shí)產(chǎn)權(quán)處理器核的器件。為了達(dá)到通用性, 必須為常規(guī)的嵌入式處理器集成諸多通
    發(fā)表于 06-25 20:39

    品讀《基于FPGA與RISC-V的嵌入式系統(tǒng)設(shè)計(jì)》

    FPGA 1.3 RISC-V 1.4 小腳丫 FPGA 開發(fā)平臺(tái) 1.5 C/C++,Make 與工具鏈 1.6 嵌入式操作系統(tǒng) 1.7 Arduino 集成開發(fā)環(huán)境 1.8 模塊
    發(fā)表于 03-29 00:06

    fpga嵌入式應(yīng)該學(xué)哪個(gè)

    FPGA嵌入式系統(tǒng)是兩個(gè)不同的領(lǐng)域,各有其特點(diǎn)和優(yōu)勢(shì),選擇學(xué)習(xí)哪個(gè)取決于個(gè)人的興趣、職業(yè)目標(biāo)以及市場(chǎng)需求。
    的頭像 發(fā)表于 03-27 14:43 ?656次閱讀

    嵌入式fpga是什么意思

    嵌入式FPGA是指將FPGA技術(shù)集成嵌入式系統(tǒng)中的一種解決方案。嵌入式系統(tǒng)是一種為特定應(yīng)用而設(shè)
    的頭像 發(fā)表于 03-15 14:29 ?1124次閱讀

    嵌入式fpga的關(guān)系

    FPGA(現(xiàn)場(chǎng)可編程門陣列)和嵌入式系統(tǒng)之間存在密切的關(guān)系,它們都是計(jì)算機(jī)硬件領(lǐng)域的重要組成部分,并在許多應(yīng)用中發(fā)揮著關(guān)鍵作用。
    的頭像 發(fā)表于 03-15 14:19 ?759次閱讀

    fpga嵌入式

    FPGA(現(xiàn)場(chǎng)可編程門陣列)不是嵌入式系統(tǒng),但FPGA嵌入式系統(tǒng)中有著重要的應(yīng)用。
    的頭像 發(fā)表于 03-14 17:19 ?2016次閱讀

    fpga嵌入式的區(qū)別 嵌入式fpga開發(fā)有什么關(guān)系

    的,無法進(jìn)行大規(guī)模的硬件級(jí)別的修改。這意味著FPGA能更靈活地適應(yīng)不同的應(yīng)用場(chǎng)景和變化的需求。 開發(fā)周期:FPGA的開發(fā)周期相對(duì)較短,因?yàn)樗梢酝ㄟ^重新編程來實(shí)現(xiàn)新功能。相比之下,嵌入式系統(tǒng)的開發(fā)周期相對(duì)較長(zhǎng),因?yàn)樗枰M(jìn)行硬件
    的頭像 發(fā)表于 03-14 17:04 ?6512次閱讀

    fpga嵌入式哪個(gè)前景好

    FPGA嵌入式系統(tǒng)各有其獨(dú)特的優(yōu)勢(shì)和應(yīng)用領(lǐng)域,因此很難直接判斷哪個(gè)的前景更好。它們?cè)诓煌念I(lǐng)域都有廣泛的應(yīng)用和重要的價(jià)值。
    的頭像 發(fā)表于 03-14 16:37 ?2176次閱讀

    高端嵌入式實(shí)驗(yàn)平臺(tái)

    一、整體概述 該嵌入式平臺(tái)具有前沿性、專業(yè)性、高集成度、功能豐富等特點(diǎn),平臺(tái)涵蓋嵌入式計(jì)算機(jī)技術(shù)、嵌入式硬件接口、
    的頭像 發(fā)表于 01-29 09:55 ?452次閱讀
    高端<b class='flag-5'>嵌入式</b>實(shí)驗(yàn)平臺(tái)

    基于ZYNQ FPGA構(gòu)建嵌入式的模擬計(jì)算板卡

    板卡基于高速400M 采樣AD 和ZYNQ FPGA構(gòu)建嵌入式的模擬計(jì)算板卡, 可用于工業(yè)雷達(dá),行業(yè)雷達(dá)的場(chǎng)合。板卡使用工業(yè)級(jí)芯片。
    的頭像 發(fā)表于 01-09 11:30 ?1114次閱讀
    基于ZYNQ <b class='flag-5'>FPGA</b>構(gòu)建<b class='flag-5'>嵌入式</b>的模擬計(jì)算板卡

    什么是嵌入式板卡?

    嵌入式板卡是配備處理器、各種集成電路、接口和其他關(guān)鍵組件的電路板,所有這些組件都組裝起來以執(zhí)行特定功能。如USB、Ethernet、串口、GPIO等,以便連接外部設(shè)備和傳感器。它們還可能包括擴(kuò)
    的頭像 發(fā)表于 12-20 16:17 ?730次閱讀
    什么是<b class='flag-5'>嵌入式</b>板卡?

    如何用C語言開發(fā)DSP嵌入式系統(tǒng)?

    開發(fā)DSP嵌入式系統(tǒng),主要包括以下幾個(gè)方面: 1. DSP基礎(chǔ)知識(shí) 2. 嵌入式系統(tǒng)及其開發(fā) 3. C語言 4.
    的頭像 發(fā)表于 10-29 17:29 ?1129次閱讀