0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新建仿真工程如何開始仿真

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-07-11 11:05 ? 次閱讀

4.1 新建仿真工程在開始動手仿真之前,首先,我們需要創(chuàng)建一個文件夾用來放置我們的 ModelSim 仿真工程文件,這里我們就在之前創(chuàng)建的 Quartus 工程目錄下的 simulation 文件夾中創(chuàng)建一個manual_modelsim 文件夾。manual_modelsim 文件夾創(chuàng)建好以后,我們還需要將已經(jīng)編寫好的Verilog 仿真文件和 Testbench 仿真文件添加至我們的 manual_modelsim 文件夾中,這里我們就將自動仿真時用到的 Verilog_First.v 文件和 Verilog_First.vt 文件復(fù)制到 manual_modelsim文件夾。(Verilog_First.v 文件在我們的 Quartus II 工程目錄下,Verilog_First.vt 文件在我們的Quartus II 工程目錄下 simulation 文件夾下的 modelsim 文件夾中。)完成以上準備工作之后,我們就可以打開 ModelSim-Altera 10.1d (Quartus II 13.1)軟件了,這里我們需要注意的是,我們打開的 ModelSim 軟件版本是 ModelSim-Altera Starter Edition 免費版本,如圖

f37f0c32-00c3-11ed-ba43-dac502259ad0.png

打開軟件之后,我們在 ModelSim 軟件界面的菜單欄中找到【File】→【New】→【Project】菜單并點擊打開,彈出的對話框如圖

f3960cc0-00c3-11ed-ba43-dac502259ad0.png

我們從對話框中可以看到,Project Name(工程名)就是用來設(shè)置我們的工程名,這里我們將它命名為 Verilog_First,這里的命名方式,我們建議大家最好根據(jù)我們仿真的文件來進行命名,時間久了,當(dāng)我們記不得這個仿真工程是用來仿真什么的時候,我們看到這個工程名,就能夠知道它是用來做什么的了。Project Location(工程路徑),可以設(shè)置工程保存的文件夾,使用者可以根據(jù)需要把工程保存到不同的位置。這 里 我 們 將 路 徑 設(shè) 置 在 了E:/A4_Plus_Verilog/Verilog_First/simulation/manual_modelsim 文件夾中。下面這兩部分是用來設(shè)置仿真庫名稱和路徑的,這里我們使用默認即可。設(shè)置好工程名、工程位置,我們點擊【OK】按鈕,彈出如圖

f3a42ec2-00c3-11ed-ba43-dac502259ad0.png

我們可以從該圖中的選擇窗口中看出,它共有四種操作:Create New File(創(chuàng)建新文件)、Add Existing File(添加已有文件)、Create Simulation(創(chuàng)建仿真)和 Create New Folder(創(chuàng)建新文件夾)。這里我們選擇 Add Existing File(添加已有文件),如圖

f3c0ee54-00c3-11ed-ba43-dac502259ad0.png

在 該 頁 面 中 我 們 可 以 看 到 , 我 們 將 我 們 之 前 準 備 的 好 兩 個 文 件 Verilog_First.v 和Verilog_First.vt 添加至我們的 ModelSim 仿真工程中。添加好以后,我們點擊【OK】按鈕,然后我們再關(guān)閉【Add items to the Project】對話框,如圖

f3d2a19e-00c3-11ed-ba43-dac502259ad0.png

4.2 編譯仿真文件添加完文件以后,接下來我們就需要編譯我們的仿真文件。編譯的方有兩種:Compile Selected(編譯所選)和 Compile All(編譯全部)。編譯所選功能需要先選中一個或幾個文件,執(zhí)行該命令可以完成對選中文件的編譯;編譯全部功能不需要選中文件,該命令是按編譯順序?qū)こ讨械乃形募M行編譯。我們可以在菜單欄【Compile】中找到這兩個命令,也可以在快捷工具欄或者在工作區(qū)中的右鍵彈出的菜單中找到這兩個命令。下面我們單擊 Compile All(編譯全部),將會出現(xiàn)如圖

f3eb0d42-00c3-11ed-ba43-dac502259ad0.png

文件編譯后 Status 列可能會有三個不同狀態(tài)。除了上述的用“√”顯示的通過狀態(tài),還有兩個在設(shè)計中不希望出現(xiàn)的狀態(tài):編譯錯誤和包含警告的編譯通過。編譯錯誤即 Modelsim 無法完成文件的編譯工作。通常這種情況是因為被編譯文件中包含明顯的語法錯誤,這是 Modelsim會識別出這些語法錯誤并提示使用者,使用者可根據(jù) Modelsim 的提示信息進行修改。編譯錯誤時會在 Status 列中顯示紅色的“×”。包含警告的編譯通過是一種比較特殊的狀態(tài),表示被編譯的文件沒有明顯的語法錯誤,但是可能包含一些影響最終輸出結(jié)果的因素。這種狀態(tài)在實際使用中也較少會出現(xiàn),該狀態(tài)在 Status 欄中也會顯示“√”,但是在對號的后面會出現(xiàn)一個黃色的三角符號,這類信息一般在功能仿真的時候不會帶來明顯的影響,不過可能會在后續(xù)的綜合和時序仿真中造成無法估計的錯誤,所以出現(xiàn)這種狀態(tài)時推薦讀者也要根據(jù)警告信息修改代碼,確保后續(xù)使用的安全性。4.3 配置仿真環(huán)境我們編譯完成后,接下來我們就開始配置仿真環(huán)境,我們在 ModelSim 菜單欄中找到【Simulate】→【Start Simulation.。?!坎藛尾Ⅻc擊,彈出如圖

f3fbb7e6-00c3-11ed-ba43-dac502259ad0.png

從配置仿真功能頁面中我們可以看出,該頁面中含有 6 個標(biāo)簽,它們分別是:Design、VHDL、Verilog、Libraries、SDF 和 Others。對于這 6 個標(biāo)簽,我們用的最多的就屬 Design、Libraries和 SDF,這三個標(biāo)簽了,下面我們就來簡單的介紹一下這 3 個標(biāo)簽,其余的標(biāo)簽我們一般用不到,這里我們就不再進行介紹了。首先介紹 Design 標(biāo)簽,該標(biāo)簽內(nèi)居中的部分是 Modelsim 中包含的全部庫,可展開看到庫中包含的設(shè)計單元,這些庫和單元是為了仿真提供選擇的,使用者可以選擇需要進行仿真的設(shè)計單元開始仿真,被選中的仿真單元的名字就會出現(xiàn)在下方的 Design Unit(s)位置。Modelsim支持同時對多個文件進行仿真,可以利用 Ctrl 和 Shift 鍵來選擇多個文件,被選中的全部文件名都會出現(xiàn)在 Design Unit(s)區(qū)域。在 Design Unit(s)區(qū)域的右側(cè)是 Resolution 選項,這里可以選擇仿真的時間刻度。時間刻度的概念類似于長度度量單位的米,在 Modelsim 進行仿真的時候,有一個最小的時間單位,這個單位是使用者可以指定的。如最小單位是 10ns,在仿真器工作的時候都是按 10ns 為單位進行仿真,對 10ns 單位一下發(fā)生的信號變化不予考慮或不予顯示,當(dāng)測試文檔有類似于#1 a=1‘b1;的句子時,Modelsim 就不會考慮句中延遲。這個選項一般都是設(shè)置在默認的狀態(tài),這時會根據(jù)仿真器中指定的最小時間刻度來進行仿真,如果設(shè)計文件中沒有指定,則按 1ns 來進行仿真。最下方的區(qū)域是 Optimization 區(qū)域,可以再仿真開始的時候激活優(yōu)化,由于我們是免費版本,很多功能都受限制,所以我們可以看到這里我們不能使用。第二個介紹的標(biāo)簽是 Libraries 標(biāo)簽,如圖

f41804c8-00c3-11ed-ba43-dac502259ad0.png

在該頁面中,我們可以設(shè)置搜索庫,可以指定一個庫來搜索實例化的 VHDL 設(shè)計單元。Search Libraries 和 Search Libraries First 的功能基本一致,唯一不同的是 Search Libraries First 中指定的庫會被指定在用戶庫之前被搜索。第三個介紹的標(biāo)簽是 SDF,其內(nèi)容如圖

f4285a44-00c3-11ed-ba43-dac502259ad0.png

SDF 是 Standard Delay Format(標(biāo)準延遲格式)的縮寫,內(nèi)部包含了各種延遲信息,也是用于時序仿真的重要文件。SDF Files 區(qū)域用來添加 SDF 文件,選擇 Add 進行添加,選擇 Modify進行修改,選擇 Delete 刪除添加的文件。SDF Options 設(shè)置 SDF 文件的 warning 和 error 信息。第一個 Disable SDF warning 是禁用 SDF 警告,第二個 Reduce SDF errors to warnings 是把所有的 SDF 錯誤信息編程警告信息。Multi-Source delay 可以控制多個目標(biāo)對同一端口的驅(qū)動,如果有多個控制信號同時控制同一個端口或互連,且每個信號的延遲值不同,可以在此選項統(tǒng)一延遲。下拉菜單中可供選擇的有三個選項:latest、min 和 max。max 即選擇所有信號中延遲最大的值作為統(tǒng)一值,min 即選擇所有信號中延遲最小的值作為統(tǒng)一值,latest 則是選擇最后的延遲作為統(tǒng)一值。至此,這三個標(biāo)簽我們就介紹完了,接下來我們在 Design 標(biāo)簽頁面中選擇 work 庫中的Verilog_First_vlg_tst 模塊,然后點擊【OK】就可以開始進行功能仿真了,其余標(biāo)簽頁面中的配置我們使用默認就可以了。4.4 開始功能仿真在仿真前,Workspace 區(qū)域一般只有 Project 和 Library 兩個標(biāo)簽。開始仿真后,在Workspace 區(qū)域一般會增加 sim 標(biāo)簽、Files 標(biāo)簽和 Memory List 標(biāo)簽。除了 Workspace 區(qū)域會增加標(biāo)簽,在 MDI 窗口也會新出現(xiàn)一個 Object 窗口等,在 Workspace 區(qū)域中的 sim 標(biāo)簽選中一個設(shè)計單元,在 Object 窗口就會出現(xiàn)該單元包含的輸入/輸出端口,如圖

f433fffc-00c3-11ed-ba43-dac502259ad0.png

接下來我們在 Object 窗口中選中我們需要仿真的信號,然后點擊右鍵,在彈出的菜單欄中找到【Add Wave】并單擊,我們會發(fā)現(xiàn),我們的信號添加到了 Wave 窗口中。這時,我們可以按快捷鍵 F9,也可以在 ModelSim 的菜單欄中找到【Run】按鈕,點擊運行就會出現(xiàn)我們想要的波形,這里我們需要注意的是,默認的運行時間一次運行的是 100ps,我們可以在菜單欄中進行修改,也可以直接在控制臺中輸入命令 run 100ns,直接運行 100ns,如圖

f44478d2-00c3-11ed-ba43-dac502259ad0.png

到了這里,我們就完成了手動的功能仿真,后面的工作就是分析我們仿真出的波形,由于這部分內(nèi)容和我們在自動仿真中所講的內(nèi)容完全是一樣的,所以我們這里就不再進一步重復(fù)講解了。

原文標(biāo)題:ModelSim 使用【四】ModelSim手動仿真

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4003

    瀏覽量

    133250
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    4624

    瀏覽量

    87010
  • 編譯
    +關(guān)注

    關(guān)注

    0

    文章

    647

    瀏覽量

    32745

原文標(biāo)題:ModelSim 使用【四】ModelSim手動仿真

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    仿真器的使用方法有哪些

    仿真器是一種用于模擬和測試電子系統(tǒng)、軟件或硬件的工具。它可以幫助工程師在實際硬件或軟件部署之前,對設(shè)計進行驗證和調(diào)試。 仿真器的基本概念 仿真器是一種軟件或硬件工具,用于模擬和測試電子
    的頭像 發(fā)表于 08-22 09:16 ?492次閱讀

    電路仿真和PCB設(shè)計軟件

    關(guān)鍵要點電路仿真軟件和PCB設(shè)計軟件在PCB設(shè)計過程中發(fā)揮著互補作用,為工程師提供設(shè)計、仿真、驗證和優(yōu)化電子電路的工具。有效的仿真分析有助于減少開發(fā)所需的設(shè)計、制造和測試迭代次數(shù),確保
    的頭像 發(fā)表于 07-13 08:12 ?1591次閱讀
    電路<b class='flag-5'>仿真</b>和PCB設(shè)計軟件

    電路仿真軟件如何使用 電路仿真軟件有哪些好用

    電路仿真軟件是一種通過計算機模擬電路行為的工具,可以幫助工程師和電子愛好者設(shè)計、分析和優(yōu)化電路。它可以幫助用戶驗證電路設(shè)計、預(yù)測電路的性能,并幫助用戶更好地理解電路的行為。 在本文中,我們將介紹
    的頭像 發(fā)表于 05-04 10:51 ?1668次閱讀

    電路仿真是什么意思 電路仿真怎么連線

    電路仿真是一種通過電腦模擬電路行為和性能的技術(shù)。 在電路設(shè)計過程中,仿真是一個重要的環(huán)節(jié),它可以幫助工程師在實際制作之前預(yù)測電路的性能和行為。通過電路仿真,不僅可以減少實際制作的成本和
    的頭像 發(fā)表于 04-21 10:47 ?2035次閱讀

    主流電路仿真軟件有哪些

    主流電路仿真軟件是電子工程師和電路設(shè)計師在實際設(shè)計中經(jīng)常使用的工具。它們通過數(shù)值模擬和仿真來驗證電路性能,并幫助工程師優(yōu)化設(shè)計。以下是一些主要的電路
    的頭像 發(fā)表于 04-21 10:23 ?2227次閱讀

    免費的電路仿真軟件有哪些 國產(chǎn)電路仿真軟件哪個好

    免費的電路仿真軟件有很多種,包括Multisim,Pspice,LTspice,Qucs,KiCad,Tina-TI等等。這些軟件提供了豐富的電路設(shè)計和仿真工具,可以幫助工程師們在設(shè)計電子電路時進行
    的頭像 發(fā)表于 04-21 09:22 ?6209次閱讀

    fpga前仿真和后仿真的區(qū)別

    FPGA的前仿真和后仿真在芯片設(shè)計和驗證過程中扮演著不同的角色,各自具有獨特的特點和重要性。
    的頭像 發(fā)表于 03-15 15:29 ?1768次閱讀

    fpga時序仿真和功能仿真的區(qū)別

    FPGA時序仿真和功能仿真在芯片設(shè)計和驗證過程中各自扮演著不可或缺的角色,它們之間存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-15 15:28 ?1775次閱讀

    STM32CUBE生成的工程如何進行KEIL的軟件仿真?

    通過STM32CUBE生成的工程如何進行KEIL的軟件仿真有異常,做了很多的嘗試,沒能成功 1、根據(jù)網(wǎng)上的資料,進行魔術(shù)棒的相關(guān)修改,如下圖 2、能順利進入仿真界面,但是全速仿真,不
    發(fā)表于 03-13 06:04

    calibre后仿真參數(shù)提取

    Calibre是一種先進的電子設(shè)計自動化(EDA)工具,用于電子電路的設(shè)計和仿真。它為工程師提供了一個強大的平臺,可以進行多個級別的仿真,包括電路級仿真、行為級
    的頭像 發(fā)表于 01-04 17:24 ?1067次閱讀

    兩種仿真軟件的仿真結(jié)果有差異嗎

    兩種仿真軟件的仿真結(jié)果在某些情況下可能存在差異。具體來說,仿真軟件是通過模擬現(xiàn)實世界中的某個系統(tǒng)或過程來產(chǎn)生結(jié)果的工具。不同的仿真軟件采用不同的算法和模型,所以在模擬同一系統(tǒng)或過程時,
    的頭像 發(fā)表于 12-28 15:37 ?1014次閱讀

    芯片前仿真和后仿真的區(qū)別

    在芯片設(shè)計中,前仿真和后仿真都是非常重要的環(huán)節(jié),但它們在功能和目的上存在明顯的區(qū)別。本文將詳細介紹前仿真和后仿真的區(qū)別,以及它們在芯片設(shè)計中的應(yīng)用和重要性。 一、前
    的頭像 發(fā)表于 12-13 15:06 ?6449次閱讀

    PCB仿真軟件有哪些?PCB仿真軟件是如何進行LAYOUT仿真的?

    PCB仿真軟件有哪些?PCB仿真軟件是如何進行LAYOUT仿真的? PCB仿真軟件是為了幫助電子工程師在設(shè)計和開發(fā)PCB電路板時進行各種
    的頭像 發(fā)表于 11-24 14:51 ?1.1w次閱讀

    使用Keil軟件新建單片機工程并點亮LED燈

    Keil軟件是一款專業(yè)的嵌入式開發(fā)工具,可以用來編寫、調(diào)試和仿真各種嵌入式系統(tǒng)的程序。本文將介紹如何使用Keil軟件新建一個工程,并編寫一個簡單的點亮LED燈的程序。
    的頭像 發(fā)表于 11-10 11:26 ?2726次閱讀
    使用Keil軟件<b class='flag-5'>新建</b>單片機<b class='flag-5'>工程</b>并點亮LED燈

    SOLIDWORKS simulatiom設(shè)計仿真軟件

    SOLIDWORKS Simulation 是一款強大的工程仿真軟件,它為用戶提供了從設(shè)計到仿真的無縫體驗。通過將仿真流程與設(shè)計流程緊密結(jié)合,SOLIDWORKS Simulation
    的頭像 發(fā)表于 11-09 14:38 ?5243次閱讀
    SOLIDWORKS simulatiom設(shè)計<b class='flag-5'>仿真</b>軟件