共源共柵電流鏡
如圖所示,令左路電流為10u,PM1和PM0寬長比相同,則由電流鏡定律,右側(cè)電流也為10u,目標:設計較為精確的電流鏡,要求輸出(PM3漏端)電壓>VDD-0.6
采用1830工藝
由于輸出電壓>VDD-0.6,因此Vdsat0+Vdsat3<0.6
采用1:1復制,PM1與PM0寬長比相同,為保證PM1與PM0漏壓相等,PM2與PM3尺寸相同。0.6V壓降平均分給PM0與PM3,為保證設計余量,取Vdsat=0.25V
由于飽和時,Vgs-Vth
K取40uA/V^2,可得W/L=8
由于PM1與PM0必須良好匹配,溝長調(diào)制效應要小,取最小溝長6倍,3um,W1,2=24um
PM2與PM3以減小面積準則,溝長取1.5u,W=12u
計算R:Vsg1+VR-Vsg3-Vsd1=0=Vsg1+VR-Vsg3-0.3
R=0.3/10u=30K
由直流仿真看到采用共源共柵電流鏡的方式復制的電流精度遠高于PMOS電流鏡精度。
審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標題:【圖文分析】共源共柵電流鏡解析
文章出處:【微信號:電路一點通,微信公眾號:電路一點通】歡迎添加關注!文章轉(zhuǎn)載請注明出處。
相關推薦
共源共柵放大器是一種特殊的放大器結(jié)構(gòu),它結(jié)合了共源放大器和共
發(fā)表于 02-19 16:15
?3325次閱讀
低壓共源共柵結(jié)構(gòu)是什么?具有最小余度電壓的共源共
發(fā)表于 09-29 06:47
折疊式共源共柵結(jié)構(gòu)在折疊處引進的電流源降低了輸出電阻,從而使增益大幅度降低。針對這一缺陷,論文提
發(fā)表于 07-30 18:09
?23次下載
折疊共源共柵運算放大器原理及設計
1 引言
本文介紹的運放是一種采用TSMC 0.18 μm Mixed Signal SALICIDE(1P6M,1.8V/3.3V)CMOS工藝
發(fā)表于 03-12 15:05
?1.2w次閱讀
共源共柵級放大器可提供較高的輸出阻抗和減少米勒效應,在放大器領域有很多的應用。本文提出一種 COMS 工藝下簡單的高擺幅共
發(fā)表于 04-01 14:25
?5次下載
電流鏡是模擬集成電路設計中基本的電路單元之一,在電流拷貝,運放偏置等電路中極為常見,其決定著電流拷貝的精準性以及運放的增益,匹配等特性。共
發(fā)表于 12-02 17:14
?5650次閱讀
電流鏡在模擬IC中可以說是必不可少,關鍵又很重要。電流鏡的結(jié)構(gòu)有很多種,今天來總結(jié)一下低壓共源
發(fā)表于 02-20 15:34
?4547次閱讀
共源共柵Cascode以及級聯(lián)Cascade的優(yōu)缺點是什么? 共源
發(fā)表于 09-18 15:08
?9178次閱讀
單級,共源共柵和調(diào)節(jié)型共源共
發(fā)表于 09-18 15:08
?3061次閱讀
。 共源共柵運放常用于放大小信號,用于放大器,濾波器,振蕩器等電路中。這種運放的設計簡單,線路短,不需要阻抗匹配電路,具有高增益和寬頻帶特性。 為什么
發(fā)表于 09-20 16:29
?930次閱讀
共源共柵放大器用于增強模擬電路的性能。利用共源共
發(fā)表于 09-28 11:23
?4270次閱讀
共源共柵放大器是一種特殊的場效應晶體管(FET)放大器,它結(jié)合了共源放大器和
發(fā)表于 09-27 09:38
?224次閱讀
共源共柵放大器(Cascode)是一種在集成電路設計中常用的放大器結(jié)構(gòu),它結(jié)合了共源放大器和
發(fā)表于 09-27 09:46
?244次閱讀
共源共柵放大器(Cascode amplifier)是一種在模擬電路設計中常用的放大器結(jié)構(gòu),它結(jié)合了共源
發(fā)表于 09-27 09:48
?291次閱讀
的優(yōu)點,以提高增益、穩(wěn)定性和頻率響應。 優(yōu)點: 高增益 : 折疊共源共柵放大器通過級聯(lián)共源和共
發(fā)表于 09-27 09:50
?342次閱讀
評論