0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Voltus-XFi可用于Samsung Foundry的先進(jìn) 5LPE 工藝技術(shù)

Cadence楷登 ? 來(lái)源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-10-14 14:42 ? 次閱讀

Cadence 和 Samsung Foundry 持續(xù)合作,致力于實(shí)現(xiàn)低功耗 IC 設(shè)計(jì)和驗(yàn)證

中國(guó)上海,2022 年 10 月 14 日 —— 楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日宣布,Cadence Voltus-XFi Custom Power Integrity Solution 現(xiàn)已經(jīng)過(guò)優(yōu)化和認(rèn)證,可用于 Samsung Foundry 的先進(jìn) 5LPE 工藝技術(shù)。雙方的共同客戶可以放心地將 Cadence Voltus-XFi 解決方案與 Samsung Foundry 的 PDK 集成,為下一代超大規(guī)模計(jì)算、移動(dòng)、汽車和人工智能應(yīng)用打造卓越的集成電路

這一最新認(rèn)證是 Cadence 和 Samsung Foundry 之間持續(xù)合作的成果,確保客戶能夠獲得所需的先進(jìn)設(shè)計(jì)軟件,利用半導(dǎo)體代工技術(shù)的最新進(jìn)展打造新的集成電路。Voltus-XFi 解決方案支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,旨在實(shí)現(xiàn)卓越設(shè)計(jì)。

Cadence 推出 Voltus-XFi 解決方案,旨在幫助客戶有效地提取、仿真、分析和調(diào)試集成電路設(shè)計(jì)。利用 Samsung Foundry 推薦的設(shè)置,整合后的 EM-IR 集控中心為客戶提供了一個(gè)完整的工作流程——從 Cadence 的 Quantus Extraction Solution、Spectre X Simulator 和 Virtuoso ADE Product Suite,到 Virtuoso Layout Suite。

Voltus-XFi 解決方案配備直觀的 EM-IR 結(jié)果瀏覽器,可以匯總 EM-IR 信息,高亮顯示違規(guī)行為,以及詳細(xì)的電阻值、金屬層、寬度和長(zhǎng)度信息。之后,可在 Virtuoso Layout 中直接標(biāo)注 EM-IR 結(jié)果,方便工程師識(shí)別和修復(fù)問(wèn)題區(qū)域。

“通過(guò)與 Cadence 的長(zhǎng)期合作,我們可以為客戶提供強(qiáng)大、領(lǐng)先的集成電路設(shè)計(jì)工具,以便在我們最先進(jìn)的代工工藝上快速、高效地開發(fā)芯片,”三星電子代工設(shè)計(jì)技術(shù)團(tuán)隊(duì)副總裁 Sang-Yun Kim 說(shuō),“Cadence 和三星之間的合作確??蛻裟軌蚪柚?Voltus-XFi 解決方案,利用我們最新的 5LPE 技術(shù)加速完成設(shè)計(jì)。”

“我們將繼續(xù)與 Samsung Foundry 密切合作,為客戶提供先進(jìn)的半導(dǎo)體設(shè)計(jì)、驗(yàn)證和制造技術(shù),幫助他們打造出滿足新興應(yīng)用需求的集成電路,”Cadence公司高級(jí)副總裁兼定制 IC 與 PCB 事業(yè)部總經(jīng)理 Tom Beckley 說(shuō),“Voltus-XFi 解決方案通過(guò)了三星的認(rèn)證,今后客戶可以利用三星先進(jìn)的 5LPE 代工技術(shù)的高性能和低能耗優(yōu)勢(shì),設(shè)計(jì)出創(chuàng)新的新型集成電路?!?/p>

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26653

    瀏覽量

    212825
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    908

    瀏覽量

    141674
  • 人工智能
    +關(guān)注

    關(guān)注

    1789

    文章

    46360

    瀏覽量

    236536

原文標(biāo)題:Cadence Voltus-XFi 定制化電源完整性解決方案獲得 Samsung Foundry 認(rèn)證,可用于5LPE工藝技術(shù)

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    金線鍵合工藝技術(shù)詳解(69頁(yè)P(yáng)PT)

    金線鍵合工藝技術(shù)詳解(69頁(yè)P(yáng)PT)
    的頭像 發(fā)表于 09-09 11:58 ?1267次閱讀
    金線鍵合<b class='flag-5'>工藝技術(shù)</b>詳解(69頁(yè)P(yáng)PT)

    CadenceSamsung Foundry開展廣泛合作

    楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布與 Samsung Foundry 開展廣泛合作,旨在推動(dòng)技術(shù)進(jìn)步,包括加快
    的頭像 發(fā)表于 08-29 09:24 ?486次閱讀

    雙極型工藝制程技術(shù)簡(jiǎn)介

    本章主要介紹了集成電路是如何從雙極型工藝技術(shù)一步一步發(fā)展到CMOS 工藝技術(shù)以及為了適應(yīng)不斷變化的應(yīng)用需求發(fā)展出特色工藝技術(shù)的。
    的頭像 發(fā)表于 07-17 10:09 ?802次閱讀
    雙極型<b class='flag-5'>工藝</b>制程<b class='flag-5'>技術(shù)</b>簡(jiǎn)介

    SamsungCadence在3D-IC熱管理方面展開突破性合作

    解決了先進(jìn)封裝的關(guān)鍵挑戰(zhàn),還為半導(dǎo)體行業(yè)設(shè)立了新標(biāo)準(zhǔn)。本文將深入探討3D-IC 熱管理的重要性,以及 SamsungCadence 的協(xié)同合作如何為未來(lái)的技術(shù)進(jìn)步鋪平道路。 3D
    的頭像 發(fā)表于 07-16 16:56 ?735次閱讀

    Cadence與Intel Foundry的戰(zhàn)略合作取得重大成果

    中國(guó)上海,2024 年 6 月 26 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布其與 Intel Foundry 的戰(zhàn)略合作取得了重大成果。從 Intel 18A
    的頭像 發(fā)表于 06-26 11:24 ?634次閱讀

    CMOS工藝技術(shù)的概念、發(fā)展歷程、優(yōu)點(diǎn)以及應(yīng)用場(chǎng)景介紹

    CMOS(Complementary Metal Oxide Semiconductor, 互補(bǔ)金屬氧化物半導(dǎo)體)工藝技術(shù)是當(dāng)今集成電路制造的主流技術(shù),99% 的 IC 芯片,包括大多數(shù)數(shù)字、模擬和混合信號(hào)IC,都是使用 CMOS 技術(shù)
    的頭像 發(fā)表于 03-12 10:20 ?9131次閱讀
    CMOS<b class='flag-5'>工藝技術(shù)</b>的概念、發(fā)展歷程、優(yōu)點(diǎn)以及應(yīng)用場(chǎng)景介紹

    是德科技攜手Intel Foundry成功驗(yàn)證支持Intel 18A工藝技術(shù)的電磁仿真軟件

    是德科技與Intel Foundry的這次合作,無(wú)疑在半導(dǎo)體和集成電路設(shè)計(jì)領(lǐng)域引起了廣泛的關(guān)注。雙方成功驗(yàn)證了支持Intel 18A工藝技術(shù)的電磁仿真軟件,為設(shè)計(jì)工程師們提供了更加先進(jìn)和高效的設(shè)計(jì)工具。
    的頭像 發(fā)表于 03-08 10:30 ?651次閱讀

    是德科技與Intel Foundry成功驗(yàn)證支持Intel 18A工藝的電磁仿真軟件

    設(shè)計(jì)工程師現(xiàn)在可以使用 RFPro 對(duì) Intel 18A 半導(dǎo)體工藝技術(shù)中的電路進(jìn)行電磁仿真
    的頭像 發(fā)表于 02-27 14:29 ?564次閱讀

    Cadence數(shù)字和定制/模擬流程通過(guò)Intel 18A工藝技術(shù)認(rèn)證

    Cadence近日宣布,其數(shù)字和定制/模擬流程在Intel的18A工藝技術(shù)上成功通過(guò)認(rèn)證。這一里程碑式的成就意味著Cadence的設(shè)計(jì)IP將全面支持Intel的代工廠在這一關(guān)鍵節(jié)點(diǎn)上的工作,并提
    的頭像 發(fā)表于 02-27 14:02 ?523次閱讀

    MEMS封裝中的封帽工藝技術(shù)

    密性等。本文介紹了五種用于MEMS封裝的封帽工藝技術(shù),即平行縫焊、釬焊、激光焊接、超聲焊接和膠粘封帽??偨Y(jié)了不同封帽工藝的特點(diǎn)以及不同MEMS器件對(duì)封帽工藝的選擇。本文還介紹了幾種常用
    的頭像 發(fā)表于 02-25 08:39 ?823次閱讀
    MEMS封裝中的封帽<b class='flag-5'>工藝技術(shù)</b>

    DOH新工藝技術(shù)助力提升功率器件性能及使用壽命

    DOH新工藝技術(shù)助力提升功率器件性能及使用壽命
    的頭像 發(fā)表于 01-11 10:00 ?496次閱讀
    DOH新<b class='flag-5'>工藝技術(shù)</b>助力提升功率器件性能及使用壽命

    Cadence 簽核解決方案助力 Samsung Foundry5G 網(wǎng)絡(luò) SoC 設(shè)計(jì)取得新突破

    優(yōu)勢(shì) 1 Samsung Foundry 使用 Cadence Tempus Timing Solution 和 Quantus Extraction Solution 成功實(shí)現(xiàn) SF5
    的頭像 發(fā)表于 12-04 10:15 ?467次閱讀

    Cadence EMX 3D Planar Solver 通過(guò) Samsung Foundry 8nm LPP 工藝技術(shù)認(rèn)證

    Samsung Foundry 的 8nm Low Power Plus(LPP)先進(jìn)制程工藝認(rèn)證。 EMX Solver 是市面上首個(gè)獲得此認(rèn)證的電磁(EM)求解器,成功達(dá)到三星的
    的頭像 發(fā)表于 11-15 15:55 ?863次閱讀
    <b class='flag-5'>Cadence</b> EMX 3D Planar Solver 通過(guò) <b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b> 8nm LPP <b class='flag-5'>工藝技術(shù)</b>認(rèn)證

    Cadence推出生成式AI技術(shù)產(chǎn)品Voltus InsightAI

    中國(guó)上海,2023 年 11 月 8 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布推出新產(chǎn)品 Cadence Voltus InsightAI,這是一款生成式 AI
    的頭像 發(fā)表于 11-08 10:11 ?879次閱讀

    電子產(chǎn)品裝聯(lián)工藝技術(shù)詳解

    電子產(chǎn)品裝聯(lián)工藝技術(shù)詳解
    的頭像 發(fā)表于 10-27 15:28 ?989次閱讀
    電子產(chǎn)品裝聯(lián)<b class='flag-5'>工藝技術(shù)</b>詳解