0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電路設計常見的八個誤區(qū)

哈哈hfgfdf ? 來源:嵌入式學習資料 ? 作者:嵌入式學習資料 ? 2022-10-31 13:15 ? 次閱讀

現象一:這板子的PCB設?計要求不高,就用細一點的線,自動布吧

點評:自動布線必然要占用更大的PCB面積,同時產生比手動布線多好多倍的過孔,在批量很大的產品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數量,它們分別影響到PCB的成品率和鉆頭的消耗數量,節(jié)約了供應商的成本,也就給降價找到了理由。

現象二:這些總線信號都用電阻拉一下,感覺放心些。

點評:信號需要上下拉的原因很多,但也不是個個都要拉。上下拉電阻拉一個單純的輸入信號,電流也就幾十微安以下,但拉一個被驅動了的信號,其電流將達毫安級,現在的系統(tǒng)常常是地址數據各32位,可能還有244/245隔離后的總線及其它信號,都上拉的話,幾瓦的功耗就耗在這些電阻上了。

線性三:單片機的I/O 需要上拉嗎,應該怎么處理

點評:不用的I/O口如果懸空的話,受外界的一點點干擾就可能成為反復振蕩的輸入信號了,而MOS器件的功耗基本取決于門電路的翻轉次數。如果把它上拉的話,每個引腳也會有微安級的電流,所以最好的辦法是設成輸出(當然外面不能接其它有驅動的信號)

現象四:這款FPGA還剩這么多門用不完,可盡情發(fā)揮吧

點評:FGPA的功耗與被使用的觸發(fā)器數量及其翻轉次數成正比,所以同一型號的FPGA在不同電路不同時刻的功耗可能相差100倍。盡量減少高速翻轉的觸發(fā)器數量是降低FPGA功耗的根本方法。

現象五:這些小芯片的功耗都很低,不用考慮

點評:對于內部不太復雜的芯片功耗是很難確定的,它主要由引腳上的電流確定,一個ABT16244,沒有負載的話耗電大概不到1毫安,但它的指標是每個腳可驅動60毫安的負載(如匹配幾十歐姆的電阻),即滿負荷的功耗最大可達60*16=960mA,當然只是電源電流這么大,熱量都落到負載身上了。

現象六:存儲器有這么多控制信號,我這塊板子只需要用OE和WE信號就可以了,片選就接地吧,這樣讀操作時數據出來得快多了。

點評:大部分存儲器的功耗在片選有效時(不論OE和WE如何)將比片選無效時大100倍以上,所以應盡可能使用CS來控制芯片,并且在滿足其它要求的情況下盡可能縮短片選脈沖的寬度。

現象七:這些信號怎么都有過沖???只要匹配得好,就可消除了

點評:除了少數特定信號外(如100BASE-T、CML),都是有過沖的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的輸出阻抗不到50歐姆,有的甚至20歐姆,如果也用這么大的匹配電阻的話,那電流就非常大了,功耗是無法接受的,另外信號幅度也將小得不能用,再說一般信號在輸出高電平和輸出低電平時的輸出阻抗并不相同,也沒辦法做到完全匹配。所以對TTL、LVDS、422等信號的匹配只要做到過沖可以接受即可。

現象八:降低功耗都是硬件人員的事,與軟件沒關系。

點評:硬件只是搭個舞臺,唱戲的卻是軟件,總線上幾乎每一個芯片的訪問、每一個信號的翻轉差不多都由軟件控制的,如果軟件能減少外存的訪問次數(多使用寄存器變量、多使用內部CACHE等)、及時響應中斷(中斷往往是低電平有效并帶有上拉電阻)及其它爭對具體單板的特定措施都將對降低功耗作出很大的貢獻。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 單片機
    +關注

    關注

    6026

    文章

    44460

    瀏覽量

    631218
  • pcb
    pcb
    +關注

    關注

    4309

    文章

    22867

    瀏覽量

    395038
  • 電路設計
    +關注

    關注

    6653

    文章

    2412

    瀏覽量

    202371
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    1992

    瀏覽量

    60983
收藏 人收藏

    評論

    相關推薦

    認識差分信號的常見誤區(qū)

    差分信號因其優(yōu)異的抗干擾性能和良好的信號完整性而被廣泛應用。然而,圍繞差分信號的認識卻存在一些常見誤區(qū)。為了幫助設計工程師更好地理解和應用差分信號,本文將針對這些誤區(qū)進行詳細解析。 1. 回流路徑
    的頭像 發(fā)表于 10-04 14:48 ?172次閱讀

    負載電容的誤區(qū): 如何選擇合適的電容器?

    在振蕩電路設計中,石英晶體負載電容的正確理解和應用對于保證振蕩器性能至關重要。然而,這一概念常常因為誤解而導致設計上的錯誤。我們首先澄清一些常見誤區(qū),并提供選擇合適電容器的方法。誤區(qū)
    發(fā)表于 06-05 11:41

    降低RF電路寄生信號的八個設計規(guī)則

    RF產品電路布局要想降低寄生信號,需要RF工程師發(fā)揮創(chuàng)造性。記住以下這條規(guī)則,不但有助于加速產品上市進程,而且還可提高工作日程的可預見性。規(guī)則1:接地通孔應位于接地參考層開關處流經所布線路的所有
    的頭像 發(fā)表于 04-24 08:05 ?970次閱讀
    降低RF<b class='flag-5'>電路</b>寄生信號的<b class='flag-5'>八個</b>設計規(guī)則

    貼片電容使用的四誤區(qū)

    貼片電容是一種常用的電子元件,具有優(yōu)異的性能和可靠性,在各類電路中得到廣泛應用。貼片電容在電子電路中起著至關重要的作用,但在使用過程中,存在一些常見誤區(qū)。以下是四
    的頭像 發(fā)表于 04-12 11:32 ?358次閱讀
    貼片電容使用的四<b class='flag-5'>個</b><b class='flag-5'>誤區(qū)</b>

    新手學習單片機最常見的六大誤區(qū)!

    ,扮演著至關重要的角色。然而,學習單片機并非一帆風順,初學者常常會面臨各種挑戰(zhàn)和困惑。因此,了解并避免新手常見誤區(qū),將有助于使學習過程更加順利和愉快。新手學習單
    的頭像 發(fā)表于 03-28 08:03 ?668次閱讀
    新手學習單片機最<b class='flag-5'>常見</b>的六大<b class='flag-5'>誤區(qū)</b>!

    開關電源EMC設計中的常見誤區(qū)有哪些

    開關電源電磁兼容(EMC)設計是確保開關電源在工作過程中不會對周圍電子設備產生干擾,同時能夠抵抗來自外部的電磁干擾。然而,在實際設計過程中,可能會出現一些常見誤區(qū),導致開關電源的EMC性能不達標
    的頭像 發(fā)表于 12-30 16:41 ?845次閱讀

    MES需求六大常見誤區(qū)

    電子發(fā)燒友網站提供《MES需求六大常見誤區(qū).docx》資料免費下載
    發(fā)表于 12-21 11:08 ?0次下載

    電源管理芯片的八個引腳的功能和用途

    電源管理芯片是一種專用集成電路,用于在電子設備中管理和控制電源。它具有多個引腳,每個引腳都有特定的功能和用途。在本文中,我將詳細說明電源管理芯片的八個引腳的功能和用途。 VDD 引腳:VDD引腳
    的頭像 發(fā)表于 12-07 11:21 ?2.3w次閱讀

    了解電路設計常見八個誤區(qū)

    自動布線必然要占用更大的PCB面積,同時產生比手動布線多好多倍的過孔,在批量很大的產品中,PCB廠家降價所考慮的因素除了商務因素外,就是線寬和過孔數量,它們分別影響到PCB的成品率和鉆頭的消耗數量,節(jié)約了供應商的成本,也就給降價找到了理由。
    發(fā)表于 11-29 15:24 ?135次閱讀

    硬件電路設計之DDR電路設計(1)

    電路設計常見的DDR屬于SDRAM,中文名稱是同步動態(tài)隨機存儲器。
    的頭像 發(fā)表于 11-24 17:28 ?4170次閱讀
    硬件<b class='flag-5'>電路設計</b>之DDR<b class='flag-5'>電路設計</b>(1)

    放大器電路設計:常見設計問題及解決方案

    電子發(fā)燒友網站提供《放大器電路設計:常見設計問題及解決方案.pdf》資料免費下載
    發(fā)表于 11-24 14:50 ?4次下載
    放大器<b class='flag-5'>電路設計</b>:<b class='flag-5'>常見</b>設計問題及解決方案

    放大器電路設計:如何避免常見問題

    電子發(fā)燒友網站提供《放大器電路設計:如何避免常見問題.pdf》資料免費下載
    發(fā)表于 11-22 10:11 ?0次下載
    放大器<b class='flag-5'>電路設計</b>:如何避免<b class='flag-5'>常見</b>問題

    模擬電路設計應該掌握的20單元電路

    電子發(fā)燒友網站提供《模擬電路設計應該掌握的20單元電路.pdf》資料免費下載
    發(fā)表于 11-18 09:54 ?2次下載
    模擬<b class='flag-5'>電路設計</b>應該掌握的20<b class='flag-5'>個</b>單元<b class='flag-5'>電路</b>

    淺談八個三相回路需要采集電量有什么好辦法?

    淺談八個三相回路需要采集電量有什么好辦法?
    的頭像 發(fā)表于 11-03 16:20 ?452次閱讀
    淺談<b class='flag-5'>八個</b>三相回路需要采集電量有什么好辦法?

    PCB電路板5常見的問題

    PCB電路板5常見的問題
    的頭像 發(fā)表于 11-03 10:06 ?963次閱讀
    PCB<b class='flag-5'>電路</b>板5<b class='flag-5'>個</b><b class='flag-5'>常見</b>的問題