0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

海力士:引領(lǐng)High-k/Metal Gate工藝變革

半導(dǎo)體設(shè)備與材料 ? 來源:半導(dǎo)體設(shè)備與材料 ? 作者:半導(dǎo)體設(shè)備與材料 ? 2022-11-11 14:45 ? 次閱讀

由于傳統(tǒng)微縮(scaling)技術(shù)系統(tǒng)的限制,DRAM的性能被要求不斷提高,而HKMG(High-k/Metal Gate)則成為突破這一困局的解決方案。SK海力士通過采用該新技術(shù),并將其應(yīng)用于全新的1anm LPDDR5X DRAM, 即便在低功率設(shè)置下也實現(xiàn)了晶體管性能的顯著提高。本文針對HKMG及其使用益處進行探討。

厚度挑戰(zhàn): 需要全新的解決方案

組成DRAM的晶體管(Transistor)包括存儲數(shù)據(jù)的單元晶體管(Cell Transistor)、恢復(fù)數(shù)據(jù)的核心晶體管(Core Transistor),以及涉及控制邏輯和數(shù)據(jù)輸入和輸出的外圍晶體管(Peripheral Transistor)。隨著技術(shù)的進步,單元電容器和單元晶體管在提高DRAM存儲容量方面取得了一些技術(shù)突破。另一方面,對于外圍晶體管,重點是實現(xiàn)工藝尺寸微縮以提高性能。

柵極由絕緣膜(柵氧化層, gate oxide)和電極(柵電極, gate electrode)組成,在晶體管開關(guān)功能中發(fā)揮主要作用。柵氧化層由SiON氧化物絕緣體和聚硅基電極組成。隨著晶體管微縮的提升,源極和漏極之間的距離越來越近,電流移動速度加快,但施加在柵極上的電壓也會降低,以降低功耗。

但還存在一個問題:為了在較低電壓下提高性能,必須減小柵氧化材料(SiON)的厚度(Tox)。但隨著厚度不斷減小,柵氧化層的可靠性也會降低,從而導(dǎo)致功率損耗,這限制了厚度的進一步減小。

c2682b38-6171-11ed-8abf-dac502259ad0.png

圖1:Transistor Scaling(晶體管微縮)

HKMG: 微縮與性能的突破

在2005年前后,邏輯半導(dǎo)體中基于多晶硅柵極(Poly-Si Gate)/SiON氧化物(poly/SiON)的傳統(tǒng)微縮在性能改進方面開始表現(xiàn)出局限性,因為它無法減小SiON柵氧化層的厚度。為了克服這些局限性,根據(jù)邏輯晶體管行業(yè)發(fā)展趨勢,許多具有顛覆性的創(chuàng)新技術(shù)被開發(fā)出來。

同樣明顯的是,外圍/核心晶體管特性正成為DRAM的瓶頸,在需要快速提高性能的高端產(chǎn)品中尤為如此。因此,需要一種全新的解決方案來克服微縮基于多晶硅柵極/SiON氧化物的晶體管時存在基本限制,并且需要在DRAM中采用高k/金屬柵極(HKMG)技術(shù),這促使邏輯晶體管技術(shù)實現(xiàn)了最重大的創(chuàng)新。

c2f4fc84-6171-11ed-8abf-dac502259ad0.png

圖2:Logic Scaling(邏輯微縮)的機遇與挑戰(zhàn)

借助HKMG,一層薄薄的高k薄膜可取代晶體管柵極中現(xiàn)有的SiON柵氧化層,以防止泄漏電流和可靠性降低。此外,通過減小厚度,可以實現(xiàn)持續(xù)微縮,從而顯著減少泄漏,并改善基于多晶硅/SiON的晶體管的速度特性。

c3174d84-6171-11ed-8abf-dac502259ad0.png

圖3:設(shè)備架構(gòu)的微縮進程

在學(xué)術(shù)界和工業(yè)界,研究人員研究了多種高k薄膜材料。通常情況下,基于Hf的柵氧化層用于高溫半導(dǎo)體制造工藝,因為它們可以確保自身和硅的熱穩(wěn)定性。為了防止現(xiàn)有多晶硅電極材料與高k柵氧化層之間的相互作用,必須引入金屬電極來代替多晶硅。這使得名為高k/金屬柵極的集成解決方案應(yīng)運而生,該解決方案將高介電常數(shù)柵氧化層與金屬電極相結(jié)合。

c341af98-6171-11ed-8abf-dac502259ad0.png

圖4:采用HKMG的效果

為了將SiON/Poly柵極轉(zhuǎn)換為HKMG柵極,對相關(guān)工藝的幾個部分進行了更改,包括在DRAM工藝流程中形成外圍電路(外圍晶體管)的柵極材料(SiON/Poly柵極拔出→HKMG電極插入)。然而,必須對HKMG材料、工藝和集成流程進行優(yōu)化,以適合新材料和新工藝的構(gòu)建塊。因此,需要利用復(fù)雜的開發(fā)工藝來應(yīng)對以下挑戰(zhàn)。

c364a2f0-6171-11ed-8abf-dac502259ad0.png

圖5:HKMG讓DRAM開發(fā)更加有效且經(jīng)濟

1.兼容性:與SiON/Poly柵極相比,HKMG的熱穩(wěn)定性相對較弱。具體來說,DRAM需要在高溫下進行額外處理,以實現(xiàn)單元陣列結(jié)構(gòu),與后續(xù)工藝流程中對通用邏輯半導(dǎo)體的處理方式截然不同。由于這個原因,HKMG本身的可靠性下降,導(dǎo)致在傳統(tǒng)邏輯半導(dǎo)體中未出現(xiàn)相互作用。因此,必須對HKMG工藝本身和現(xiàn)有DRAM集成工藝進行優(yōu)化,以了解新交互帶來的新問題并找到解決方案。

2.新材料控制:需要引入工藝控制措施,例如針對新物質(zhì)的測量解決方案,以防止現(xiàn)有設(shè)備和產(chǎn)品受到新物質(zhì)和新工藝的影響。

3.設(shè)計與測試優(yōu)化:隨著柵極材料的變化,晶體管特性和可靠性表現(xiàn)與傳統(tǒng)的poly/SiON柵極截然不同,為了最大限度地發(fā)揮HKMG的優(yōu)勢,增強不同于poly/SiON柵極的可靠性特征,有必要應(yīng)用新設(shè)計和設(shè)計方案,并優(yōu)化此類測試。

4.經(jīng)濟高效的工藝解決方案:最后,必須提供經(jīng)濟高效的解決方案,通過工藝集成優(yōu)化,最大限度地減少因引入新材料和新工藝而增加的成本。通過這種方法,可以控制因引入新工藝、新設(shè)備和新工藝步驟而增加成本。

c383e8fe-6171-11ed-8abf-dac502259ad0.png

圖6:HKMG Application

領(lǐng)先的低功耗解決方案

SK海力士通過將HKMG工藝整合為適用于DRAM工藝的形式,進行了平臺開發(fā)。盡管面臨極端的技術(shù)挑戰(zhàn),但公司通過識別與DRAM流相互作用相關(guān)的任何潛在風(fēng)險,并通過包括試點操作在內(nèi)的預(yù)驗證工藝來確保解決方案,成功開發(fā)和批量生產(chǎn)HKMG。公司的目標是通過推進從SiON/Poly柵極到升級構(gòu)件HKMG的過渡,為下一代技術(shù)節(jié)點和產(chǎn)品帶來卓越的技術(shù)創(chuàng)新。

SK海力士的LPDDR5X DRAM是首款在低功耗應(yīng)用中使用HKMG成功批量生產(chǎn)的產(chǎn)品,通過大尺度微縮,同時利用全新HKMG晶體管構(gòu)建塊的優(yōu)勢了,晶體管的性能獲得顯著提升;考慮到HKMG的固有特性和針對HKMG優(yōu)化的設(shè)計方案,可以有效控制泄漏電流,較之poly/SiON,速度提高33%,功耗降低25%。SK海力士的技術(shù)不僅達到行業(yè)的目標標準,還因為最低功耗而實現(xiàn)ESG價值最大化。

為此,SK海力士還將HKMG技術(shù)平臺擴展至可支持低功耗和高性能產(chǎn)品,增強了在下一代HKMG技術(shù)方面的技術(shù)競爭力。

最后希望特別指出的是,近期在HBM、PIM、AiM等邏輯半導(dǎo)體架構(gòu)和存儲器半導(dǎo)體架構(gòu)之間的融合上呈現(xiàn)出技術(shù)創(chuàng)新之勢,而HKMG工藝在DRAM中的應(yīng)用正契合了這一趨勢。這表明,在半導(dǎo)體制造過程中,邏輯半導(dǎo)體的先進技術(shù)解決方案與DRAM工藝技術(shù)之間的融合正在全面展開。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2292

    瀏覽量

    183127
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9582

    瀏覽量

    137467
  • SK海力士
    +關(guān)注

    關(guān)注

    0

    文章

    930

    瀏覽量

    38354

原文標題:海力士:引領(lǐng)High-k/Metal Gate工藝變革

文章出處:【微信號:半導(dǎo)體設(shè)備與材料,微信公眾號:半導(dǎo)體設(shè)備與材料】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    SK海力士HBM生產(chǎn)效率驚人,或引領(lǐng)存儲器市場格局轉(zhuǎn)變

    在9月25日(當?shù)貢r間)于美國加利福尼亞州圣克拉拉會議中心舉行的一場半導(dǎo)體行業(yè)盛會上,SK海力士發(fā)布的一項關(guān)于其高帶寬內(nèi)存(HBM)的驚人數(shù)據(jù)——“TAT 8.8:1”引起了廣泛關(guān)注。這一數(shù)據(jù)揭示了SK海力士在HBM生產(chǎn)效率上的巨大優(yōu)勢。
    的頭像 發(fā)表于 10-08 16:19 ?486次閱讀

    SK海力士轉(zhuǎn)向4F2 DRAM以降低成本

    SK海力士近日宣布了一項重要計劃,即開發(fā)采用4F2結(jié)構(gòu)(垂直柵)的DRAM。這一決策緊跟其競爭對手三星的步伐,標志著SK海力士在DRAM制造領(lǐng)域的新探索。SK海力士研究員表示,隨著極紫外(EUV
    的頭像 發(fā)表于 08-14 17:06 ?648次閱讀

    SK海力士率先展示UFS 4.1通用閃存

    在最近的FMS 2024峰會上,SK 海力士憑借其創(chuàng)新實力,率先向業(yè)界展示了尚未正式發(fā)布規(guī)范的UFS 4.1通用閃存新品,再次引領(lǐng)存儲技術(shù)的前沿。此次展示不僅彰顯了SK 海力士在存儲技術(shù)領(lǐng)域的領(lǐng)先地位,也為未來的移動設(shè)備性能提升
    的頭像 發(fā)表于 08-10 16:52 ?1439次閱讀

    SK海力士考慮讓Solidigm在美上市融資

    據(jù)最新消息,SK海力士正醞釀一項重要財務(wù)戰(zhàn)略,考慮推動其NAND與SSD業(yè)務(wù)子公司Solidigm在美國進行首次公開募股(IPO)。Solidigm作為SK海力士在2021年底通過收購英特爾相應(yīng)業(yè)務(wù)后成立的獨立美國子公司,承載著SK海力
    的頭像 發(fā)表于 07-30 17:35 ?832次閱讀

    SK海力士用更加環(huán)保的氟氣替代三氟化氮用于芯片清潔工藝

    SK 海力士,作為全球領(lǐng)先的半導(dǎo)體制造商,近期在環(huán)保領(lǐng)域邁出了重要一步,宣布在其芯片生產(chǎn)的關(guān)鍵清洗工藝中,將采用更為環(huán)保的氣體——氟氣(F2)來替代傳統(tǒng)的三氟化氮(NF3)。這一舉措不僅彰顯了SK 海力士對環(huán)境保護的堅定承諾,也
    的頭像 發(fā)表于 07-26 15:44 ?433次閱讀

    SK海力士攜手臺積電,N5工藝打造高性能HBM4內(nèi)存

    在半導(dǎo)體技術(shù)日新月異的今天,SK海力士再次引領(lǐng)行業(yè)潮流,宣布將采用臺積電先進的N5工藝版基礎(chǔ)裸片來構(gòu)建其新一代HBM4內(nèi)存。這一舉措不僅標志著SK海力士在高性能存儲解決方案領(lǐng)域的持續(xù)深
    的頭像 發(fā)表于 07-18 09:47 ?566次閱讀

    SK海力士探索無焊劑鍵合技術(shù),引領(lǐng)HBM4創(chuàng)新生產(chǎn)

    在半導(dǎo)體存儲技術(shù)的快速發(fā)展浪潮中,SK海力士,作為全球領(lǐng)先的內(nèi)存芯片制造商,正積極探索前沿技術(shù),以推動高帶寬內(nèi)存(HBM)的進一步演進。據(jù)最新業(yè)界消息,SK海力士正著手評估將無助焊劑鍵合工藝引入其下一代HBM4產(chǎn)品的生產(chǎn)中,這一
    的頭像 發(fā)表于 07-17 15:17 ?654次閱讀

    SK海力士與臺積電攜手量產(chǎn)下一代HBM

    近日,SK海力士與臺積電宣布達成合作,計劃量產(chǎn)下一代HBM(高帶寬內(nèi)存)。在這項合作中,臺積電將主導(dǎo)基礎(chǔ)芯片的前端工藝(FEOL)和后續(xù)布線工藝(BEOL),確?;A(chǔ)芯片的質(zhì)量與性能。而SK
    的頭像 發(fā)表于 05-20 09:18 ?444次閱讀

    SK海力士聯(lián)手臺積電推出HBM4,引領(lǐng)下一代DRAM創(chuàng)新

    SK海力士表示,憑借其在AI應(yīng)用領(lǐng)域存儲器發(fā)展的領(lǐng)先地位,以及與臺積電在全球頂尖邏輯代工領(lǐng)域的深厚合作基礎(chǔ),該公司有信心持續(xù)引領(lǐng)HBM技術(shù)創(chuàng)新。通過整合IC設(shè)計廠、晶圓代工廠及存儲器廠的技術(shù)資源,SK海力士將進一步提升存儲器產(chǎn)品
    的頭像 發(fā)表于 04-19 09:28 ?463次閱讀

    SK海力士聯(lián)手TEMC開發(fā)氖氣回收技術(shù),年度節(jié)省400億韓元

    SK海力士聯(lián)合 TEMC 研發(fā)出一套氖氣回收裝置,用以收集及分類處理光刻工藝環(huán)境中的氖氣,然后交予 TEMC 進行純化處理,最后回流至 SK 海力士使用。
    的頭像 發(fā)表于 04-02 14:25 ?387次閱讀

    剛剛!SK海力士出局!

    來源:集成電路前沿,謝謝 編輯:感知芯視界 Link 3月25日消息,據(jù)報道,由于SK海力士部分工程出現(xiàn)問題,英偉達所需的12層HBM3E內(nèi)存,將由三星獨家供貨,SK海力士出局! 據(jù)了解,HBM需要
    的頭像 發(fā)表于 03-27 09:12 ?510次閱讀

    SK海力士重組中國業(yè)務(wù)

    SK海力士,作為全球知名的半導(dǎo)體公司,近期在中國業(yè)務(wù)方面進行了重大的戰(zhàn)略調(diào)整。據(jù)相關(guān)報道,SK海力士正在全面重組其在中國的業(yè)務(wù)布局,計劃關(guān)閉運營了長達17年的上海銷售公司,并將其業(yè)務(wù)重心全面轉(zhuǎn)移到無錫。這一決策的背后,反映了SK海力士
    的頭像 發(fā)表于 03-20 10:42 ?1186次閱讀

    SK海力士擴大對芯片投資

    SK海力士正積極應(yīng)對AI開發(fā)中關(guān)鍵組件HBM(高帶寬存儲器)日益增長的需求,為此公司正加大在先進芯片封裝方面的投入。SK海力士負責(zé)封裝開發(fā)的李康旭副社長明確指出,公司正在韓國投入超過10億美元,以擴大和改進其芯片封裝技術(shù)。
    的頭像 發(fā)表于 03-08 10:53 ?1129次閱讀

    SK海力士斥資10億美元,加碼先進芯片封裝研發(fā)以滿足AI需求

    據(jù)封裝研發(fā)負責(zé)人李康旭副社長(Lee Kang-Wook)介紹,SK海力士已在韓國投入逾10億美元擴充及改良芯片封裝技術(shù)。精心優(yōu)化封裝工藝是HBM獲青睞的重要原因,實現(xiàn)了低功耗、提升性能等優(yōu)勢,提升了SK海力士在HBM市場的領(lǐng)軍
    的頭像 發(fā)表于 03-07 15:24 ?597次閱讀

    SK海力士資本支出大增,HBM是重點

    SK海力士明年計劃的設(shè)施投資為10萬億韓元(76.2億美元),超出了市場預(yù)期。證券界最初預(yù)測“SK海力士明年的投資額將與今年類似,約為6萬億至7萬億韓元”。鑒于經(jīng)濟挑戰(zhàn),觀察人士預(yù)計嚴格的管理措施將延續(xù)到明年。由于存儲半導(dǎo)體價格大幅下跌,SK
    的頭像 發(fā)表于 11-22 17:28 ?816次閱讀