0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

低功耗精密信號(hào)鏈應(yīng)用最重要的時(shí)序因素是什么

星星科技指導(dǎo)員 ? 來(lái)源:ADI ? 作者:Padraic O’Reilly ? 2022-12-13 11:33 ? 次閱讀

本文介紹了在低功耗系統(tǒng)中降低功耗同時(shí)保持測(cè)量和監(jiān)控應(yīng)用所需的精度的時(shí)序因素和解決方案。它探討了模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序。它還將提供分析控制評(píng)估(ACE)定時(shí)工具的示例,以幫助系統(tǒng)設(shè)計(jì)人員和軟件工程師可視化測(cè)量時(shí)序的影響或設(shè)置。第1部分首先概述兩種主要的ADC類型,主要關(guān)注Σ-Δ架構(gòu)。與SAR ADC架構(gòu)相關(guān)的注意事項(xiàng)將在第2部分中介紹。

介紹

“時(shí)間至關(guān)重要”——這是一個(gè)古老的成語(yǔ),可以應(yīng)用于任何領(lǐng)域,但當(dāng)應(yīng)用于現(xiàn)實(shí)世界信號(hào)的采樣時(shí),它是我們工程學(xué)科的支柱。當(dāng)試圖降低功耗、滿足時(shí)序目標(biāo)并保持性能要求時(shí),必須考慮在測(cè)量信號(hào)鏈、Σ-Δ或逐次逼近寄存器(SAR)中選擇的ADC架構(gòu)類型。一旦選擇了特定的架構(gòu),系統(tǒng)設(shè)計(jì)人員就會(huì)創(chuàng)建獲得必要系統(tǒng)性能所需的電路。此時(shí),設(shè)計(jì)人員需要考慮其低功耗精密信號(hào)鏈最重要的時(shí)序因素。

440415-fig-01.svg?h=270&hash=94CAB4D5F6617BDB5DD4D82CF256E22F&imgver=1

圖1.信號(hào)鏈時(shí)序考慮因素。

對(duì)速度的需求:低功率信號(hào)鏈的SAR或Σ-Δ?

我們將重點(diǎn)介紹測(cè)量帶寬低于10 kHz的精密低功耗測(cè)量和信號(hào)(如溫度、壓力和流量)(有關(guān)更多詳細(xì)信息,請(qǐng)參見(jiàn)精密低功耗),盡管本文中涵蓋的許多主題都可以應(yīng)用于更寬帶寬的測(cè)量系統(tǒng)。

在探索低功耗系統(tǒng)時(shí),從歷史上看,設(shè)計(jì)人員會(huì)選擇Σ-Δ型ADC來(lái)對(duì)慢速移動(dòng)信號(hào)進(jìn)行更高精度的測(cè)量。SAR被認(rèn)為對(duì)于轉(zhuǎn)換更多通道的高速測(cè)量更有用,但AD4630-24等新SAR正在進(jìn)入傳統(tǒng)上與Σ-Δ型ADC相關(guān)的高精度領(lǐng)域,因此這不是硬性規(guī)定。為了給出ADC架構(gòu)的真實(shí)示例,在考慮與ADC信號(hào)鏈架構(gòu)相關(guān)的時(shí)序時(shí),我們看一下兩種低功耗產(chǎn)品,即AD4130-8 Σ-Δ型ADC和AD4696 SAR ADC,如表1所示。

AD4130-8 AD4696
建筑 Σ-Δ型ADC 合成孔徑雷達(dá)
渠道 16 16
分辨率 24 位 16 位
最大速度 2.4 千米 1 兆微安全
電流消耗 轉(zhuǎn)換:2.4 kSPS 時(shí)為 32 μA 待機(jī):0.5 μA 轉(zhuǎn)換:10 kSPS 時(shí)為 58 μA 待機(jī):2 μA
低功耗特性 占空比先進(jìn)先出 SDO自動(dòng)循環(huán)

采樣頻率還是輸出數(shù)據(jù)速率?

SAR轉(zhuǎn)換器對(duì)輸入進(jìn)行采樣,并在已知時(shí)間點(diǎn)捕獲信號(hào)電平。在初始采樣(和保持)階段之后,有一個(gè)轉(zhuǎn)換階段。獲得結(jié)果所需的時(shí)間主要取決于采樣頻率。

Σ-Δ轉(zhuǎn)換器以調(diào)制器頻率采集樣本。調(diào)制器過(guò)采樣,采樣速率遠(yuǎn)高于輸入信號(hào)的奈奎斯特頻率。額外的頻率跨度允許噪聲轉(zhuǎn)移到更高的頻率。然后,ADC在調(diào)制器輸出端使用稱為抽取的過(guò)程,降低采樣速率以換取更高的精度。它是通過(guò)數(shù)字低通濾波器完成的,相當(dāng)于時(shí)域平均。

由于技術(shù)達(dá)到轉(zhuǎn)換結(jié)果的方式存在差異,因此基于 SAR 的文檔將參考采樣頻率 (f樣本),而Σ-Δ數(shù)據(jù)手冊(cè)將側(cè)重于輸出數(shù)據(jù)速率(ODR)。我們將引導(dǎo)讀者區(qū)分兩者,因?yàn)槲覀兏敿?xì)地討論了有關(guān)時(shí)間的架構(gòu)。

440415-fig-02.svg?h=270&hash=70C029221E08784936E40264F48989CE&imgver=1

圖2.A SAR (?樣本) 與西格瑪增量 (ODR)。

對(duì)于在多個(gè)通道上執(zhí)行一個(gè)轉(zhuǎn)換的多路復(fù)用ADC,在所有通道上執(zhí)行轉(zhuǎn)換所需的時(shí)間(包括設(shè)置時(shí)間等)稱為吞吐速率。

信號(hào)鏈的第一個(gè)時(shí)序考慮因素是偏置/激勵(lì)傳感器和為信號(hào)鏈上電所需的時(shí)間。電壓和電流源必須打開(kāi),傳感器偏置,并考慮啟動(dòng)時(shí)間規(guī)格。例如,對(duì)于基準(zhǔn)電壓引腳上的特定負(fù)載電容,AD4130-8片內(nèi)基準(zhǔn)電壓源的開(kāi)啟時(shí)間為280 μs。片內(nèi)偏置電壓可用于激勵(lì)傳感器,其相關(guān)啟動(dòng)時(shí)間為每nF3.7 μs,但這取決于連接到模擬輸入引腳的電容量。

在研究信號(hào)鏈中的上電時(shí)間后,我們需要考慮時(shí)序因素,具體取決于ADC架構(gòu)。我們將從本文的下一部分開(kāi)始,重點(diǎn)介紹在超低功耗應(yīng)用中使用以Σ-Δ ADC為核心的測(cè)量信號(hào)鏈,以及與此類ADC相關(guān)的重要時(shí)序考慮因素。SAR和Σ-Δ信號(hào)鏈之間會(huì)有一些重疊,這會(huì)影響時(shí)序,例如使用旨在最小化微控制器交互時(shí)間的技術(shù)來(lái)實(shí)現(xiàn)系統(tǒng)級(jí)功耗的改進(jìn)。當(dāng)我們進(jìn)入SAR ADC信號(hào)鏈時(shí),這些將得到強(qiáng)調(diào)。

使用Σ-Δ型ADC時(shí)的信號(hào)鏈時(shí)序考慮因素

如果選擇的ADC是Σ-Δ而不是SAR,則需要考慮一組特定的時(shí)序考慮因素。在研究信號(hào)鏈時(shí),需要探索的主要領(lǐng)域是模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序,如圖1所示。

模擬前端時(shí)序注意事項(xiàng)

我們將從模擬前端(AFE)開(kāi)始,分別關(guān)注這三個(gè)模塊。AFE可能因設(shè)計(jì)類型而異,但有一些共同的方面可以適用于大多數(shù)電路。

440415-fig-03.svg?h=270&hash=5CA393938B2FF3AD24A5D2DE8BE0EB4E&imgver=1

圖3.AFE Σ-Δ 時(shí)序注意事項(xiàng)。

AD4130-8是精密低功耗信號(hào)鏈產(chǎn)品組的一部分,專門(mén)設(shè)計(jì)具有豐富的特性,可在降低功耗的同時(shí)實(shí)現(xiàn)高性能。其中一些特性包括板載FIFO、智能通道序列器和占空比。

AD4130-8是ADI公司最低功耗Σ-Δ型ADC??紤]到它包含許多關(guān)鍵的片上信號(hào)鏈構(gòu)建模塊,例如片內(nèi)基準(zhǔn)電壓源、可編程增益放大器(PGA)、多路復(fù)用器和傳感器激勵(lì)電流或傳感器偏置電壓,超低電流令人印象深刻。

當(dāng)我們考慮該器件的AFE時(shí),它由一個(gè)片上PGA組成,使模擬輸入電流最小化,這消除了對(duì)外部放大器驅(qū)動(dòng)輸入的需求。過(guò)采樣后跟數(shù)字濾波器可確保帶寬由數(shù)字濾波器主導(dǎo)。AD4130-8提供多種片內(nèi)sinc3和sinc4濾波器以及設(shè)計(jì)用于抑制50 Hz和60 Hz噪聲的濾波器。sinc3和sinc4數(shù)字濾波器需要補(bǔ)充外部抗混疊濾波器。該抗混疊濾波器的目的是限制輸入信號(hào)的帶寬量。這是為了確保噪聲(例如,在fMOD(調(diào)制器頻率)下的變化率下不會(huì)混疊到通帶和轉(zhuǎn)換結(jié)果中。

440415-fig-04.svg?h=270&hash=2942C54FD991C907169CDF4D9A6E95A6&imgver=1

圖4.AD4130 Σ-Δ簡(jiǎn)化了系統(tǒng)模塊。

440415-fig-05.svg?h=270&hash=B903EB2BB122E33C234972E830D2B6D7&imgver=1

圖5.外部和內(nèi)部濾波組合的模擬。

抗混疊濾波器

可以使用高階抗混疊濾波器,但通常使用一階單極點(diǎn)低通濾波器來(lái)滿足要求。濾波器基于對(duì)目標(biāo)信號(hào)進(jìn)行采樣而設(shè)計(jì),公式1規(guī)定濾波器帶寬為3 dB:

440415-eq-01.svg?la=en&imgver=1

當(dāng)選擇電容值和電阻值時(shí),較高的電阻更理想,但可能會(huì)增加噪聲,而較低的電容值達(dá)到一個(gè)限值,在此限值之后,引腳電容與外部電容的比值變得相關(guān)。

重要的是要知道電路充電所需的時(shí)間,具體取決于該電容器上可以看到的最大電壓階躍。

440415-fig-06.svg?h=270&hash=F24844C5DCF91A7ACFD8A790A3C19447&imgver=1

圖6.一階低通抗混疊濾波器。

在電容器上看到的電壓將隨時(shí)間變化,變化率為

440415-eq-02.svg?la=en&imgver=1

VC= 某個(gè)時(shí)間點(diǎn)電容器兩端的電壓 VS = 施加的電源電壓

t = 時(shí)間

440415-fig-07.svg?h=270&hash=FF32EE6A7BABAEF9D8DF8A64F5AAE741&imgver=1

圖7.響應(yīng)1 V滿量程階躍變化的一階低通濾波器建立時(shí)間。

上電時(shí),VS,步長(zhǎng)可以等于ADC的整個(gè)輸入電壓范圍(±V裁判/增益)。

圖7顯示,在4次常數(shù)(τ = R × C)之后,信號(hào)達(dá)到0.98 × VS.所需時(shí)間常數(shù)的數(shù)量可以通過(guò)步長(zhǎng)之比V的自然對(duì)數(shù)計(jì)算得出S.

440415-eq-03.svg?la=en&imgver=2

NT是輸入建立到LSB的一半以內(nèi)時(shí)等待的時(shí)間常數(shù)數(shù)(VHALF_LSB)的ADC輸入電壓范圍。五世HALF_LSB在前面的公式中可以根據(jù)所需的電壓精度進(jìn)行代入。如果系統(tǒng)設(shè)計(jì)人員希望解析到半LSB以內(nèi),對(duì)于具有N位分辨率和內(nèi)部PGA增益= 1的雙極性輸入ADC,則為:

440415-eq-04.svg?la=en&imgver=2

解析到實(shí)際輸入電壓 t 所需的時(shí)間ACQ變?yōu)闀r(shí)間常數(shù)數(shù)乘以 τ,等于 RC:

440415-eq-05.svg?la=en&imgver=1

傳統(tǒng)上,在多路復(fù)用ADC的通道之間切換時(shí),通道之間的大電壓擺幅(一個(gè)通道為負(fù)滿量程,下一個(gè)通道為正滿量程)將需要類似的計(jì)算。AD4130-8通過(guò)實(shí)現(xiàn)低功耗片內(nèi)預(yù)充電緩沖器解決了這一問(wèn)題,該緩沖緩沖器在通道之間切換時(shí)導(dǎo)通。這確保了在最快的數(shù)據(jù)速率下,切換通道后的第一次轉(zhuǎn)換將被正確轉(zhuǎn)換。還有一個(gè)片內(nèi)PGA,設(shè)計(jì)用于提供完整的共模輸入范圍,這為系統(tǒng)設(shè)計(jì)人員提供了更大的裕量來(lái)應(yīng)對(duì)廣泛變化的共模電壓。這對(duì)于測(cè)量信號(hào)很有用,但在最壞的情況下,一個(gè)通道可能處于負(fù)滿量程,而下一個(gè)通道可能處于正滿量程。

440415-fig-08.svg?h=270&hash=6DDC2AE93EEDD47F698F15689B3C85B4&imgver=1

圖8.圖為帶有低通濾波器的隔離式AD4130-8電路。

示例:模擬前端低通濾波器

圖8中的示例顯示了一個(gè)惠斯通電橋傳感器,對(duì)于略低于16 kHz的24位ADC,具有–3 dB濾波。

R = 1 kΩ, C = 0.01 μF,帶 V裁判= 2.5 V,PGA增益設(shè)置為1:

圖8中的單端濾波器顯示主傳感器R = 1 kΩ和C = 0.01 μF:

440415-eq-06.svg?la=en&imgver=1

圖8中的差分信號(hào)濾波器顯示主傳感器R = 1 kΩ和C = 0.1 μF。有關(guān)公式的詳細(xì)信息,請(qǐng)參閱 MT-070:

440415-eq-07.svg?la=en&imgver=1

由于差分傳感器時(shí)間常數(shù)主導(dǎo)單端值,它將決定整個(gè)系統(tǒng)的計(jì)算:

440415-eq-08.svg?la=en&imgver=1

此時(shí),系統(tǒng)設(shè)計(jì)人員需要允許濾波器在上電時(shí)收集樣本之前從外部建立。這可以通過(guò)丟棄樣本在數(shù)字域中完成,或者可以延遲樣本瞬間以考慮這種充電。

設(shè)計(jì)濾波器時(shí),電阻和電容值可能與前面所示的值不同。系統(tǒng)設(shè)計(jì)人員可以使用LTspice對(duì)濾波器和AD4130-8一起進(jìn)行建模。LTspice還可用于對(duì)系統(tǒng)或信號(hào)鏈進(jìn)行建模,如圖9所示,我們通過(guò)改變R2來(lái)仿真RTD行為。?

440415-fig-09.svg?h=270&hash=01AA98F0B982E799B240E2BAABC351E6&imgver=1

圖9.LTspice中RTD (R2)電路的仿真。

ADC 時(shí)序考慮因素

回想一下輸出數(shù)據(jù)速率是Σ-Δ型ADC時(shí)序的參考方式,讓我們研究與此類ADC相關(guān)的內(nèi)部時(shí)序。

440415-fig-10.svg?h=270&hash=BCCD6D62A0A140ED02CBA56E9D62C9C6&imgver=1

圖 10.Σ-Δ型ADC時(shí)序考慮因素。

這種類型的轉(zhuǎn)換器以高采樣速率對(duì)具有低分辨率(1位)ADC的模擬信號(hào)進(jìn)行數(shù)字化處理。通過(guò)將過(guò)采樣技術(shù)與噪聲整形和數(shù)字濾波結(jié)合使用,可以提高有效分辨率。

SPI寫(xiě)入數(shù)字寄存器允許用戶控制AD4130-8的過(guò)采樣和抽取率。調(diào)制器采樣率(f國(guó)防部) 是固定的。FS值實(shí)質(zhì)上改變了數(shù)字濾波器用于獲得結(jié)果的采樣數(shù)量(AD4130-8以16為增量)。改變FS字會(huì)改變每個(gè)ADC結(jié)果的過(guò)采樣調(diào)制時(shí)鐘數(shù)。

440415-fig-11.svg?h=270&hash=77E1CC63E77A9758FF158859B68D5B28&imgver=2

圖 11.抽取。

由于抽取降低了ADC輸出端的有效采樣速率,因此可以實(shí)現(xiàn)更高的精度。抽取可以看作是去除過(guò)采樣過(guò)程引入的冗余信號(hào)信息的方法。使用的抽取越多(數(shù)字濾波器計(jì)算中包含的樣本越多),所述數(shù)字濾波器實(shí)現(xiàn)的精度就越高,但輸出數(shù)據(jù)速率越慢。

440415-eq-09.svg?la=en&imgver=1

哪里:

f模數(shù)轉(zhuǎn)換器是輸出數(shù)據(jù)速率

f國(guó)防部是母時(shí)鐘頻率

FS是用于控制抽取率的乘數(shù)

過(guò)濾器延遲

當(dāng)使能多個(gè)通道時(shí),數(shù)據(jù)手冊(cè)輸出數(shù)據(jù)速率或ODR(f模數(shù)轉(zhuǎn)換器),并且數(shù)據(jù)吞吐率更加復(fù)雜。這是由于切換通道時(shí)數(shù)字濾波器的延遲。數(shù)字濾波器建立所需的時(shí)間取決于sinc濾波器類型。圖12顯示,sinc3濾波器的第一次轉(zhuǎn)換將需要三個(gè)轉(zhuǎn)換周期,直到達(dá)到相當(dāng)于模擬輸入的數(shù)字。sinc4濾波器的第一次轉(zhuǎn)換將需要四個(gè)轉(zhuǎn)換周期。該 t解決是考慮多路復(fù)用器開(kāi)關(guān)的用戶可編程建立時(shí)間。濾波器階數(shù)越高,噪聲越低,但缺點(diǎn)是濾波器建立所需的轉(zhuǎn)換周期數(shù)。

440415-fig-12.svg?h=270&hash=06E80A0FF44A9C5E3B7871C1A1E11BF3&imgver=1

圖 12.篩選器延遲。

數(shù)字接口時(shí)序注意事項(xiàng)

為了幫助理解AD4130等Σ-Δ型ADC的數(shù)字接口時(shí)序,可通過(guò)ADI軟件工具ACE提供模型。計(jì)時(shí)工具是集成到 ACE 軟件中的多個(gè)軟件工具的一部分。有一個(gè)時(shí)序器時(shí)序圖和一個(gè)FIFO時(shí)序圖來(lái)幫助理解這些配置。

440415-fig-13.svg?h=270&hash=44F35D0EECABB4B41245E779B3249FF0&imgver=1

圖 13.AFE Σ-Δ數(shù)字接口時(shí)序注意事項(xiàng)。

AD4130-8時(shí)序控制器允許不同的輸入通道具有不同的數(shù)字濾波器和建立配置及時(shí)序。計(jì)時(shí)工具簡(jiǎn)化了計(jì)算何時(shí)可以讀取數(shù)據(jù)的過(guò)程。

當(dāng)啟用多個(gè)通道時(shí),用戶不應(yīng)錯(cuò)誤地讀取已建立的通道ODR并除以啟用的通道數(shù)以計(jì)算吞吐速率,因?yàn)檫@不考慮數(shù)字濾波器延遲。在計(jì)算吞吐速率(有效ODR與數(shù)據(jù)手冊(cè)O(shè)DR)時(shí),應(yīng)考慮濾波器延遲。當(dāng)啟用多個(gè)通道時(shí),需要計(jì)算初始建立(tSETTLE)以及內(nèi)部轉(zhuǎn)換周期數(shù)(t1st_CONV_IDEAL),如圖14所示。

440415-fig-14.svg?h=270&hash=8758AB6F536C518B6AA807DB53ED7F56&imgver=1

圖 14.第一轉(zhuǎn)換輸出數(shù)據(jù)速率,包括濾波器延遲。

如果所有通道都具有相同的濾波器和建立配置,并且任何通道上都沒(méi)有重復(fù)轉(zhuǎn)換,則系統(tǒng)的吞吐速率變?yōu)椋?/p>

440415-eq-10.svg?la=en&imgver=1

哪里

CHs = 是否啟用的通道數(shù)

t1ST_CNV_IDEAL= 是轉(zhuǎn)換時(shí)間,包括濾波器延遲

t解決= 數(shù)字控制的時(shí)序參數(shù),可以擴(kuò)展,但具有最短的可編程時(shí)間,以考慮多路復(fù)用器建立

吞吐率可以通過(guò)查看1CNV_ODR時(shí)間的總和來(lái)計(jì)算,即圖 14 中綠色方塊之間的時(shí)間。

440415-eq-11.svg?la=en&imgver=1

示例:壓力傳感器信號(hào)鏈時(shí)序

440415-fig-15.svg?h=270&hash=09076485CE4A3CEF85202BBE24F0431E&imgver=2

圖 15.簡(jiǎn)化的壓力傳感器系統(tǒng)框圖。

如果我們想設(shè)計(jì)一個(gè)具有多個(gè)壓力傳感器的系統(tǒng),如圖15中的壓力傳感器所示,并帶有一個(gè)溫度傳感器

問(wèn)題A:每個(gè)AD4130-8可以在系統(tǒng)中部署多少個(gè)壓力傳感器?

問(wèn)題B:如果壓力傳感器的電壓輸出范圍為3 mV/V,我們可以期待什么分辨率?

問(wèn)題C:如果工廠中的一條生產(chǎn)線需要至少14位的有效分辨率來(lái)滿足動(dòng)態(tài)范圍系統(tǒng)的需求,那么系統(tǒng)需要多少個(gè)稱重傳感器?

A部分

第 1 步:選擇增益

影音DD= 1.8 V. 參考在+ 到 參考在– = 1.8 V

稱重傳感器在3 mV/V時(shí)的1.8 V激勵(lì)將導(dǎo)致每個(gè)稱重傳感器的最大輸出為5.4 mV。

PGA 的最大增益 = 128。

ADC輸入端的輸入電壓為5.4 mV×128 = 0.7 V,完全在1.8 V范圍內(nèi)。PGA增益128是正確的使用增益。

步驟 2:選擇 FS 值

我們想選擇帶有 sinc3 過(guò)濾器和 FS = 1 的最快設(shè)置。

440415-fig-16.svg?h=270&hash=C3F38ACDF0F81E17D2E32758242AA274&imgver=1

圖 16.計(jì)算 t 的總和1CNV_ODR使用計(jì)時(shí)工具。

步驟 3:使用一個(gè)通道的吞吐率計(jì)算系統(tǒng)中的通道數(shù)

1CNV_ODR = (1/1.667 毫秒) 600 SPS。

吞吐率 = 600 SPS/Nch。

1CNV_ODR = 具有相同配置且無(wú)重復(fù)轉(zhuǎn)換的多通道系統(tǒng)中單個(gè)通道的吞吐率。

可在 60 SPS 下對(duì) 10 個(gè)通道進(jìn)行采樣。

答案 A:每個(gè)系統(tǒng)有 9 個(gè)稱重傳感器。

第 4 步:使用數(shù)據(jù)手冊(cè)有效分辨率表

另一點(diǎn)需要考慮的是,在查看噪聲和有效分辨率表時(shí),計(jì)算需要基于FS濾波器值,而不是吞吐率。此處列出的 ODR 是單個(gè)通道上的已結(jié)算通道 ODR。

440415-fig-17.svg?h=270&hash=1DD282974D0FEA382849027A36C373E3&imgver=1

圖 17.FS 詞與增益。

系統(tǒng)設(shè)計(jì)人員在解釋數(shù)據(jù)手冊(cè)時(shí)需要小心。啟用多個(gè)通道時(shí),SPS 中的吞吐率會(huì)降低。讀者可能會(huì)錯(cuò)誤地解釋數(shù)據(jù)手冊(cè)中的分辨率表,并認(rèn)為可以實(shí)現(xiàn)更高的分辨率。使用穩(wěn)定通道ODR時(shí),F(xiàn)S的變化會(huì)導(dǎo)致過(guò)采樣和抽取的增加,從而減慢系統(tǒng)速度以實(shí)現(xiàn)更高的精度。在啟用多個(gè)通道的情況下,SPS(吞吐量)中每個(gè)ADC通道的讀取速度下降是由于在多個(gè)通道上采樣。它不是由過(guò)采樣的增加引起的;因此,分辨率沒(méi)有增加。

440415-fig-18.svg?h=270&hash=DE8173C3D9D0CB35C13A401861AA6DF2&imgver=1

圖 18.分辨率與增益數(shù)據(jù)手冊(cè)的關(guān)系表

B部分

如果我們查看數(shù)據(jù)手冊(cè)中的表格,我們會(huì)看到FS = 1和增益= 128的有效分辨率為11.7位。

答案 B:11.7 位。

C部分

為了解決 C 問(wèn)題,我們需要回到 A 部分的幾個(gè)步驟:

步驟 2:選擇 FS 值

這一次,我們根據(jù)分辨率要求選擇 FS 值。為了實(shí)現(xiàn) 14 位的有效分辨率,應(yīng)選擇 FS 為 3。

步驟 3:使用一個(gè)通道的吞吐率計(jì)算系統(tǒng)中的通道數(shù)

440415-fig-19.svg?h=270&hash=9D51BF929C8C3B1EA8DFFDE980D43BF3&imgver=1

圖 19.使用時(shí)序工具更改濾波器類型和FS值,并讀取包括濾波器延遲在內(nèi)的第一次轉(zhuǎn)換的輸出數(shù)據(jù)速率。

我們可以使用定時(shí)AFM來(lái)實(shí)現(xiàn)所需的分辨率(1/4.167 μs)。

240 SPS/Nch = 吞吐率。

我們可以在此數(shù)據(jù)速率下使用四個(gè)通道。

答案C:三個(gè)通道。

占空比

有些系統(tǒng)具有較低的吞吐率和較高的輸出數(shù)據(jù)速率,例如運(yùn)行狀況監(jiān)視設(shè)備,其中主機(jī)控制器會(huì)在大部分時(shí)間將系統(tǒng)置于待機(jī)模式并定期轉(zhuǎn)換。AD4130-8提供占空比,允許用戶連續(xù)轉(zhuǎn)換,器件進(jìn)入待機(jī)模式,占空比的3/4或15/16,而器件轉(zhuǎn)換占空比的1/4或1/16。活動(dòng)時(shí)間和待機(jī)時(shí)間是用戶選擇的設(shè)置的功能。

440415-fig-20.svg?h=270&hash=E8039398660B7A42D2442539929D245B&imgver=1

圖 20.占空比。

AD4130-8還集成了一個(gè)SYNC引腳,允許用戶確定性地控制何時(shí)在預(yù)選數(shù)量的通道上進(jìn)行轉(zhuǎn)換。該器件還可配置為在降低電流待機(jī)模式下工作,啟動(dòng)轉(zhuǎn)換序列,保持降低電流狀態(tài),在多個(gè)通道上進(jìn)行轉(zhuǎn)換,并在轉(zhuǎn)換完成后返回待機(jī)模式。

示例:?jiǎn)⒂谜伎毡?/p>

采用與前面的壓力傳感器信號(hào)鏈?zhǔn)纠嗤脑O(shè)置,吞吐速率= 600 SPS/Nch,啟用兩個(gè)通道,ODR變?yōu)?00 SPS,而采用3 V電源時(shí)平均電流為28.7 μA(見(jiàn)圖21)。

440415-fig-21.svg?h=270&hash=4E78C3505BCEC3BFBA8AEA31688C395E&imgver=1

圖 21.啟用占空比之前的吞吐時(shí)間和電流。

啟用占空比1/16后,吞吐速率變?yōu)?4.489 SPS,而平均電流變?yōu)?.088 μA(40.834 ms;見(jiàn)圖22)。

440415-fig-22.svg?h=270&hash=ACE1E647FF22EBC9E1A2511F37F4DE09&imgver=1

圖 22.啟用占空比后的吞吐時(shí)間和電流。

先進(jìn)先出

AD4130-8內(nèi)置FIFO。FIFO通過(guò)緩沖轉(zhuǎn)換并為微控制器或主機(jī)控制器提供在等待轉(zhuǎn)換時(shí)進(jìn)入低功耗狀態(tài)的機(jī)會(huì)來(lái)降低系統(tǒng)功耗。這里最大的時(shí)序考慮因素是確保主機(jī)在連續(xù)轉(zhuǎn)換的同時(shí)足夠快地回讀FIFO,以避免錯(cuò)過(guò)轉(zhuǎn)換。

用戶可以在收集指定數(shù)量的樣本(也稱為水印)后定期讀取FIFO。當(dāng)達(dá)到所需數(shù)量的樣本時(shí),中斷可用,主機(jī)將讀回FIFO。需要清空 FIFO 以清除中斷。用戶有一個(gè)預(yù)定義的時(shí)間段來(lái)從FIFO回讀數(shù)據(jù)。使用的 SCLK 頻率將決定在不丟失轉(zhuǎn)換的情況下可以讀取多少數(shù)據(jù)。

ACE軟件定時(shí)工具允許用戶改變SCLK頻率或使用門(mén)控時(shí)鐘來(lái)通知用戶在設(shè)計(jì)系統(tǒng)時(shí)何時(shí)需要降低水印水平。例如,先進(jìn)先出回讀。

以最大 ODR 2400 kSPS 運(yùn)行的連續(xù)單通道測(cè)量為例。如果水位線級(jí)別設(shè)置為 256 并且我們嘗試回讀,我們有 729.2 μs 的時(shí)間來(lái)回讀 FIFO,而不會(huì)錯(cuò)過(guò)轉(zhuǎn)換。用戶需要回讀 4112 位。該工具通知用戶,為了讀回FIFO并且不錯(cuò)過(guò)轉(zhuǎn)換,則需要5.64 MHz的主機(jī)SPI時(shí)鐘頻率。這打破了器件的5 MHz最大規(guī)格,并出現(xiàn)錯(cuò)誤,允許用戶修改其水印以避免違反規(guī)格。

pYYBAGOX8qqAOmETAADc0xb1s8E352.jpg?h=270&hash=B6662CE76915FF3282013F9D648ED92A&imgver=1

圖 23.AD4130-8 ACE軟件FIFO回讀窗口和警報(bào)。

主題 時(shí)序影響 低功耗信號(hào)鏈影響
信號(hào)鏈上電 延遲啟動(dòng)每個(gè)塊 適用于所有信號(hào)鏈
抗鋸齒濾波 可能存在影響轉(zhuǎn)換結(jié)果的延遲 AD4130-8切換通道時(shí)的預(yù)充電濾波器
Sinc 濾波器延遲 多路復(fù)用系統(tǒng)的吞吐率受到影響 多路復(fù)用可提高節(jié)能效果 (μA/通道)
占空比 占空比時(shí)吞吐率降低 平均電流成比例下降
先進(jìn)先出 需要注意避免錯(cuò)過(guò)轉(zhuǎn)化 主機(jī)控制器可以進(jìn)入低功耗狀態(tài)

使用Σ-Δ型ADC時(shí),我們可以看到需要考慮許多權(quán)衡、時(shí)序因素和特性。本文第2部分將探討SAR ADC技術(shù)以及影響基于SAR ADC的系統(tǒng)時(shí)序的因素和特性。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2542

    文章

    50300

    瀏覽量

    750260
  • SAR
    SAR
    +關(guān)注

    關(guān)注

    3

    文章

    409

    瀏覽量

    45823
  • adc
    adc
    +關(guān)注

    關(guān)注

    97

    文章

    6351

    瀏覽量

    543411
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    深入分析AD4134 精密ADC信號(hào)設(shè)計(jì)

    精密信號(hào)設(shè)計(jì)人員面臨著滿足中等帶寬應(yīng)用中噪聲性能要求的挑戰(zhàn),最后往往要在噪聲性能和精度之間做出權(quán)衡。
    的頭像 發(fā)表于 03-17 09:53 ?1.1w次閱讀

    精密信號(hào)調(diào)理研討會(huì)問(wèn)答精選

    精密信號(hào)調(diào)理研討會(huì)介紹了一些基本的前端信號(hào)調(diào)理模塊產(chǎn)生的誤差源,并提供能夠節(jié)約成本、縮短開(kāi)發(fā)時(shí)間的實(shí)際操作建議。同時(shí)還介紹了如何注意這些誤差源,并采取最佳做法以防止資金的浪費(fèi),加快開(kāi)發(fā)和上市時(shí)間
    發(fā)表于 10-25 15:54

    用于空間受限應(yīng)用的低功耗精密數(shù)據(jù)采集信號(hào)

    用于空間受限應(yīng)用的低功耗精密數(shù)據(jù)采集信號(hào)
    發(fā)表于 05-27 15:16

    ADI精密信號(hào)的具體應(yīng)用

    信號(hào)設(shè)計(jì)中,工程師總是會(huì)遇到這樣那樣的挑戰(zhàn),在不斷的權(quán)衡中艱難取舍、甚至妥協(xié)讓步,以創(chuàng)建更優(yōu)質(zhì)的解決方案!對(duì)此,為了讓設(shè)計(jì)過(guò)程盡量簡(jiǎn)化,讓工程師們能夠更加輕松的找到創(chuàng)新辦法,ADI特別推出了精密技術(shù)
    的頭像 發(fā)表于 06-30 12:01 ?1676次閱讀

    使用SAR ADC構(gòu)建低功耗精密信號(hào)應(yīng)用最重要時(shí)序因素有哪些?

    本文介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度時(shí),所涉及的信號(hào)在模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口
    的頭像 發(fā)表于 11-23 20:15 ?799次閱讀

    模擬前端時(shí)序、ADC時(shí)序和數(shù)字接口時(shí)序中的信號(hào)考慮因素

    本文介紹了在低功耗系統(tǒng)中降低功耗同時(shí)保持測(cè)量和監(jiān)控應(yīng)用所需的精度的時(shí)序因素和解決方案。它解釋了當(dāng)所選ADC是逐次逼近寄存器(SAR)ADC時(shí)影響時(shí)序
    的頭像 發(fā)表于 12-13 11:20 ?1521次閱讀
    模擬前端<b class='flag-5'>時(shí)序</b>、ADC<b class='flag-5'>時(shí)序</b>和數(shù)字接口<b class='flag-5'>時(shí)序</b>中的<b class='flag-5'>信號(hào)</b><b class='flag-5'>鏈</b>考慮<b class='flag-5'>因素</b>

    低功耗精密數(shù)據(jù)采集信號(hào)適用于空間受限的應(yīng)用

    本文提出一種低功耗精密數(shù)據(jù)采集系統(tǒng) 全差分和單端輸入信號(hào)配置解決方案, 重點(diǎn)介紹其關(guān)鍵設(shè)計(jì)注意事項(xiàng),并演示如何 為空間受限的應(yīng)用實(shí)現(xiàn)最佳性能。這 此處介紹的低功耗
    的頭像 發(fā)表于 01-08 15:36 ?843次閱讀
    <b class='flag-5'>低功耗</b><b class='flag-5'>精密</b>數(shù)據(jù)采集<b class='flag-5'>信號(hào)</b><b class='flag-5'>鏈</b>適用于空間受限的應(yīng)用

    適用于低功耗信號(hào)應(yīng)用的功率優(yōu)化技術(shù)

    本文介紹用于在低功耗信號(hào)應(yīng)用中實(shí)現(xiàn)優(yōu)化能效比的精密低功耗信號(hào)
    的頭像 發(fā)表于 06-13 11:19 ?663次閱讀
    適用于<b class='flag-5'>低功耗</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>鏈</b>應(yīng)用的功率優(yōu)化技術(shù)

    如何改進(jìn)精密ADC信號(hào)設(shè)計(jì)

    精密ADC信號(hào)設(shè)計(jì)是現(xiàn)代電子系統(tǒng)中非常重要的一部分,它能夠?qū)⒛M信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),以便在數(shù)字
    的頭像 發(fā)表于 06-18 09:33 ?872次閱讀

    適用于低功耗信號(hào)應(yīng)用的功率優(yōu)化技術(shù)

    本文介紹用于在低功耗信號(hào)應(yīng)用中實(shí)現(xiàn)優(yōu)化能效比的精密低功耗信號(hào)
    的頭像 發(fā)表于 07-08 11:13 ?634次閱讀
    適用于<b class='flag-5'>低功耗</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>鏈</b>應(yīng)用的功率優(yōu)化技術(shù)

    低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案

    本文將介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿足測(cè)量和監(jiān)控應(yīng)用的要求。
    的頭像 發(fā)表于 07-11 16:16 ?608次閱讀
    <b class='flag-5'>低功耗</b>系統(tǒng)在降<b class='flag-5'>低功耗</b>的同時(shí)保持精度所涉及的<b class='flag-5'>時(shí)序</b><b class='flag-5'>因素</b>和解決方案

    低功耗精密信號(hào)應(yīng)用最重要時(shí)序因素有哪些

    本文將介紹低功耗系統(tǒng)在降低功耗的同時(shí)保持精度所涉及的時(shí)序因素和解決方案,以滿足測(cè)量和監(jiān)控應(yīng)用的要求。
    的頭像 發(fā)表于 07-11 16:14 ?606次閱讀
    <b class='flag-5'>低功耗</b><b class='flag-5'>精密信號(hào)</b><b class='flag-5'>鏈</b>應(yīng)用<b class='flag-5'>最重要</b>的<b class='flag-5'>時(shí)序</b><b class='flag-5'>因素</b>有哪些

    精密信號(hào)設(shè)計(jì)更容易

    電子發(fā)燒友網(wǎng)站提供《讓精密信號(hào)設(shè)計(jì)更容易.pdf》資料免費(fèi)下載
    發(fā)表于 11-23 15:54 ?0次下載
    讓<b class='flag-5'>精密信號(hào)</b><b class='flag-5'>鏈</b>設(shè)計(jì)更容易

    國(guó)產(chǎn)精密信號(hào)產(chǎn)品完整解決方案,軟硬件兼容TI和ADI

    國(guó)產(chǎn)精密信號(hào)產(chǎn)品完整解決方案,軟硬件兼容TI和ADI
    的頭像 發(fā)表于 08-19 09:58 ?289次閱讀
    國(guó)產(chǎn)<b class='flag-5'>精密信號(hào)</b><b class='flag-5'>鏈</b>產(chǎn)品完整解決方案,軟硬件兼容TI和ADI

    什么是精密信號(hào)μModule技術(shù)

    、分立線性、精密信號(hào)模塊。本文將說(shuō)明ADI公司的精密信號(hào)μModule解決方案如何通過(guò)系統(tǒng)級(jí)封裝(SiP)技術(shù)實(shí)現(xiàn)異構(gòu)集成,并通過(guò)為系
    的頭像 發(fā)表于 10-23 14:05 ?70次閱讀
    什么是<b class='flag-5'>精密信號(hào)</b><b class='flag-5'>鏈</b>μModule技術(shù)