0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

各種疊層結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)展示

dytfki8u8yql ? 來源:電子技術(shù)控 ? 作者:電子技術(shù)控 ? 2022-12-14 09:58 ? 次閱讀

硬件工程師剛接觸多層PCB的時(shí)候,很容易看暈。動(dòng)輒十層八層的,線路像蜘蛛網(wǎng)一樣。

今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種疊層結(jié)構(gòu)的PCB圖內(nèi)部架構(gòu)。

e3bbeba2-7b2b-11ed-8abf-dac502259ad0.png

01、高密度互聯(lián)板(HDI)的核心 在過孔

多層PCB的線路加工,和單層雙層沒什么區(qū)別,最大的不同在過孔的工藝上。

線路都是蝕刻出來的,過孔都是鉆孔再鍍銅出來的,這些做硬件開發(fā)的大家都懂,就不贅述了。

多層電路板,通常有通孔板、一階板、二階板、二階疊孔板這幾種。更高階的如三階板、任意層互聯(lián)板平時(shí)用的非常少,價(jià)格賊貴,先不多討論。

一般情況下,8位單片機(jī)產(chǎn)品用2層通孔板;32位單片機(jī)級(jí)別的智能硬件,使用4層-6層通孔板;LinuxAndroid級(jí)別的智能硬件,使用6層通孔至8一階HDI板;智能手機(jī)這樣的緊湊產(chǎn)品,一般用8層一階到10層2階電路板。

8層2階疊孔,高通驍龍624

02、最常見的通孔

只有一種過孔,從第一層打到最后一層。不管是外部的線路還是內(nèi)部的線路,孔都是打穿的,叫做通孔板。

e3fbed10-7b2b-11ed-8abf-dac502259ad0.png

通孔板和層數(shù)沒關(guān)系,平時(shí)大家用的2層的都是通孔板,而很多交換機(jī)和軍工電路板,做20層,還是通孔的。

用鉆頭把電路板鉆穿,然后在孔里鍍銅,形成通路。

這里要注意,通孔內(nèi)徑通常有0.2mm、0.25mm和0.3mm,但一般0.2mm的要比0.3mm的貴不少。因?yàn)殂@頭太細(xì)容易斷,鉆的也慢一些。多耗費(fèi)的時(shí)間和鉆頭的費(fèi)用,就體現(xiàn)在電路板價(jià)格上升上了。

03、高密度板(HDI板)的激光孔

e421602c-7b2b-11ed-8abf-dac502259ad0.png

這張圖是6層1階HDI板的疊層結(jié)構(gòu)圖,表面兩層都是激光孔,0.1mm內(nèi)徑。內(nèi)層是機(jī)械孔,相當(dāng)于一個(gè)4層通孔板,外面再覆蓋2層。

激光只能打穿玻璃纖維的板材,不能打穿金屬的銅。所以外表面打孔不會(huì)影響到內(nèi)部的其他線路。

激光打了孔之后,再去鍍銅,就形成了激光過孔。

04、2階HDI板 兩層激光孔

e4399228-7b2b-11ed-8abf-dac502259ad0.png

這張圖是一個(gè)6層2階錯(cuò)孔HDI板。平時(shí)大家用6層2階的少,大多是8層2階起。這里更多層數(shù),跟6層是一樣的道理。

所謂2階,就是有2層激光孔。

所謂錯(cuò)孔,就是兩層激光孔是錯(cuò)開的。

為什么要錯(cuò)開呢?因?yàn)殄冦~鍍不滿,孔里面是空的,所以不能直接在上面再打孔,要錯(cuò)開一定的距離,再打上一層的空。

6層二階=4層1階外面再加2層。

8層二階=6層1階外面再加2層。

05、疊孔板 工藝復(fù)雜價(jià)格更高

e466a574-7b2b-11ed-8abf-dac502259ad0.png

錯(cuò)孔板的兩層激光孔重疊在一起。線路會(huì)更緊湊。

需要把內(nèi)層激光孔電鍍填平,然后在做外層激光孔。價(jià)格比錯(cuò)孔更貴一些。

06、超貴的任意層互聯(lián)板 多層激光疊孔

就是每一層都是激光孔,每一層都可以連接在一起。想怎么走線就怎么走線,想怎么打孔就怎么打孔。

Layout工程師想想就覺得爽!再也不怕畫不出來了!

采購想想就想哭,比普通的通孔板貴10倍以上!

所以,也就只有iPhone這樣的產(chǎn)品舍得用了。其他手機(jī)品牌,沒聽說誰用過任意層互聯(lián)板。

總 結(jié)

e47a27fc-7b2b-11ed-8abf-dac502259ad0.png

最后放張圖,再仔細(xì)對比一下吧。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6026

    文章

    44456

    瀏覽量

    631027
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394934
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    4836

    瀏覽量

    96928

原文標(biāo)題:高端PCB板的內(nèi)部設(shè)計(jì)工藝

文章出處:【微信號(hào):電子技術(shù)控,微信公眾號(hào):電子技術(shù)控】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    一文詳解九PCB結(jié)構(gòu)

    PCB電路板是一種多層電路板,具有復(fù)雜的結(jié)構(gòu)和高性能特點(diǎn)。今天捷多邦就與大家一起拆解九PCB,一起了解九成板的
    的頭像 發(fā)表于 07-26 14:49 ?389次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP
    的頭像 發(fā)表于 07-23 11:36 ?893次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?393次閱讀

    什么是PCB?PCB設(shè)計(jì)原則

    對于信號(hào),通常每個(gè)信號(hào)都與內(nèi)電直接相鄰,與其他信號(hào)有有效的隔離,以減小串?dāng)_。在設(shè)計(jì)過程中,可以考慮多層參考地平面,以增強(qiáng)電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2095次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)原則

    PCB結(jié)構(gòu)與阻抗計(jì)算筆記分享

    1.PCB結(jié)構(gòu)與阻抗計(jì)算1.1.Core和PPPCB由Core和Prepreg(半固化片)組成。Core是覆銅板(通常是FR4—玻璃纖維&環(huán)氧基樹脂),Core的上下表面之間填充的
    的頭像 發(fā)表于 01-25 17:15 ?1w次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>結(jié)構(gòu)</b>與阻抗計(jì)算筆記分享

    PCB設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    良好的PCB設(shè)計(jì)能夠?yàn)楦咚傩盘?hào)回流提供完整的路徑,縮小信號(hào)環(huán)路面積,降低信號(hào)耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?526次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計(jì)優(yōu)化ESD性能設(shè)計(jì)

    PCB設(shè)計(jì)示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號(hào)回路面積過大,不僅產(chǎn)生了較強(qiáng)的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?311次閱讀

    各種結(jié)構(gòu)PCB圖內(nèi)部架構(gòu)設(shè)計(jì)

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構(gòu)圖,用立體圖形展示各種
    發(fā)表于 01-02 10:10 ?737次閱讀
    <b class='flag-5'>各種</b><b class='flag-5'>疊</b><b class='flag-5'>層</b><b class='flag-5'>結(jié)構(gòu)</b>的<b class='flag-5'>PCB</b><b class='flag-5'>圖內(nèi)部</b><b class='flag-5'>架構(gòu)</b>設(shè)計(jì)

    DDR電路的與阻抗設(shè)計(jì)!

    在8通孔板設(shè)計(jì)中,頂層信號(hào) L1 的參考平面為 L2,底層信號(hào) L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:48

    DDR電路的與阻抗設(shè)計(jì)

    在8通孔板設(shè)計(jì)中,頂層信號(hào) L1 的參考平面為 L2,底層信號(hào) L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:46

    怎樣通過安排來減少EMI問題?

    怎樣通過安排來減少EMI問題? 通過合理安排結(jié)構(gòu)可以顯著減少電磁干擾(EMI)問題。在本文中,我們將詳細(xì)探討
    的頭像 發(fā)表于 11-24 14:44 ?587次閱讀

    javaweb三架構(gòu)和mvc架構(gòu)

    JavaWeb三架構(gòu)和MVC架構(gòu)是當(dāng)前Web開發(fā)領(lǐng)域中常用的兩種架構(gòu)模式。 一、JavaWeb三架構(gòu)
    的頭像 發(fā)表于 11-22 16:41 ?1452次閱讀

    PCB設(shè)計(jì)的排布原則和常用層疊結(jié)構(gòu)知識(shí)

    確定多層PCB板的層疊結(jié)構(gòu)需要考慮較多的因素。從布線方面來說,層數(shù)越多越利于布線,但是制板成本和難度也會(huì)隨之增加。對于生產(chǎn)廠家來說,層疊結(jié)構(gòu)對稱與否是PCB板制造時(shí)需要關(guān)注的焦點(diǎn),所以
    發(fā)表于 11-22 15:29 ?820次閱讀

    PCB設(shè)計(jì)中的原則

    在進(jìn)行多層PCB的設(shè)計(jì)時(shí),PCB的層疊是其中一個(gè)非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號(hào)與地層相鄰
    的頭像 發(fā)表于 11-13 07:50 ?1536次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>疊</b><b class='flag-5'>層</b>原則

    PCBA電路板經(jīng)典設(shè)計(jì)多為偶數(shù)的原因

    在smt貼片工廠中從設(shè)計(jì)的PCB可以發(fā)現(xiàn),經(jīng)典的設(shè)計(jì)幾乎都是偶數(shù)而不是奇數(shù)
    的頭像 發(fā)表于 11-08 10:07 ?467次閱讀