0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB疊層當中的“假八層”是什么意思呢?

凡億PCB ? 來源:未知 ? 2022-12-15 07:40 ? 次閱讀

大家在進行PCB設計的時候都是需要對我們的板子選擇疊層方案的,一個好的層疊方案能使我們的信號質(zhì)量變好,板子性能也會更穩(wěn)定等等,大家可能或多或少的接觸過多層板,也就是兩層往上的板子,那么大家在做六層板的時候是否有聽過“假八層”的說法,“假八層”是什么意思呢?他到底是六層還是八層呢?我們在搞清楚這個問題之前需要先了解一下以下兩個知識點。

01 PCB的疊層知識

我們的PCB板通常是有芯板,銅箔,半固化片(又稱PP片)以及阻焊油組成的。

芯板:由銅箔、固態(tài)樹脂材料和玻璃纖維組成,制作PCB的基礎材料,具有一定的硬度及厚度,并且兩個表層都有銅箔。

半固化片(PP片):主要由樹脂和增強材料組成,增強材料又分為玻纖布、紙基、復合材料等幾種類型,而制作多層印制板所使用的半固化片(黏結(jié)片)大多是采用玻纖布做增強材料。

02 PCB的阻抗基礎知識

我們簡單了解完我們的板子組成之后,下面還需要了解一個知識點,那就是“阻抗”。隨著信號傳送速度迅猛的提高和高頻電路的廣泛應用,對印刷電路板也提出了更高的要求。印刷電路板提供的電路性能必須能夠使信號在傳輸過程中不發(fā)生反射現(xiàn)象,信號保持完整,降低傳輸損耗,起到匹配阻抗的作用,這樣才能得到完整、可靠、精確、無干擾、噪音的傳輸信號。阻抗匹配在高頻設計中是很重要的,阻抗匹配與否關系到信號的質(zhì)量優(yōu)劣 。而阻抗匹配的目的主要在于傳輸線上所有高頻的微波信號皆能到達負載點,不會有信號反射回源點。

通常影響我們阻抗的因素主要有板材,介電常數(shù),銅厚,阻焊油,線寬等等,如果是差分線那么差分線之間的距離也會影響阻抗。一般介質(zhì)厚度,差分線之間的間距和阻抗成正比關系,銅厚,線寬和阻抗成反比關系,一般阻焊油刷上去也會減小我們的阻抗值。

41c11da8-7c08-11ed-8abf-dac502259ad0.png

我們知道這些知識之后就可以進入主題了,什么是“假八層”:

41f1974e-7c08-11ed-8abf-dac502259ad0.png

上圖所示是一個1.6mm板厚六層板的疊層,他內(nèi)部有兩個芯板,一二層與五六層的pp片厚度為6.68mil,core厚度是9.84mil,芯板與芯板之間有三張pp片因此厚度達到了20.92mil,我們用此疊層設計PCB,如果我們板子上面有很多阻抗線的情況下這個時候我們經(jīng)過計算會發(fā)現(xiàn)表底層需要控50om單端的情況下線寬是11mil,100om差分其線寬線距為8.5mil/9mil,而內(nèi)層50om單端線寬達到了12.50mil,差分線寬線距為6.8mil/8mil,

這個線寬大小無疑增大了我們的設計難度,甚至很有可能設計不出來,所以我們可以通過更改疊層的方法實現(xiàn)降低線寬和滿足阻抗的要求,從上面介紹的阻抗知識當中我們了解到介質(zhì)厚度和阻抗值成正比關系,所以我們?nèi)绻獪p小表層的線寬則可以通過減少表層與第二層之間的pp片數(shù)量以及選用更薄的pp片類型來減小介質(zhì)厚度,此時介質(zhì)厚度減小,阻抗值也會隨之小,那么這時可以減小線寬來達到我們的目標阻抗值,由于疊層的對稱性所以底層也是通過此方法減小線寬。

第三層是參考第二層和第五層的,其中第三層離第二層GND平面比較近,第五層離第三層比較遠,我們主要是參考第二層GND平面,受第二層的影響多一點,所以我們可以通過更改芯板的類型減小core的值,介質(zhì)厚度減小了,第三層的相同線寬的情況下阻抗值越小,那么我們要達到目標阻抗值也是一樣減小線寬就可以了,這樣內(nèi)層也實現(xiàn)了減小線寬和滿足阻抗的要求了,第四層也是如此,但是這個時候我們會發(fā)現(xiàn),一二層和五六層之間的pp片都變薄了,芯板也變薄了,這個時候要達到目標板厚就只能在芯板與芯板之間增加厚度了,我們可以增加pp片的數(shù)量來達到增厚的目的,但是我們不能一直增加pp片的數(shù)量,一般最多只能用三張pp片,數(shù)量過多的情況下在板子壓合的時候板子會出現(xiàn)滑片的風險,我們上面已經(jīng)介紹了芯板和pp片的組成 ,都含有樹脂和玻璃纖維,但是芯板的兩側(cè)有各有一塊銅箔,我們可以在芯板與芯板之間再加一塊“芯板”來滿足我們的板厚要求,但是這塊“芯板”我們是把兩側(cè)的銅箔是去掉的。新的疊層如下圖所示

4209fb4a-7c08-11ed-8abf-dac502259ad0.png

(假八層)

這時我們發(fā)現(xiàn)表底層的50om單端線寬是5.7mil,100om差分線寬線距為4.1mil/8.2mil,內(nèi)層50om阻抗單端線寬5.3mil,100om差分間距為4.1mil/8.2mil

這個線寬對常規(guī)設計來說一般都是可以滿足的,那么我們可以對比一下這兩個疊層,你會發(fā)現(xiàn)他們之間的差異就是core是變薄了,然后一二層和五六層的pp片也變薄了,芯板和芯板之間多了一個兩側(cè)不帶銅箔的芯板,那么一般這種疊層我們稱之為“假八層”。

了解完他們之間的不同后那么我們也可以總結(jié)一下他們之間的優(yōu)缺點:

1、在需要阻抗的情況下,我們采用假八層的設計可以減小我們的設計線寬,從而滿足我們的設計要求。

2、在六層板疊層第三層和第四層走線的情況下采用假八層的設計可以減小第三層和第四層之間的串擾,因為第三層和第四層是相鄰層,都要走線的話,兩層之間太薄的情況下會產(chǎn)生串擾,影響信號質(zhì)量,所以我們假八層的設計加大了這兩者的距離,串擾會相對來說會比較小,但是我們也需要注意的是,有相鄰布線層的情況下,我們要采用”垂直布線”,即走線一層走水平的,另一層走垂直的。

3、由于材料的增加從而導致我們的成本也會相應的提高,假八層是比六層貴的,但是比八層便宜。

以上就是本次要介紹的知識點了,相信大家在閱讀完成之后對什么是假八層也有一個基本概念了。

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207421a076a-7c08-11ed-8abf-dac502259ad0.png ?分享點贊在看“三連”支持! 點擊“閱讀原文”查看更多干貨文章


原文標題:PCB疊層當中的“假八層”是什么意思呢?

文章出處:【微信公眾號:凡億PCB】歡迎添加關注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4307

    文章

    22852

    瀏覽量

    394848

原文標題:PCB疊層當中的“假八層”是什么意思呢?

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    一文詳解九PCB結(jié)構

    導電,通常由銅箔制成。這些導電用于承載電路信號和電流。 2.絕緣:在導電之間,有八層
    的頭像 發(fā)表于 07-26 14:49 ?379次閱讀

    PCB多層板為什么都是偶數(shù)?奇數(shù)不行嗎?

    一站式PCBA智造廠家今天為大家講講pcb設計為偶數(shù)的原因有哪些?PCB
    的頭像 發(fā)表于 07-03 09:36 ?375次閱讀

    什么是PCBPCB設計原則

    對于信號,通常每個信號都與內(nèi)電直接相鄰,與其他信號有有效的隔離,以減小串擾。在設計過程中,可以考慮多層參考地平面,以增強電磁吸收能力。
    的頭像 發(fā)表于 04-10 16:02 ?2078次閱讀
    什么是<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>?<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計原則

    PCB設計優(yōu)化ESD性能設計

    良好的PCB設計能夠為高速信號回流提供完整的路徑,縮小信號環(huán)路面積,降低信號耦合靜電放電噪聲干擾的能力。良好的PCB
    發(fā)表于 01-19 10:00 ?525次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設計優(yōu)化ESD性能設計

    探討PCB八層板與“八層板”的差異及優(yōu)劣勢

    PCB是現(xiàn)代電子設備的核心組成部分,其設計和制造對設備性能和可靠性至關重要。
    的頭像 發(fā)表于 01-12 09:21 ?1922次閱讀
    探討<b class='flag-5'>PCB</b><b class='flag-5'>八層</b>板與“<b class='flag-5'>假</b><b class='flag-5'>八層</b>板”的差異及優(yōu)劣勢

    PCB設計示例詳解

    對于兩板來說,由于板層數(shù)量少,已經(jīng)不存在的問題??刂艵MI輻射主要從布線和布局來考慮;單層板和雙層板的電磁兼容問題越來越突出。造成這種現(xiàn)象的主要原因就是因信號回路面積過大,不僅產(chǎn)生了較強的電磁輻射,而且使電路對外界干擾敏感
    發(fā)表于 01-03 15:06 ?311次閱讀

    各種結(jié)構的PCB圖內(nèi)部架構設計

    今天畫了幾張多層PCB電路板內(nèi)部結(jié)構圖,用立體圖形展示各種結(jié)構的PCB圖內(nèi)部架構。
    發(fā)表于 01-02 10:10 ?731次閱讀
    各種<b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構的<b class='flag-5'>PCB</b>圖內(nèi)部架構設計

    DDR電路的與阻抗設計!

    在8通孔板設計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:48

    DDR電路的與阻抗設計

    在8通孔板設計中,頂層信號 L1 的參考平面為 L2,底層信號 L8 的參考平面為 L7。 建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅
    發(fā)表于 12-25 13:46

    八層 多層 PCB,你很頭暈吧?

    八層 多層 PCB,你很頭暈吧?
    的頭像 發(fā)表于 12-05 15:40 ?537次閱讀
    十<b class='flag-5'>層</b> <b class='flag-5'>八層</b> 多層 <b class='flag-5'>PCB</b>,你很頭暈吧?

    pcb八層電路板怎么打樣

    pcb八層電路板打樣制作流程。
    的頭像 發(fā)表于 11-23 14:19 ?1113次閱讀
    <b class='flag-5'>pcb</b><b class='flag-5'>八層</b>電路板怎么打樣

    PCB設計中的原則

    在進行多層PCB的設計時,PCB的層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。 首先,我們需要滿足信號與地層相鄰
    的頭像 發(fā)表于 11-13 07:50 ?1530次閱讀
    <b class='flag-5'>PCB</b>設計中的<b class='flag-5'>疊</b><b class='flag-5'>層</b>原則

    AD實例—官方八層板欣賞

    對于學習AD繪圖的小伙伴來說,手里能有一些可靠的模板是非常重要的。小編就喜歡欣賞別人繪制的成功PCB。通過研究他們的走線,布局。能夠?qū)W到好多知識。之前小編分享過一個不錯的四板的實例,那么今天我們來看一下八層板的例子!講解的同時
    的頭像 發(fā)表于 11-09 09:43 ?942次閱讀
    AD實例—官方<b class='flag-5'>八層</b>板欣賞

    PCB八層板和“八層板”有什么不同?

    一站式PCBA智造廠家今天為大家講講PCB當中的“八層”是什么意思
    的頭像 發(fā)表于 11-09 09:19 ?1104次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>八層</b>板和“<b class='flag-5'>假</b><b class='flag-5'>八層</b>板”有什么不同?

    PCBA電路板經(jīng)典設計多為偶數(shù)的原因

    在smt貼片工廠中從設計的PCB可以發(fā)現(xiàn),經(jīng)典的設計幾乎都是偶數(shù)而不是奇數(shù)
    的頭像 發(fā)表于 11-08 10:07 ?467次閱讀