0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCI Express體系結(jié)構(gòu)導(dǎo)讀筆記之基本連接方式

jf_78858299 ? 來(lái)源:布魯斯的讀書圈 ? 作者:Bruce ? 2023-01-30 15:39 ? 次閱讀

最近需要惡補(bǔ)一下PCIE,選擇本書快速翻一下,今天先看基礎(chǔ)知識(shí)部分,并畫了下圖。

重點(diǎn)如下:

  1. 每一個(gè)PCI設(shè)備都有獨(dú)立的配置空間,在配置空間中含有該設(shè)備在PCI總線中使用的基地址。系統(tǒng)軟件可以動(dòng)態(tài)配置這個(gè)基地址,保證每一個(gè)PCI設(shè)備的物理地址不相同。PCI橋的配置空間中含有其下PCI子樹所能使用的地址范圍。
  2. PCI總線上的設(shè)備可以通過(guò)四根中斷請(qǐng)求信號(hào)INTA~D向處理器提交中斷請(qǐng)求。不同的PCI設(shè)備可以將這些中斷請(qǐng)求信號(hào)“線與”后,與中斷控制器的中斷請(qǐng)求引腳連接。
  3. HOST主橋直接推出一條PCI總線,該總線可以通過(guò)PCI橋擴(kuò)展出一系列PCI總線,并以HOST主橋?yàn)楦?jié)點(diǎn),形成一顆PCI總線樹。同一棵PCI總線樹上的PCI設(shè)備可以(通過(guò)或不通過(guò)PCI橋進(jìn)行數(shù)據(jù)轉(zhuǎn)發(fā))直接通信。如果HOST主橋支持PCI V3.0規(guī)范的Peer-to-Peer數(shù)據(jù)傳送方式,那么分屬不同PCI總線域的PCI設(shè)備可以直接進(jìn)行數(shù)據(jù)交換。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    4

    文章

    659

    瀏覽量

    130075
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2855

    瀏覽量

    87864
  • 系統(tǒng)軟件
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    10921
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    淺析PCI體系結(jié)構(gòu)

    PCI總線作為處理器系統(tǒng)的局部總線,主要目的是為了連接外部設(shè)備,而不是作為處理器的系統(tǒng)總線連接Cache和主存儲(chǔ)器。但是PCI總線、系統(tǒng)總線和處理器
    發(fā)表于 08-06 06:02

    PCI-Express結(jié)構(gòu)是怎樣組成的?

    PCI-Express結(jié)構(gòu)是怎樣組成的?
    發(fā)表于 05-19 06:38

    ARM裸機(jī)全集ARM體系結(jié)構(gòu)

    ARM裸機(jī)全集ARM體系結(jié)構(gòu)
    發(fā)表于 07-01 06:12

    Arm的DRTM體系結(jié)構(gòu)規(guī)范

    本規(guī)范定義了基于Arm A配置文件體系結(jié)構(gòu)的處理器的動(dòng)態(tài)測(cè)量信任根(DRTM)體系結(jié)構(gòu)。本規(guī)范基于TCG D-RTM體系結(jié)構(gòu)[4]的概念,但作為一個(gè)獨(dú)立的獨(dú)立文檔發(fā)揮作用。它使用了TCG體系結(jié)
    發(fā)表于 08-08 07:45

    LTE體系結(jié)構(gòu)

    LTE體系結(jié)構(gòu) LTE體系結(jié)構(gòu)可以借助SAE 體系結(jié)構(gòu)來(lái)做詳細(xì)描述。在SAE 體系結(jié)構(gòu)中,RNC部分功能、GGSN、SGSN 節(jié)點(diǎn)將被融合為一個(gè)新的節(jié)點(diǎn),
    發(fā)表于 06-16 13:09 ?9798次閱讀

    什么是PCI Express協(xié)議

    什么是PCI Express協(xié)議 外圍設(shè)備互連(PCI)插槽是計(jì)算機(jī)體系結(jié)構(gòu)中不可或缺的一部分,以至于大多數(shù)人將其存在視為理所當(dāng)然。多少年來(lái),PC
    發(fā)表于 01-12 10:16 ?1842次閱讀

    網(wǎng)絡(luò)體系結(jié)構(gòu),什么是網(wǎng)絡(luò)體系結(jié)構(gòu)

    網(wǎng)絡(luò)體系結(jié)構(gòu),什么是網(wǎng)絡(luò)體系結(jié)構(gòu) 通過(guò)通信信道和設(shè)備互連起來(lái)的多個(gè)不同地理位置的計(jì)算機(jī)系統(tǒng),要使其能協(xié)同工作實(shí)現(xiàn)信息交換和資源共享
    發(fā)表于 04-06 16:30 ?1681次閱讀

    FPGA在PCI Express總線接口中的應(yīng)用

    PCIE(PCI express)是用來(lái)互聯(lián)諸如計(jì)算機(jī)和通信平臺(tái)應(yīng)用中外圍設(shè)備的第三代高性能I/0總線。PCIE體系結(jié)構(gòu)繼承了第二代總線體系結(jié)構(gòu)最有用的特點(diǎn),采用與
    發(fā)表于 10-17 16:14 ?1092次閱讀
    FPGA在<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>總線接口中的應(yīng)用

    PCI、PCI-X到PCI-Express之間的連接

    本內(nèi)容介紹了PCI總線/PCI-X接口及PCI-PCI-Express的知識(shí),講解了從PCI、PCI-X到
    發(fā)表于 06-05 16:16 ?3398次閱讀
    從<b class='flag-5'>PCI</b>、<b class='flag-5'>PCI</b>-X到<b class='flag-5'>PCI-Express</b>之間的<b class='flag-5'>連接</b>

    軟件體系結(jié)構(gòu)的分析

    軟件系統(tǒng)因具有節(jié)點(diǎn)眾多、節(jié)點(diǎn)間聯(lián)系復(fù)雜、隨時(shí)間演化、自組織臨界等特性可將其視為復(fù)雜系統(tǒng)。在軟件安全領(lǐng)域,對(duì)軟件體系結(jié)構(gòu)的分析一直是研究的重點(diǎn)。軟件體系結(jié)構(gòu)具有自身的脆性,這體現(xiàn)在軟件系統(tǒng)的運(yùn)行過(guò)程
    發(fā)表于 11-24 10:34 ?15次下載
    軟件<b class='flag-5'>體系結(jié)構(gòu)</b>的分析

    用于基于超級(jí)體系結(jié)構(gòu)設(shè)備的PCI Express總線接口資料免費(fèi)下載

    從簡(jiǎn)單的寄存器訪問(wèn)到移動(dòng)數(shù)百GB的數(shù)據(jù),UltraScale?體系結(jié)構(gòu)中最新的PCI Express集成塊為下一代系統(tǒng)提供了多種連接。
    發(fā)表于 02-19 11:53 ?7次下載
    用于基于超級(jí)<b class='flag-5'>體系結(jié)構(gòu)</b>設(shè)備的<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b>總線接口資料免費(fèi)下載

    淺談PCI Express體系結(jié)構(gòu)(二)

    PCI總線的信號(hào)定義PCI總線是一條共享總線,在一條PCI總線上可以掛接多個(gè)PCI設(shè)備。這些PCI設(shè)備通過(guò)一系列信號(hào)與
    發(fā)表于 12-17 18:26 ?3次下載
    淺談<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b><b class='flag-5'>體系結(jié)構(gòu)</b>(二)

    淺談PCI Express體系結(jié)構(gòu)(四)

    PCI總線的中斷機(jī)制PCI總線使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI
    發(fā)表于 12-17 18:26 ?10次下載
    淺談<b class='flag-5'>PCI</b> <b class='flag-5'>Express</b><b class='flag-5'>體系結(jié)構(gòu)</b>(四)

    PCI Express體系結(jié)構(gòu)導(dǎo)讀筆記寄存器和配置

    之前調(diào)試了幾個(gè)PCI網(wǎng)卡驅(qū)動(dòng),雖然功能沒什么問(wèn)題,但驅(qū)動(dòng)中調(diào)用的某些內(nèi)核提供的PCI相關(guān)的接口一直沒搞太清楚,所以最近準(zhǔn)備深入研究一把。 **PCI設(shè)備的識(shí)別及配置方式**
    的頭像 發(fā)表于 01-30 15:34 ?3263次閱讀

    PCI Express體系結(jié)構(gòu)導(dǎo)讀筆記橋和中斷的基礎(chǔ)知識(shí)

    1. PCI設(shè)備能直接使用的地址是PCI總線域的地址,處理器能夠直接使用的是存儲(chǔ)器域的地址,PCI主橋負(fù)責(zé)在這兩種地址之間轉(zhuǎn)換。當(dāng)然為了方便管理,可以把這兩種地址設(shè)置為相同的值(如果是I/O地址,則一定相同)。
    的頭像 發(fā)表于 01-30 15:38 ?672次閱讀
    <b class='flag-5'>PCI</b> <b class='flag-5'>Express</b><b class='flag-5'>體系結(jié)構(gòu)</b><b class='flag-5'>導(dǎo)讀</b><b class='flag-5'>筆記</b><b class='flag-5'>之</b>橋和中斷的基礎(chǔ)知識(shí)