0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence詮釋EDA發(fā)展新引擎,打造智能系統(tǒng)設(shè)計(jì)基石

Cadence楷登 ? 來源:Cadence楷登 ? 2023-04-04 14:36 ? 次閱讀

前言

2023 國際集成電路展覽會(huì)暨研討會(huì)(IIC Shanghai)在上海國際會(huì)議中心成功舉行,本次會(huì)議以“創(chuàng)新求變 堅(jiān)定向前”為主題,聚焦“碳中和暨綠色能源”電子產(chǎn)業(yè)發(fā)展、中國 IC 設(shè)計(jì)成就、EDA/IP、MCU 技術(shù)與應(yīng)用、高效電源管理及寬禁帶半導(dǎo)體技術(shù)、射頻無線通信技術(shù)等領(lǐng)域。

在中國 IC 領(lǐng)袖峰會(huì)和 EDA/IP 與 IC 設(shè)計(jì)論壇上,Cadence EDA軟件技術(shù)銷售總監(jiān)耿曉杰、Cadence 產(chǎn)品技術(shù)銷售經(jīng)理萬理,分別發(fā)表了主題為《Computational Software——智能系統(tǒng)設(shè)計(jì)之基石》和《大數(shù)據(jù)+AI 分析,Cadence JedAI 平臺(tái)啟動(dòng) EDA 發(fā)展新引擎》的精彩演講。

耿曉杰:

“Computational Software”

是智能系統(tǒng)設(shè)計(jì)之基石

在 IIC Shanghai 的中國 IC 領(lǐng)袖峰會(huì)上,耿曉杰分享了智能系統(tǒng)時(shí)代智能系統(tǒng)設(shè)計(jì)的復(fù)雜性,介紹了Cadence 通過卓越的計(jì)算軟件(Computational Software)技術(shù)為智能系統(tǒng)設(shè)計(jì)甚至更廣闊的領(lǐng)域提供的解決方案。

智能系統(tǒng)設(shè)計(jì)越來越復(fù)雜

耿曉杰表示,智能化正在改變我們的日常生活和工作,強(qiáng)大的智能系統(tǒng)有許多芯片,如集成 CPUGPU 的 SoC、無線芯片、存儲(chǔ)器、ISP 芯片、電源管理芯片等等。

系統(tǒng)越來越復(fù)雜,尺寸越來越小,軟件堆棧也更加復(fù)雜。不同設(shè)備對(duì)系統(tǒng)層有不同的要求,如智能汽車要考慮空氣動(dòng)力學(xué)、空氣聲學(xué)、熱管理、EMC/EMI 等,需要做很多仿真進(jìn)行優(yōu)化。

智能系統(tǒng)運(yùn)行時(shí),硅和系統(tǒng)層上的智能層會(huì)生成大量數(shù)據(jù),需要用 AI/ML 算法進(jìn)行數(shù)據(jù)分析和學(xué)習(xí)來提供智能用戶體驗(yàn)。這項(xiàng)工作可以在邊緣或云上完成。

設(shè)計(jì)智能系統(tǒng)復(fù)雜性取決于應(yīng)用要求、智能水平、所用技術(shù)和集成水平。在硅層芯片設(shè)計(jì)階段需要做很多決定,高級(jí)節(jié)點(diǎn)有許多新的挑戰(zhàn),3D-IC 或系統(tǒng)封裝也會(huì)增加復(fù)雜性。

系統(tǒng)層需要運(yùn)行大量仿真來優(yōu)化性能,并考慮軟硬件的交互,以確保功能實(shí)現(xiàn)。所有這些會(huì)使設(shè)計(jì)智能系統(tǒng)的難度成倍增加。

超越傳統(tǒng) EDA 的智能系統(tǒng)設(shè)計(jì)

耿曉杰說,Cadence Intelligent System Design 戰(zhàn)略推動(dòng)了公司核心 EDA 和 IP 業(yè)務(wù)的增長,其基礎(chǔ)是通過核心 EDA 和 IP 業(yè)務(wù)提供卓越的半導(dǎo)體器件設(shè)計(jì)。

Cadence 將計(jì)算軟件核心能力擴(kuò)展到兩個(gè)新領(lǐng)域——系統(tǒng)創(chuàng)新和普遍智能,將 AI 和算法應(yīng)用到核心業(yè)務(wù)和特定垂直領(lǐng)域。

數(shù)據(jù)爆炸、成本、機(jī)械和硅設(shè)計(jì)復(fù)雜性使AI計(jì)算需求不斷增加,Moore、CPU 和軟件性能擴(kuò)展遇到了挑戰(zhàn)。Cadence 的戰(zhàn)略可以實(shí)現(xiàn) EDA、系統(tǒng)設(shè)計(jì)、AI 的融合,貫穿設(shè)計(jì)跨越多個(gè)系統(tǒng)域應(yīng)用。

人工智能為智能系統(tǒng)設(shè)計(jì)賦能

耿曉杰認(rèn)為,AI 可為設(shè)計(jì)智能系統(tǒng)賦能,探索設(shè)計(jì)空間并提高工具自動(dòng)化程度,用計(jì)算機(jī)能力更快做出最佳選擇,獲得更高質(zhì)量。

傳統(tǒng)上,設(shè)計(jì)一個(gè) PCB 要滿足 SI/PI 和熱剖面等要求,需要 10 個(gè)設(shè)計(jì)參數(shù)和更多可能值,要運(yùn)行 10到 100 億次方仿真,耗時(shí)很長。之前只能憑經(jīng)驗(yàn)設(shè)置并進(jìn)行仿真,不斷迭代,直到最佳設(shè)計(jì)或時(shí)間耗盡。

AI/ML 算法可根據(jù)以前的仿真和設(shè)計(jì)做出明智決策,實(shí)現(xiàn)更好的生產(chǎn)力。隨著迭代不斷驗(yàn)證模型準(zhǔn)確性,并細(xì)化模型,快速收斂,得到滿意的結(jié)果。

系統(tǒng)設(shè)計(jì)的未來

耿曉杰解釋說,EDA 數(shù)據(jù)涵蓋各種異構(gòu)、結(jié)構(gòu)化和非結(jié)構(gòu)化信息,使存儲(chǔ)和處理 EDA 數(shù)據(jù)遇到了挑戰(zhàn)。

AI 驅(qū)動(dòng)的流程是在開放、企業(yè)級(jí)、AI 驅(qū)動(dòng)、大規(guī)模、云支持的數(shù)據(jù)分析環(huán)境中,對(duì)大量 EDA 數(shù)據(jù)進(jìn)行優(yōu)化,可以大幅提高設(shè)計(jì)師生產(chǎn)潛力,讓 AI 同時(shí)處理 10 個(gè)設(shè)計(jì),而不是一次處理一個(gè)。

他最后強(qiáng)調(diào),芯片設(shè)計(jì)已進(jìn)入高度集成、復(fù)雜、智能化階段,技術(shù)挑戰(zhàn)層出不窮。Computational Software 的強(qiáng)大能力將在更多行業(yè)中找到適用場(chǎng)景,在大幅提升生產(chǎn)力的同時(shí),讓設(shè)計(jì)更具潛力。

萬理:

Cadence JedAI 平臺(tái)啟動(dòng) EDA 發(fā)展新引擎

在 EDA/IP 與 IC 設(shè)計(jì)論壇上,萬理分享了數(shù)據(jù)發(fā)展趨勢(shì)和挑戰(zhàn),介紹了Cadence Joint Enterprise Data and AI(JedAI)平臺(tái)的架構(gòu)、特點(diǎn)和優(yōu)勢(shì)。

數(shù)據(jù)爆炸推動(dòng) AI-Driven 設(shè)計(jì)和驗(yàn)證工具

分析表明,到 2025 年,數(shù)據(jù)將增長至 180ZB,過去 10 年數(shù)據(jù)交互增加了 5000%;被分析的數(shù)據(jù)減少了 2%,而非結(jié)構(gòu)化數(shù)據(jù)增加了 80%。趨勢(shì)是數(shù)據(jù)處理需要高性能、低功耗計(jì)算;數(shù)據(jù)分析則需要信息驅(qū)動(dòng)決策;數(shù)據(jù)傳輸更需要高帶寬、低延遲連接;數(shù)據(jù)存儲(chǔ)要有高密度、成本有效的存儲(chǔ)。

萬理指出,在大規(guī)模 SoC 設(shè)計(jì)和驗(yàn)證流程中,每天都會(huì)產(chǎn)生海量數(shù)據(jù)。Cadence JedAI 平臺(tái)可以幫助工程師從大量芯片設(shè)計(jì)和驗(yàn)證數(shù)據(jù)中收集有用的智能化信息,為新一代 AI-Driven 設(shè)計(jì)和驗(yàn)證工具打開了大門,從而極大地提高生產(chǎn)力,實(shí)現(xiàn)功耗、性能和面積(PPA)的最佳結(jié)果。

Cadence JedAI 平臺(tái)統(tǒng)一了旗下各種AI平臺(tái)的大數(shù)據(jù)分析,包括 Verisium 驗(yàn)證、Cerebrus 實(shí)現(xiàn)和 Optimality 系統(tǒng)優(yōu)化,以及第三方硅生命周期管理系統(tǒng)。該平臺(tái)可以幫助用戶輕松管理設(shè)計(jì)復(fù)雜性越來越高的新興消費(fèi)、超大規(guī)模計(jì)算、5G 通信、汽車電子和移動(dòng)等應(yīng)用。在使用 Cadence 模擬/數(shù)字/PCB 實(shí)現(xiàn)、驗(yàn)證和分析軟件時(shí),都可以通過這個(gè)平臺(tái)統(tǒng)一部署所有的大數(shù)據(jù)分析任務(wù)。

Cadence JedAI 為智能系統(tǒng)設(shè)計(jì)賦能

萬理認(rèn)為,AI 正將生產(chǎn)力提升到新的水平,從手動(dòng)設(shè)計(jì)到晶體管級(jí)設(shè)計(jì),再到基于單元的設(shè)計(jì)和 IP 復(fù)用,基于 AI 的 EDA,每一步都有 10 倍生產(chǎn)力提升。

Cadence JedAI 平臺(tái)包括 AI 驅(qū)動(dòng)的驗(yàn)證、實(shí)施和系統(tǒng)分析三個(gè)部分,這一跨域大數(shù)據(jù) EDA 平臺(tái)架構(gòu)擁有高度可擴(kuò)展、分布式、安全的基礎(chǔ)設(shè)施,以及針對(duì) Cadence 工具優(yōu)化的開放行業(yè)標(biāo)準(zhǔn)用戶界面和腳本環(huán)境,有助于促進(jìn) AI 和分析部署,實(shí)現(xiàn)生產(chǎn)力倍增。

智能芯片設(shè)計(jì)的未來

據(jù)萬理介紹,利用新的基于機(jī)器 ML 的工具 Cadence Cerebrus 可以自動(dòng)化擴(kuò)展數(shù)字芯片設(shè)計(jì),實(shí)現(xiàn)生產(chǎn)力和功耗、性能和面積的革命;獨(dú)特的強(qiáng)化 ML 能提供高達(dá)10倍的生產(chǎn)力和 20% 的 PPA 改進(jìn)。

他最后表示,Cadence 的戰(zhàn)略是利用 AI 和數(shù)據(jù)分析、系統(tǒng)設(shè)計(jì)和分析,特別是核心 EDA 和 IP 推動(dòng)跨多個(gè)領(lǐng)域創(chuàng)新,為實(shí)現(xiàn)普適智能、系統(tǒng)創(chuàng)新和卓越設(shè)計(jì)賦能。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5371

    文章

    11254

    瀏覽量

    359804
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26658

    瀏覽量

    212856
  • Cadence
    +關(guān)注

    關(guān)注

    64

    文章

    908

    瀏覽量

    141675
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2672

    瀏覽量

    172579

原文標(biāo)題:IIC 2023 | Cadence 詮釋 EDA 發(fā)展新引擎,打造智能系統(tǒng)設(shè)計(jì)基石

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擺脫自建庫的繁瑣,EDA元件庫轉(zhuǎn)cadence原理圖封裝庫實(shí)戰(zhàn)技巧

    擺脫自建庫的繁瑣,EDA元件庫轉(zhuǎn)cadence原理圖封裝庫實(shí)戰(zhàn)技巧
    的頭像 發(fā)表于 08-24 12:29 ?1675次閱讀
    擺脫自建庫的繁瑣,<b class='flag-5'>EDA</b>元件庫轉(zhuǎn)<b class='flag-5'>cadence</b>原理圖封裝庫實(shí)戰(zhàn)技巧

    如何將Cadence capture原理圖轉(zhuǎn)換?#原理圖設(shè)計(jì)#Cadence轉(zhuǎn)換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發(fā)布于 :2024年08月15日 11:56:20

    Samsung 和Cadence在3D-IC熱管理方面展開突破性合作

    ? 企業(yè)若想保持領(lǐng)先地位,往往需要在快速發(fā)展的技術(shù)領(lǐng)域中培養(yǎng)戰(zhàn)略合作伙伴關(guān)系并開展前沿創(chuàng)新。Samsung 和 Cadence 在 3D-IC 熱管理方面的突破性合作就完美詮釋了這一策略。此舉不僅
    的頭像 發(fā)表于 07-16 16:56 ?735次閱讀

    Cadence擴(kuò)充系統(tǒng)IP產(chǎn)品組合,推出NoC以優(yōu)化電子系統(tǒng)連接性

    利用 Cadence Janus NoC,設(shè)計(jì)團(tuán)隊(duì)可更快獲得更好的 PPA 結(jié)果,降低設(shè)計(jì)風(fēng)險(xiǎn),節(jié)約寶貴的工程資源,傾力打造 SoC 的差異化功能。 中國上海,2024 年 7 月 1 日——楷登
    發(fā)表于 07-01 12:01 ?259次閱讀

    深入理解渲染引擎打造逼真圖像的關(guān)鍵

    在數(shù)字世界中,圖像渲染是創(chuàng)造逼真視覺效果的核心技術(shù)。渲染引擎,作為這一過程中的關(guān)鍵組件,負(fù)責(zé)將二維或三維的模型、紋理、光照等數(shù)據(jù)轉(zhuǎn)化為人們?nèi)庋劭梢姷亩S圖像。本文將深入探討渲染引擎的工作原理及其在打造
    的頭像 發(fā)表于 06-29 08:28 ?240次閱讀
    深入理解渲染<b class='flag-5'>引擎</b>:<b class='flag-5'>打造</b>逼真圖像的關(guān)鍵

    利用 Cadence Optimality 智能引擎突破人工仿真瓶頸

    高昂的錯(cuò)誤?而若想要實(shí)現(xiàn)一次就成功的設(shè)計(jì),精確的電磁(EM)仿真是關(guān)鍵步驟──這也是最耗費(fèi)時(shí)間的步驟,因此Cadence打造了Clarity3DSolver工具,具備
    的頭像 發(fā)表于 05-11 08:12 ?728次閱讀
    利用 <b class='flag-5'>Cadence</b> Optimality <b class='flag-5'>智能</b><b class='flag-5'>引擎</b>突破人工仿真瓶頸

    為昕科技Jupiter 1.0 EDA試用

    我一直使用AD設(shè)計(jì)原理圖和PCB,對(duì)Cadence工具也十分熟悉。這一次申請(qǐng)上海為昕科技Jupiter 1.0 EDA原理圖工具試用是看一看國產(chǎn)原理圖設(shè)計(jì)工具情況。我會(huì)拿出來自己設(shè)計(jì)經(jīng)驗(yàn)幫助
    發(fā)表于 04-29 18:23

    恩智浦亮相2024國際嵌入式大會(huì),展示智能邊緣技術(shù)

    4月9日至11日,在德國紐倫堡舉辦的2024國際嵌入式大會(huì)(Embedded World)上,恩智浦盛裝亮相,展示最新技術(shù)成果如何為創(chuàng)新方案打造堅(jiān)實(shí)的基石詮釋恩智浦智能邊緣技術(shù)創(chuàng)新如
    的頭像 發(fā)表于 04-15 09:26 ?939次閱讀

    為昕原理圖設(shè)計(jì)EDA軟件(Jupiter)試用

    新技術(shù)提高硬件工程師設(shè)計(jì)原理圖的效率,加速完善國產(chǎn)EDA布局,面向電子系統(tǒng)/產(chǎn)品研發(fā)全流程,提供更高效、更智能EDA軟件及數(shù)據(jù)服務(wù)。了解更多>>
    發(fā)表于 04-12 14:30

    Cadence與NVIDIA聯(lián)合推出利用加速計(jì)算和生成式AI重塑設(shè)計(jì)

    中國上海,2024 年 3 月 25 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,公司將深化與 NVIDIA 在 EDA系統(tǒng)設(shè)計(jì)與分析、數(shù)字生物學(xué)和人工智能
    的頭像 發(fā)表于 03-25 14:36 ?517次閱讀

    Cadence收購BETA CAE Systems,加速智能系統(tǒng)設(shè)計(jì)戰(zhàn)略

    近日,楷登電子(Cadence)宣布與BETA CAE Systems International AG達(dá)成收購協(xié)議。BETA CAE作為全球領(lǐng)先的多領(lǐng)域工程仿真解決方案供應(yīng)商,其卓越的系統(tǒng)分析平臺(tái)將助力Cadence加速推進(jìn)
    的頭像 發(fā)表于 03-08 13:44 ?600次閱讀

    芯片設(shè)計(jì)及使用的EDA工具介紹

    機(jī)遇總是與挑戰(zhàn)并存,目前國內(nèi)在高端EDA工具研發(fā)方面,面臨著如Synopsys、Cadence和Mentor等國際EDA供應(yīng)商的巨大挑戰(zhàn),即使是作為本土最大的EDA公司,華大九天目前也
    發(fā)表于 01-18 15:19 ?1053次閱讀
    芯片設(shè)計(jì)及使用的<b class='flag-5'>EDA</b>工具介紹

    國產(chǎn)EDA如何發(fā)展?思爾芯這樣看!

    歷經(jīng)多年的發(fā)展,全球EDA市場(chǎng)基本上被Synopsys、Cadence和西門子EDA這三大巨頭所壟斷,這對(duì)有著國產(chǎn)替代迫切需求的本土EDA
    的頭像 發(fā)表于 12-08 15:51 ?1040次閱讀
    國產(chǎn)<b class='flag-5'>EDA</b>如何<b class='flag-5'>發(fā)展</b>?思爾芯這樣看!

    芯片邁向系統(tǒng)化時(shí)代:EDA 軟件的創(chuàng)新之路

    在數(shù)字化時(shí)代的浪潮中,5G、人工智能智能汽車等尖端技術(shù)正在以前所未有的速度改變我們的生活和工作環(huán)境。顯然,在這股科技浪潮中,芯片已不再是單一的硬件組件,而是一個(gè)融合了多項(xiàng)技術(shù)與創(chuàng)新的復(fù)雜系統(tǒng)。在此
    的頭像 發(fā)表于 11-04 08:13 ?758次閱讀
    芯片邁向<b class='flag-5'>系統(tǒng)</b>化時(shí)代:<b class='flag-5'>EDA</b> 軟件的創(chuàng)新之路

    IIC Shenzhen 2023 | Cadence 應(yīng)對(duì) AI 機(jī)遇與挑戰(zhàn),智能重塑芯片設(shè)計(jì)流程

    CEO 峰會(huì)上, Cadence 副總裁兼亞太區(qū)技術(shù)運(yùn)營總經(jīng)理陳敏 發(fā)表了題為 《泛 AI 加速——新時(shí)代的 EDA 進(jìn)化》 的精彩演講,向與會(huì)者介紹了 AI 技術(shù)的發(fā)展現(xiàn)狀和未來趨勢(shì),并分享了
    的頭像 發(fā)表于 11-03 19:15 ?878次閱讀
    IIC Shenzhen 2023 | <b class='flag-5'>Cadence</b> 應(yīng)對(duì) AI 機(jī)遇與挑戰(zhàn),<b class='flag-5'>智能</b>重塑芯片設(shè)計(jì)流程