0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何計(jì)算集成斬波放大器的ADC失調(diào)誤差和輸入阻抗?

analog_devices ? 來(lái)源:未知 ? 2023-04-11 20:35 ? 次閱讀

典型DPD應(yīng)用模數(shù)轉(zhuǎn)換器(ADC)中集成的緩沖器和放大器通常是斬波型。有關(guān)這種斬波實(shí)現(xiàn)的例子,可參見(jiàn)AD7124-8 和AD7779數(shù)據(jù)手冊(cè)。需要這種斬波技術(shù)來(lái)最大程度地降低放大器的失調(diào)和閃爍噪聲(1/f ),因?yàn)榕c其他工藝(如雙極性工藝)相比,CMOS晶體管噪聲高,難以匹配。通過(guò)斬波,放大器的1/f和失調(diào)轉(zhuǎn)換到較高頻率,如圖1所示。

32c46c9c-d865-11ed-bfe3-dac502259ad0.png

圖1. 閃爍噪聲(1/f )與斬波

在斬波轉(zhuǎn)換過(guò)程中,開(kāi)關(guān)的電荷注入會(huì)引起電流尖峰,進(jìn)而使施加于ADC輸入端的電壓產(chǎn)生方向不定(流入和/或流出)的下降或尖峰。壓降與連接到ADC輸入段的傳感器的輸出阻抗成比例。

平均電流值一般而言,數(shù)據(jù)手冊(cè)不會(huì)提供電流峰值,因?yàn)樗y以測(cè)量,而且不會(huì)增加任何有意義的信息。該信息之所以無(wú)意義,是因?yàn)榫彌_器的斬波頻率高于ADC的輸入信號(hào)帶寬。因此,輸入引腳上添加的低通濾波器(用來(lái)消除高于奈奎斯特頻率的頻率或信號(hào)音,或用來(lái)降低耦合噪聲)會(huì)對(duì)峰值電流進(jìn)行平均,如圖2所示。

32d6374c-d865-11ed-bfe3-dac502259ad0.png

圖2. 輸入電流與時(shí)間的關(guān)系

用電流表測(cè)量輸入電流,一端連接到VDD/2,另一端連接到ADC的模擬輸入引腳。

如果電流表連接到其中一個(gè)電壓軌,由于輸入電壓裕量的關(guān)系,測(cè)得的電流可能高于數(shù)據(jù)手冊(cè)中的規(guī)格值。

輸入電流與輸入阻抗的關(guān)系

輸入阻抗規(guī)格對(duì)精確計(jì)算直流誤差沒(méi)有幫助,因?yàn)榕cADC內(nèi)部輸入阻抗引起的負(fù)載效應(yīng)相比,輸入偏置電流是最主要的貢獻(xiàn)因素。

有兩個(gè)規(guī)格與輸入偏置電流相關(guān):絕對(duì)電流和差分電流。絕對(duì)值(IABSOLUTE)是在任意模擬輸入引腳測(cè)得的輸入電流。差分輸入電流(IDIFFERENTIAL)是在模擬輸入引腳對(duì)之間測(cè)得的電流差。這僅適用于差分輸入ADC。

如何計(jì)算直流誤差

輸入電流產(chǎn)生一個(gè)失調(diào)電壓(VOFFSET),后者與連接到輸入引腳的阻抗直接相關(guān)。

如圖3所示,產(chǎn)生的失調(diào)電壓一般為:

32f60efa-d865-11ed-bfe3-dac502259ad0.png

3308c25c-d865-11ed-bfe3-dac502259ad0.png

圖3. 漏電流引起的壓降

如果用運(yùn)算放大器等低阻抗源驅(qū)動(dòng)模擬輸入引腳,誤差將不很明顯。

ADC測(cè)得的誤差取決于施加的輸入信號(hào)類型,例如是真差分輸入信號(hào)還是偽差分/單端輸入信號(hào)。

對(duì)于真差分輸入信號(hào),假設(shè)輸入電阻(R)完全匹配,那么ADC測(cè)得的誤差將是由模擬輸入引腳對(duì)之間的差分輸入電流引起,如下式所示:

33240512-d865-11ed-bfe3-dac502259ad0.png

其中,VADC為ADC輸入電壓。

33337f88-d865-11ed-bfe3-dac502259ad0.png

圖4. 差分輸入ADC

如果電阻不是完全匹配,則在差分輸入電流貢獻(xiàn)之外,電阻不匹配也會(huì)產(chǎn)生一個(gè)誤差。

一般而言,假設(shè)電阻容差為1%,那么最差情況下的失調(diào)電壓定義如下:

334edeea-d865-11ed-bfe3-dac502259ad0.png

對(duì)于偽差分/單端輸入信號(hào),有兩種情況:

  • 一個(gè)模擬輸入連接到低阻抗源(參見(jiàn)圖5)。誤差定義為:

3361a5a2-d865-11ed-bfe3-dac502259ad0.png

3374fc1a-d865-11ed-bfe3-dac502259ad0.png

圖5. 偽差分/單端ADC

  • 兩個(gè)輸入均連接到高阻抗源(參見(jiàn)圖6)。誤差與使用真差分信號(hào)的情況相同。

338e96e8-d865-11ed-bfe3-dac502259ad0.png

圖6. 偽差分ADC

交流誤差

交流分量與輸入阻抗規(guī)格直接相關(guān)。輸入阻抗可以是阻性或容性。若輸入阻抗為容性,則給定頻率下的阻抗計(jì)算如下:

33a927e2-d865-11ed-bfe3-dac502259ad0.png

其中:

Zc為輸入阻抗。

CIN為數(shù)據(jù)手冊(cè)給出的輸入電容。

fIN為輸入頻率。

舉個(gè)例子,假設(shè)有8 pF電容和1 kHz輸入帶寬,則最小輸入阻抗約為20 MΩ。

誤差最小化

為使低通濾波器中電阻不匹配引起的誤差最小,最好使用小電阻和大電容,因?yàn)殡娮璁a(chǎn)生的失調(diào)和約翰遜噪聲較低。


原文標(biāo)題:如何計(jì)算集成斬波放大器的ADC失調(diào)誤差和輸入阻抗?

文章出處:【微信公眾號(hào):亞德諾半導(dǎo)體】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 亞德諾
    +關(guān)注

    關(guān)注

    6

    文章

    4680

    瀏覽量

    15887

原文標(biāo)題:如何計(jì)算集成斬波放大器的ADC失調(diào)誤差和輸入阻抗?

文章出處:【微信號(hào):analog_devices,微信公眾號(hào):analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    儀表放大器的REF引腳的作用

    )、低噪聲、低線性誤差、低失調(diào)漂移等特點(diǎn),且增益設(shè)置靈活,使用方便。儀表放大器通常由三個(gè)運(yùn)算放大器組成,其中兩個(gè)作為輸入電壓跟隨器,提供高
    的頭像 發(fā)表于 10-18 18:16 ?227次閱讀

    請(qǐng)問(wèn)阻抗匹配后反相比例放大器輸入阻抗是怎么計(jì)算

    阻抗匹配后反相比例放大器輸入阻抗是怎么計(jì)算?謝謝!
    發(fā)表于 08-28 08:26

    用OPA140搭建了一個(gè)儀表放大器,如何計(jì)算OPA140輸入阻抗

    我用OPA140搭建了一個(gè)儀表放大器,由于我的源阻抗是一個(gè)變化值,大致范圍在nx100-nx100K變化,信號(hào)頻率在0.1Hz-100kHz變化,我想算出這個(gè)儀表放大電路輸入阻抗夠不
    發(fā)表于 08-27 07:55

    放大器與開(kāi)關(guān)電源的區(qū)別

    放大器與開(kāi)關(guān)電源在原理、結(jié)構(gòu)、功能和應(yīng)用等方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 08-08 11:17 ?295次閱讀

    放大器與直流放大器的區(qū)別

    放大器與直流放大器在多個(gè)方面存在顯著的區(qū)別,這些區(qū)別主要體現(xiàn)在它們的工作原理、結(jié)構(gòu)特點(diǎn)、性能表現(xiàn)以及應(yīng)用領(lǐng)域上。
    的頭像 發(fā)表于 08-08 11:16 ?399次閱讀

    放大器的工作原理和結(jié)構(gòu)

    放大器是一種特殊的電子放大器,它通過(guò)技術(shù)(即將信號(hào)的波形進(jìn)行矩形化處理)來(lái)處理并
    的頭像 發(fā)表于 08-08 10:26 ?1118次閱讀

    集成運(yùn)算放大器對(duì)輸入級(jí)的主要要求是什么

    集成運(yùn)算放大器(Operational Amplifier,簡(jiǎn)稱Op-Amp)是一種具有高增益、高輸入阻抗、低輸出阻抗的線性集成電路。它廣泛
    的頭像 發(fā)表于 08-01 14:13 ?596次閱讀

    LTC2052運(yùn)算放大器輸入阻抗大概是多少?

    我在看LTC2052的數(shù)據(jù)手冊(cè)時(shí),沒(méi)看到里面描述運(yùn)算放大器輸入阻抗,請(qǐng)問(wèn)該運(yùn)算放大器輸入阻抗大概是多少? 謝謝!
    發(fā)表于 05-28 06:13

    反相輸入放大器電路圖的誤差分析

    因?yàn)镽in的存在,導(dǎo)致反相放大器輸入阻抗低,從而導(dǎo)致反相放大器在工作時(shí)會(huì)對(duì)信號(hào)源產(chǎn)生影響,從而對(duì)放大結(jié)果產(chǎn)生影響,下面我們來(lái)講講是怎么對(duì)反相放大器
    發(fā)表于 01-22 11:34 ?1077次閱讀
    反相<b class='flag-5'>輸入</b><b class='flag-5'>放大器</b>電路圖的<b class='flag-5'>誤差</b>分析

    如何計(jì)算集成放大器ADC失調(diào)誤差輸入阻抗?

    ADC集成的緩沖器和放大器通常是型。因?yàn)榕c其他工藝(如雙極性工藝)相比,CMOS晶體管噪聲高,難以匹配,這種
    發(fā)表于 12-15 08:01

    理想集成運(yùn)算放大器放大倍數(shù)、輸入阻抗是多少?

    理想集成運(yùn)算放大器放大倍數(shù)、輸入阻抗是多少?其同相輸入端和反相輸入端之間的電壓差是多少? 理想
    的頭像 發(fā)表于 11-29 15:59 ?1651次閱讀

    JFET輸入阻抗datasheet沒(méi)有給出,如何計(jì)算?

    再選擇一款輸入輸入阻抗T歐姆級(jí)別的放大器輸入buffer,選型的時(shí)候發(fā)現(xiàn)有些JFET的輸入阻抗參數(shù)沒(méi)有給出來(lái),瀏覽了EngineerZon
    發(fā)表于 11-14 06:42

    為什么放大器為高輸入阻抗,低輸出阻抗?

    為什么放大器為高輸入阻抗,低輸出阻抗? 放大器作為電子設(shè)備中的重要部件,具有放大電壓、放大電流、
    的頭像 發(fā)表于 11-09 15:48 ?2957次閱讀

    作為電荷放大器使用時(shí),輸入阻抗是重要的因素嗎?

    作為電荷放大器使用時(shí),輸入阻抗是重要的因素嗎? 輸入阻抗在電荷放大器中是一個(gè)非常重要的因素。一個(gè)電荷放大器用于
    的頭像 發(fā)表于 11-09 15:38 ?669次閱讀

    同相比例放大器和反相比例放大器輸入阻抗計(jì)算方法

      今天在群里有群友問(wèn)起運(yùn)算放大器輸入阻抗怎么計(jì)算,便結(jié)合仿真與各位同好一起分享一下我對(duì)運(yùn)算放大器輸入阻抗的理解。如有錯(cuò)誤還請(qǐng)指出。
    的頭像 發(fā)表于 10-27 10:42 ?1w次閱讀
    同相比例<b class='flag-5'>放大器</b>和反相比例<b class='flag-5'>放大器</b><b class='flag-5'>輸入阻抗</b>的<b class='flag-5'>計(jì)算</b>方法