0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA實現(xiàn)FIR數字濾波電路的設計及應用

FPGA設計論壇 ? 來源:FPGA設計論壇 ? 作者:FPGA設計論壇 ? 2023-04-15 15:28 ? 次閱讀

車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高 測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。

FIR濾波的原理及實現(xiàn)

本文采用FIR數字濾波,其原理如公式1所示。

Y(n)=(1)

其中h(k)為系統(tǒng)濾波參數,x(n)為采集的信號,Y(n)為濾波后的輸出信號。

FIR濾波器的h(n)0≤n≤N-1

H(z)=(2)

在本文中N=17。由于h(n)具有對稱性質,即:

h(n)=h(N-1-n)(n=0,1,。..,(N-1)/2)(3)

這樣就可以把FIR濾波器設計成具有線性相位。利用這一情況,可以得到的乘法結構,需要(N+1)/2次乘法,僅是級聯(lián)或并聯(lián)結構所需次數的一半,因此,實際應用中多采用此方法。

我們選用17點的FIR濾波算法,這樣實現(xiàn) FIR卷積運算需要執(zhí)行9次乘法和16次加法。為了實現(xiàn)數據的實時處理,需要在20ms內完成這個卷積運算,如果選用單片機89C51(12M晶振)則無法實現(xiàn)。所以我們選用了Altera公司的FLEX10K20。FLEX10K系列是工業(yè)界 個嵌入式的PLD,采用重復可構造的CMOSSRAM工藝,把連續(xù)的快速通道互連與獨特的嵌入式陣列結構相結合,同時也結合了眾多可編程器件的優(yōu)點來完成普通門陣列的宏功能。具有高密度、低成本、低功率等特點。

pYYBAGQ6Uj-Af7snAABHytxhdUI285.jpg

圖1硬件結構框圖硬件設計

由于我們選用的AD1674芯片轉換時間為10ms,而所設計的電路每隔20ms啟動轉換 ,所以有足夠的時間完成模數轉換。軸重臺的寬度為40cm,汽車通過軸重臺的 速度為15km/h,通過計算可知在這段時間里系統(tǒng)可采集4800個數據。由于前30ms是傳感器的反應時間,將剩下的數據進行FIR數字濾波后,噪聲會被有效的抑制。為了進一步平滑波形,對每8個數據做 平均,這樣就消弱了由于汽車高速通過軸重臺時由于顛簸產生的尖峰信號。FPGA的每次濾波包含有FIR運算和8個數據的平均值運算,完成 濾波就會向單片機發(fā)一個中斷請求,此時單片機讀取濾波后的數據。由于我們選用的A/D轉換器是12位,而單片機89C51是8位的,所以經過處理后的數據必須分兩次讀入。 次讀入低8位,第二次讀入高4位,然后對數據處理。此時我們可以認為單片機接收的數據為濾波后不含有噪聲的數據。根據軸重稱量的波形圖可以知道,只要求出此時的 值就是汽車的真實重量。

在此儀表中,串行口即用來顯示也用來通訊,我們可以通過FPGA很容易實現(xiàn)切換。如圖1所示,當控制信號為1的時候RXD、TXD用于顯示,而當控制信號為0的時候用于和上位機通訊。

我們選用加海明窗的理想低通濾波器,其歸一化截至頻率為0.25,如圖2所示。汽車稱重信號為含有多種成分噪聲的直流信號如圖3所示,這1000個數據經過FPGA的FIR濾波和8點數據平均后,提供給單片機125個數據

濾波之前的噪聲的峰峰值在0.1V左右,而此時的軸重信號為1,這將嚴重影響測量 。濾波后我們看到情況得到了明顯的改善,噪聲信號的峰峰值被抑制在0.02V的范圍內,大大改善了信噪比,從而提高了測量 。

結語

本設計不但實現(xiàn)了硬件數字濾波電路,而且減少了許多門電路和組合邏輯電路。用比較少的器件實現(xiàn)了比較復雜的功能,減少了故障率。用此方法設計的汽車動態(tài)稱重儀表具有良好的實時性和較高的 ,現(xiàn)已投入批量生產。


審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1624

    文章

    21573

    瀏覽量

    600707
  • 濾波電路
    +關注

    關注

    46

    文章

    624

    瀏覽量

    69531
  • 數字濾波電路

    關注

    0

    文章

    2

    瀏覽量

    5623
  • FIR濾波
    +關注

    關注

    0

    文章

    6

    瀏覽量

    9823
  • AD1674
    +關注

    關注

    0

    文章

    12

    瀏覽量

    20585

原文標題:基于FPGA實現(xiàn)FIR數字濾波電路的設計及應用

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    使用FPGA構建的數字濾波器設計方案

    本文簡要介紹了FIR數字濾波器的結構特點和基本原理,提出基于FPGA和DSP Builder的FIR數字濾波器的基本設計流程和
    發(fā)表于 07-24 15:30 ?8765次閱讀
    使用<b class='flag-5'>FPGA</b>構建的<b class='flag-5'>數字濾波</b>器設計方案

    基于FPGA實現(xiàn)FIR數字濾波電路的設計及應用

    這樣就可以把FIR濾波器設計成具有線性相位。利用這一情況,可以得到的乘法結構,需要(N+1)/2次乘法,僅是級聯(lián)或并聯(lián)結構所需次數的一半,因此,實際應用中多采用此方法。
    發(fā)表于 12-22 12:22 ?1978次閱讀
    基于<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b><b class='flag-5'>FIR</b><b class='flag-5'>數字濾波</b><b class='flag-5'>電路</b>的設計及應用

    基于DSP的FIR 數字濾波器設計

    :文章設計了一種基于TI 公司的DSP(TMS320VC5402)的FIR 數字濾波器系統(tǒng)。主要包括了DSP 最小系統(tǒng)電路設計、AD 和DA 轉換接口電路設計,并給出了系統(tǒng)初始化程序設
    發(fā)表于 05-14 23:30

    基于FPGAFIR濾波器設計與實現(xiàn)

    DSPBuilder設計了一個4階FIR濾波器,并用QuartusII進行硬件仿真,仿真結果表明設計FIR濾波器的正確性。同時使用IPCore開發(fā)基于
    發(fā)表于 08-11 15:32

    基于FPGAFIR數字濾波器的優(yōu)化設計

    基于FPGAFIR數字濾波器的優(yōu)化設計
    發(fā)表于 08-17 23:55

    基于FPGAFIR數字濾波器該怎么設計?

    在信息信號處理過程中,數字濾波器是信號處理中使用最廣泛的一種方法。通過濾波運算,將一組輸入數據序列轉變?yōu)榱硪唤M輸出數據序列,從而實現(xiàn)時域或頻域中信號屬性的改變。常用的數字濾波器可分為有
    發(fā)表于 09-29 07:45

    基于DSP的FIR數字濾波器設計與實現(xiàn)

    分析了FIR數字濾波器的基本原理,在MATLAB環(huán)境下利用窗函數設計FIR低通濾波器,實現(xiàn)FIR
    發(fā)表于 12-18 15:53 ?101次下載

    FIR帶通濾波器的FPGA實現(xiàn)

    FIR帶通濾波器的FPGA實現(xiàn) 引 言??? 在FPGA應用中,比較廣泛而基礎的就是數字濾波
    發(fā)表于 11-13 09:55 ?6960次閱讀
    <b class='flag-5'>FIR</b>帶通<b class='flag-5'>濾波</b>器的<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>

    FIR數字濾波器的FPGA實現(xiàn)研究策略

    FIR數字濾波器的FPGA實現(xiàn)研究策略  如今,FPGA已成為數字信號處理系統(tǒng)的核心器
    發(fā)表于 04-23 14:13 ?1161次閱讀
    <b class='flag-5'>FIR</b><b class='flag-5'>數字濾波</b>器的<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>研究策略

    基于FPGAFIR數字濾波器的優(yōu)化設計

    目前數字濾波器的硬件實現(xiàn)方法通常采用專用DSP芯片或FPGA,本文從FIR濾波器的系數考慮,采用CSD編碼,對
    發(fā)表于 08-16 10:54 ?3788次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>FIR</b><b class='flag-5'>數字濾波</b>器的優(yōu)化設計

    基于Matlab/Simulink的FIR數字濾波器的設計與實現(xiàn)

    基于Matlab/Simulink的FIR數字濾波器的設計與實現(xiàn)。
    發(fā)表于 01-15 15:16 ?39次下載

    用CPLD實現(xiàn)FIR數字濾波器的設計

    用CPLD實現(xiàn)FIR數字濾波器的設計,下來看看
    發(fā)表于 01-10 21:35 ?15次下載

    用CPLD實現(xiàn)FIR數字濾波

    用CPLD實現(xiàn)FIR數字濾波器,好資料,下來看看
    發(fā)表于 01-10 21:35 ?22次下載

    FPGA是如何設計并實現(xiàn)了32階FIR數字濾波器的硬件電路?

    數字信號處理中,數字濾波器的應用是極其廣泛和重要的單元。與模擬濾波器相比,數字濾波器可以克服模擬濾波器所無法克服的電壓漂移,溫度漂移以及噪
    發(fā)表于 07-20 14:32 ?5346次閱讀
    <b class='flag-5'>FPGA</b>是如何設計并<b class='flag-5'>實現(xiàn)</b>了32階<b class='flag-5'>FIR</b><b class='flag-5'>數字濾波</b>器的硬件<b class='flag-5'>電路</b>?

    FIR數字濾波器設計

    數字濾波器的輸入輸出均為數字信號,信號通過數字濾波器后,可以改變頻率成分的相對比例或濾除某些頻率成分。數字濾波器可以分為IIR數字濾波器和
    的頭像 發(fā)表于 04-05 09:47 ?5482次閱讀