0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

鎖相環(huán)(PLL)建模及仿真分析

CHANBAEK ? 來源:類比電路深入學習 ? 作者:Magic宋 ? 2023-06-02 15:25 ? 次閱讀

behavior model,即建立行為級模型。主要采用matlab、veriloga等工具,對設計進行行為級建模。

通過建模,確定設計核心參數(shù)、非理想因素對于電路的影響、對電路的功能進行快速驗證。

本文以SoC中的整數(shù)PLL為例,行為級建模工具選擇matlab。

對PLL的環(huán)路參數(shù)進行設計,并通過行為級模型進行仿真。

圖片

PLL,是一個小型的控制系統(tǒng)。規(guī)格如下:

參數(shù) 示例
參考時鐘頻率 13MHz~76.8MHz
輸出時鐘頻率 100MHz~2GHz
鎖定時間 <100uS
Period Jitter RMS <2ps
輸出時鐘duty cycle 40%~60%
功耗 <5mA
輸出時鐘頻率精度 <±300ppm

其環(huán)路參數(shù)的分析、假定和計算如下:

1)環(huán)路分頻比N

根據(jù)輸入頻率范圍26M76.8MHz,輸出頻率范圍104M2.002GHz??梢杂嬎愕玫江h(huán)路分頻比N范圍為4~77

2)電荷泵電流Icp

這里先假定為2uA

3)壓控振蕩器的增益Kvco

由于本文采用CP PLL(single-path loop filter),即最傳統(tǒng)也是最可靠的結(jié)構(gòu)進行設計。因此控制電壓在0~vdd范圍內(nèi)變化,頻率需要在PVT下覆蓋輸出頻率范圍,因此Kvco這里假定為4GHz/V

  1. 環(huán)路帶寬和相位裕度

這里先假定為500kHz和50°

圖片

環(huán)路參數(shù)匯總?cè)缦?/p>

參數(shù) 選定值
參考時鐘頻率FIN 26MHz
輸出時鐘頻率FOUT 104MHz~2.002GHz
環(huán)路分頻比N 4~77
電荷泵電流Icp 2uA
壓控振蕩器的增益Kvco 4GHz/V
環(huán)路濾波器階數(shù) 二階
環(huán)路帶寬BW 500KHz
環(huán)路相位裕度PM 50°

根據(jù)上述參數(shù)進行環(huán)路濾波器設計,

1)hands on

R1=BWN/(IcpKvco2PI)=6.87kΩ

C1=tan(PM)/(BWR12PI)=55pF

C2=0.1*C1=5.5pF

2)ToolBox Get

ToolBox CPPSIM by Perrott (http://www.cppsim.com)

圖片

ToolBox pll_tool by EETOP Senior(https://bbs.eetop.cn/thread-448188-1-1.html)

圖片

上述參數(shù)利用pll_tool進行驗證,其中各模塊的噪聲取設計中的典型值。

N=4/17.5/77

圖片圖片圖片

N=17.5

1)環(huán)路帶寬和相位裕度分別為,560KHz和45.9°

2)period jitter rms=2.06ps@455MHz

下面用matlab simulink對設計進行仿真

1)ac信號模型

圖片

N=4/17.5/77

圖片圖片圖片

2)大信號模型

圖片

N=4/17.5/77

圖片圖片圖片

綜上,環(huán)路參數(shù)匯總?cè)缦?/p>

參數(shù) 選定值
參考時鐘頻率FIN 26MHz
輸出時鐘頻率FOUT 104MHz~2.002GHz
環(huán)路分頻比N 4~77
電荷泵電流Icp 2uA
壓控振蕩器的增益Kvco 4GHz/V
環(huán)路濾波器階數(shù) 二階
環(huán)路帶寬BW 500KHz
環(huán)路相位裕度PM 50°
R1 6.87kΩ
C1 55pF
C2 5.5pF

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • matlab
    +關(guān)注

    關(guān)注

    180

    文章

    2957

    瀏覽量

    229900
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    35

    文章

    577

    瀏覽量

    87630
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    771

    瀏覽量

    134970
  • 建模
    +關(guān)注

    關(guān)注

    1

    文章

    299

    瀏覽量

    60699
  • 仿真分析
    +關(guān)注

    關(guān)注

    3

    文章

    104

    瀏覽量

    33610
收藏 人收藏

    評論

    相關(guān)推薦

    關(guān)于鎖相環(huán)(PLL)的工作原理

    鎖相環(huán)英文名稱PLL(Phase Locked Loop),中文名稱相位鎖栓回路,現(xiàn)在簡單介紹一下鎖相環(huán)的工作原理。
    的頭像 發(fā)表于 04-28 09:57 ?6644次閱讀
    關(guān)于<b class='flag-5'>鎖相環(huán)</b>(<b class='flag-5'>PLL</b>)的工作原理

    PLL(鎖相環(huán))電路原理是什么?

    PLL(鎖相環(huán))電路原理是什么?
    發(fā)表于 01-21 07:03

    LabVIEW鎖相環(huán)PLL

    LabVIEW鎖相環(huán)PLL鎖相環(huán)是一種反饋電路,其作用是使得電路上的時鐘和某一外部時鐘的相位同步。PLL通過比較外部信號的相位和由壓控晶振(VCXO)的相位來實現(xiàn)同步的,在比較的
    發(fā)表于 05-31 19:58

    鎖相環(huán)設計仿真與應用

    鎖相環(huán)設計仿真與應用:PLL Performance, Simulation, and Design3rd EditionI would like to thank the following people for thei
    發(fā)表于 08-16 10:14 ?75次下載
    <b class='flag-5'>鎖相環(huán)</b>設計<b class='flag-5'>仿真</b>與應用

    鎖相環(huán)的性能,仿真和設計(第3版)

    鎖相環(huán)的性能,仿真和設計(第3版): PLL BASICS ......9CHAPTER 1 BASIC PLL OVERVIEW .....11CHAPTER 2 THE CHAR
    發(fā)表于 07-25 16:56 ?0次下載

    鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思

    鎖相環(huán)(PLL),鎖相環(huán)(PLL)是什么意思 PLL的概念 我們所說的PLL。其
    發(fā)表于 03-23 10:47 ?6110次閱讀

    鎖相環(huán)

    鎖相環(huán)英文為PLL,即PLL鎖相環(huán)。可以分為模擬鎖相環(huán)和數(shù)字鎖相環(huán)。兩種分類的
    發(fā)表于 10-26 12:40
    <b class='flag-5'>鎖相環(huán)</b>

    如何設計并調(diào)試鎖相環(huán)(PLL)電路

    如何設計并調(diào)試鎖相環(huán)(PLL)電路 pdf
    發(fā)表于 01-07 16:20 ?0次下載

    鎖相環(huán)(PLL)的工作原理及應用

    鎖相環(huán)路是一種反饋控制電路,簡稱鎖相環(huán)PLL,Phase-Locked Loop)。鎖相環(huán)的特點是:利用外部輸入的參考信號控制環(huán)路內(nèi)部振蕩信號的頻率和相位。
    的頭像 發(fā)表于 03-29 09:54 ?1.4w次閱讀

    鎖相環(huán)PLL的基礎知識

    鎖相環(huán)PLL) 電路存在于各種高頻應用中,從簡單的時鐘清理電路到用于高性能無線電通信鏈路的本振 (LO),再到矢量網(wǎng)絡分析儀 (VNA) 中的超快速開關(guān)頻率合成器。本文解釋了鎖相環(huán)
    的頭像 發(fā)表于 12-23 14:03 ?4849次閱讀
    <b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>PLL</b>的基礎知識

    pll鎖相環(huán)倍頻

    PLL鎖相環(huán)倍頻是一種用于改變輸入信號頻率的技術(shù),它可以將輸入信號的頻率放大或縮小,以達到某種特定的目的。
    發(fā)表于 02-14 15:56 ?2766次閱讀

    pll鎖相環(huán)倍頻的原理

    pll鎖相環(huán)倍頻的原理? PLL鎖相環(huán)倍頻是一種重要的時鐘信號處理技術(shù),廣泛應用于數(shù)字系統(tǒng)、通信系統(tǒng)、計算機等領(lǐng)域,具有高可靠性、高精度、快速跟蹤等優(yōu)點。
    的頭像 發(fā)表于 09-02 14:59 ?2548次閱讀

    pll鎖相環(huán)的作用 pll鎖相環(huán)的三種配置模式

    pll鎖相環(huán)的作用 pll鎖相環(huán)的三種配置模式? PLL鎖相環(huán)是現(xiàn)代電子技術(shù)中廣泛應用的一種電路
    的頭像 發(fā)表于 10-13 17:39 ?3036次閱讀

    鎖相環(huán)(PLL)基本原理 當鎖相環(huán)無法鎖定時該怎么處理的呢?

    鎖相環(huán)(PLL)基本原理 當鎖相環(huán)無法鎖定時該怎么處理的呢? 鎖相環(huán)(Phase Locked Loop, PLL)是一種電路系統(tǒng),它可以將
    的頭像 發(fā)表于 10-23 10:10 ?2753次閱讀

    了解鎖相環(huán)PLL)瞬態(tài)響應 如何優(yōu)化鎖相環(huán)PLL)的瞬態(tài)響應?

    了解鎖相環(huán)PLL)瞬態(tài)響應 如何優(yōu)化鎖相環(huán)PLL)的瞬態(tài)響應? 鎖相環(huán)PLL)是一種廣泛應
    的頭像 發(fā)表于 10-23 10:10 ?1532次閱讀