0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為何TI的GPMC并口,更常被用于連接FPGA、ADC?我給出3個(gè)理由

Tronlong創(chuàng)龍科技 ? 2022-05-27 10:53 ? 次閱讀

1GPMC并口簡(jiǎn)介

GPMC(General Purpose Memory Controller)是TI處理器特有的通用存儲(chǔ)器控制器接口,是AM335x、AM437x、AM5708、AM5728等處理器專用于與外部存儲(chǔ)器設(shè)備的接口,如:

● 類似于異步SRAM內(nèi)存和專用集成電路(ASIC)設(shè)備。

●異步,同步,和頁(yè)面模式(僅適用于非復(fù)用模式)突發(fā)NOR閃存設(shè)備。

●NAND閃存。

ADC器件。

ffbbfe6c-dd12-11ec-b80f-dac502259ad0.png

圖 1GPMC概述

2GPMC并口特點(diǎn)

為什么工業(yè)領(lǐng)域在與FPGA/ADC通信的時(shí)候,更喜歡使用GPMC接口呢?本文給出3個(gè)理由,那就是:高帶寬、連接模式豐富、配置靈活。具體如下:

PS:下文將介紹基于AM570x GPMC的ARM + FPGA通信案例、多通道AD(AD7606/ADS8568)采集綜合案例。


(1)高帶寬,速率可達(dá)100MB/s以上

以AM57x為例,通過(guò)GPMC接口與FPGA連接,采用DMA的方式讀取FPGA端的數(shù)據(jù),速度可達(dá)69MB/s,實(shí)際上通過(guò)配置GPMC接口的時(shí)序參數(shù)和不同工作模式,速率可超過(guò)100MB/s。


(2)連接模式豐富,靈活的8位和16位異步存儲(chǔ)器接口

由于有g(shù)pmc_ad[15:0] 16個(gè)信號(hào)引腳可支持地址線與數(shù)據(jù)線復(fù)用和非復(fù)用模式,這讓GPMC與外設(shè)的連接模式變得很豐富,可以和寬范圍的外部設(shè)備通信,如:

●外部異步或同步8-bit位寬內(nèi)存或設(shè)備(非突發(fā)設(shè)備)

●外部異步或同步16-bit位寬內(nèi)存或設(shè)備

●外部16-bit非復(fù)用NOR Flash設(shè)備

●外部16-bit地址和數(shù)據(jù)復(fù)用NOR Flash設(shè)備

●外部8-bit和16-bitNAND Flash設(shè)備

●外部16-bit偽SRAM(pSRAM)設(shè)備


下面介紹幾種連接模式。

1)16-bit Address/Data Multiplexed(地址線與數(shù)據(jù)線復(fù)用模式)

ffdefdcc-dd12-11ec-b80f-dac502259ad0.png

圖 2

2)16-bit Nonmultiplexed(地址線與數(shù)據(jù)線非復(fù)用模式)

003b2f8e-dd13-11ec-b80f-dac502259ad0.png

圖 3

3)8-bit Nonmultiplexed(地址線與數(shù)據(jù)線非復(fù)用模式)

007359f4-dd13-11ec-b80f-dac502259ad0.png

圖 4

4)8-bitNAND(僅使用數(shù)據(jù)線模式)

此模式適用于無(wú)需地址線的場(chǎng)合,例如GPMC與NAND FLASH連接。NAND FLASH無(wú)需地址線,通過(guò)數(shù)據(jù)線D[x:0]發(fā)送讀寫(xiě)命令,進(jìn)行數(shù)據(jù)讀取/寫(xiě)入。

00bcd160-dd13-11ec-b80f-dac502259ad0.png

圖 5

(3)配置靈活,具有多達(dá)8個(gè)片選

GPMC基本編程模型提供了最大的靈活性,以支持八個(gè)可配置片選中不同的時(shí)序參數(shù)和位寬配置。可根據(jù)外部設(shè)備的特點(diǎn),使用最佳的片選設(shè)置。

●可選擇不同的協(xié)議,以支持通用異步或同步隨機(jī)訪問(wèn)設(shè)備(NOR閃存,SRAM)或支持特定的NAND器件。

●地址和數(shù)據(jù)總線可在同一個(gè)外部總線上復(fù)用。

●讀和寫(xiě)訪問(wèn)可獨(dú)立定義為異步或同步。

●系統(tǒng)請(qǐng)求(字節(jié),16位字,突發(fā))是通過(guò)單次或多次訪問(wèn)進(jìn)行。外部設(shè)備訪問(wèn)配置文件(單或多個(gè)優(yōu)化的突發(fā)長(zhǎng)度,本地包或仿真包)是基于外部設(shè)備特性(支持協(xié)議,總線寬度,數(shù)據(jù)緩沖區(qū)大小,本地包支持)。

●系統(tǒng)突發(fā)讀或?qū)懻?qǐng)求是同步突發(fā)(多個(gè)讀,或多個(gè)寫(xiě))。在沒(méi)有突發(fā)或頁(yè)面模式時(shí)是由外部存儲(chǔ)器或ASIC設(shè)備支持,系統(tǒng)突發(fā)讀或?qū)懻?qǐng)求轉(zhuǎn)換為連續(xù)單一的同步或異步訪問(wèn)(單一讀,或單一寫(xiě))。僅在單一同步或 單一異步讀或?qū)懩J较轮С?位寬的設(shè)備。

為了模擬一個(gè)可編程的內(nèi)部等待狀態(tài),一個(gè)外部等待引腳可被監(jiān)控,以在開(kāi)始(初始訪問(wèn)時(shí)間)和突發(fā)訪問(wèn)期間動(dòng)態(tài)的控制外部訪問(wèn)。

00ed8d78-dd13-11ec-b80f-dac502259ad0.png

圖 6GPMC框圖

3GPMC并口應(yīng)用案例

創(chuàng)龍科技基于AM5708、AM5728設(shè)計(jì)的工業(yè)評(píng)估板——TL570x-EVM、TL5728-EasyEVM,由核心板和評(píng)估底板組成。核心板經(jīng)過(guò)專業(yè)的PCB Layout和高低溫測(cè)試驗(yàn)證,穩(wěn)定可靠,可滿足運(yùn)動(dòng)控制、工業(yè)PC、機(jī)器視覺(jué)、智能電力、視頻監(jiān)測(cè)等工業(yè)應(yīng)用環(huán)境。

* AM5708

013e7800-dd13-11ec-b80f-dac502259ad0.jpg

圖7SOM-TL570x核心板

016ec97e-dd13-11ec-b80f-dac502259ad0.jpg

圖8TL570x-EVM開(kāi)發(fā)板

* AM5728

01ceb4a6-dd13-11ec-b80f-dac502259ad0.png

圖9SOM-TL5728核心板

020e2a5a-dd13-11ec-b80f-dac502259ad0.jpg

圖10TL5728-EasyEVM開(kāi)發(fā)板

02b6ac7a-dd13-11ec-b80f-dac502259ad0.gif

02d2d242-dd13-11ec-b80f-dac502259ad0.png

圖 11

本文講解基于AM570x GPMC的ARM + FPGA通信案例、多通道AD采集綜合案例。


3.1基于GPMC的ARM + FPGA通信案例


3.1.1案例功能


DSP端使用EDMA將數(shù)據(jù)搬運(yùn)到指定的內(nèi)存空間物理地址(GPMC片選基地址),再將數(shù)據(jù)讀取回來(lái)并保存到DSP端L2SRAM,并校驗(yàn)數(shù)據(jù)讀寫(xiě)的正確性、計(jì)算數(shù)據(jù)讀寫(xiě)速率。ARM端通過(guò)MessageQ發(fā)送讀寫(xiě)地址與讀寫(xiě)大小到DSP端,DSP端讀寫(xiě)對(duì)應(yīng)內(nèi)存空間,并返回傳輸時(shí)間及傳輸速率到ARM端。GPMC的初始化由ARM端驅(qū)動(dòng)程序?qū)崿F(xiàn)。


程序工作流程框圖如下所示。

030f7120-dd13-11ec-b80f-dac502259ad0.png

圖 12

3.1.2案例測(cè)試


將TL-HSAD-LX采集卡通過(guò)TL-HSAD-LX-PinBoard轉(zhuǎn)接板和軟排線,插到TL570x-EVM評(píng)估板的GPMC拓展接口J5上,并使用5V2A電源給TL-HSAD-LX采集卡供電,硬件連接圖如下。

033caa64-dd13-11ec-b80f-dac502259ad0.png

圖 13

038dd6b4-dd13-11ec-b80f-dac502259ad0.png

圖 14測(cè)試結(jié)果

EDMA單次傳輸數(shù)據(jù)大小為2KByte(0x800),總共循環(huán)100次。如需再次測(cè)試讀寫(xiě)速度,請(qǐng)重新運(yùn)行DSP端程序。


從上圖可看到本次測(cè)試的誤碼率為0%(errcnt: 0);平均寫(xiě)入時(shí)間約為101us,寫(xiě)入速率約為38.53MB/s;平均讀取時(shí)間約為118us,讀取速率約為32.98MB/s。


備注:本次測(cè)試板卡通過(guò)軟排線的形式連接,軟排線的長(zhǎng)度會(huì)影響誤碼率和讀寫(xiě)帶寬,目前測(cè)得最高速率為38.53MB/s(寫(xiě)入速率)。如將FPGA設(shè)計(jì)于底板,最高速率可到69MB/s(寫(xiě)入時(shí)間為28us)


3.2基于GPMC的多通道AD采集綜合案例


3.2.1案例功能


AM570x DSP端使用EDMA通過(guò)GPMC接口采集AD7606或ADS8568模塊8通道的AD信號(hào),同時(shí)由DSP端對(duì)其中6通道的AD信號(hào)進(jìn)行FFT處理,最后將8通道時(shí)域數(shù)據(jù)和經(jīng)FFT處理的6通道頻域數(shù)據(jù)保存到DSP端L2SRAM中,可通過(guò)仿真器與CCS軟件查看對(duì)應(yīng)通道的時(shí)域波形和頻域波形。


程序保存通道0的時(shí)域數(shù)據(jù)和經(jīng)FFT處理的頻域數(shù)據(jù)至CMEM(共享內(nèi)存)空間,通過(guò)IPC組件通知ARM端讀取該通道的時(shí)域數(shù)據(jù)和頻域數(shù)據(jù),使用Qt在LCD顯示屏上進(jìn)行波形繪制,最后將數(shù)據(jù)保存到文件中。


本案例默認(rèn)配置AD7606模塊采樣周期為6us,即采樣率約為167KHz;配置ADS8568模塊采樣周期分別為5us,即采樣率為200KHz。程序工作流程框圖如下所示:

03b58e66-dd13-11ec-b80f-dac502259ad0.png

圖 15

3.2.2案例測(cè)試


將Tronlong的TL7606I(AD7606)模塊或TL8568I(ADS8568)模塊插入評(píng)估板GPMC擴(kuò)展接口,并對(duì)模塊進(jìn)行獨(dú)立供電。TL7606I模塊使用5V電源供電,J1跳線帽連接到0,使用±5V量程。TL8568I模塊使用12V電源供電,軟件已配置為±12V量程。


將模塊的待測(cè)輸通道正確連接信號(hào)發(fā)生器,信號(hào)發(fā)生器輸出頻率為4KHz、峰峰值為2Vpp(即幅值為1V)的正弦波信號(hào)。待測(cè)信號(hào)電壓請(qǐng)勿超過(guò)模塊量程,否則可能會(huì)導(dǎo)致模塊損壞。評(píng)估板接入LCD顯示屏,并通過(guò)仿真器連接到PC機(jī)。硬件連接示意圖如下:

03e391bc-dd13-11ec-b80f-dac502259ad0.png

圖 16TL7606I模塊硬件連接示意圖

043d1ade-dd13-11ec-b80f-dac502259ad0.png

圖 17TL7606I模塊硬件連接示意圖

045e438a-dd13-11ec-b80f-dac502259ad0.png

圖 18TL8568I模塊硬件連接示意圖

程序運(yùn)行后,即可在LCD顯示屏上看到通道0的時(shí)域波形和頻域波形。

04c66758-dd13-11ec-b80f-dac502259ad0.png

圖 19時(shí)域波形

04f1740c-dd13-11ec-b80f-dac502259ad0.png

圖 20頻域波形

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    134

    文章

    9009

    瀏覽量

    366120
  • FPGA設(shè)計(jì)
    +關(guān)注

    關(guān)注

    9

    文章

    428

    瀏覽量

    26452
  • 嵌入式主板
    +關(guān)注

    關(guān)注

    7

    文章

    6083

    瀏覽量

    35114
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    用于 Microsemi? RTG4? FPGATI 航天級(jí)電源解決方案應(yīng)用手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《適用于 Microsemi? RTG4? FPGATI 航天級(jí)電源解決方案應(yīng)用手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 09-09 09:35 ?0次下載
    適<b class='flag-5'>用于</b> Microsemi? RTG4? <b class='flag-5'>FPGA</b> 的 <b class='flag-5'>TI</b> 航天級(jí)電源解決方案應(yīng)用手冊(cè)

    開(kāi)發(fā)用于將四個(gè)ADC通道連接到MCU/MPU的自定義多通道SPI

    電子發(fā)燒友網(wǎng)站提供《開(kāi)發(fā)用于將四個(gè)ADC通道連接到MCU/MPU的自定義多通道SPI.pdf》資料免費(fèi)下載
    發(fā)表于 09-02 10:12 ?0次下載
    開(kāi)發(fā)<b class='flag-5'>用于</b>將四<b class='flag-5'>個(gè)</b><b class='flag-5'>ADC</b>通道<b class='flag-5'>連接</b>到MCU/MPU的自定義多通道SPI

    GPMC并口多通道AD采集案例,基于TI AM62x四核處理器平臺(tái)!

    的通用存儲(chǔ)器控制器接口,是AM62x、AM64x、AM437x、AM335x、AM57x等處理器專用于與外部存儲(chǔ)器設(shè)備的接口,如:(1)FPGA器件(2)ADC器件(3)SRAM內(nèi)存(
    發(fā)表于 07-10 10:30

    GPMC并口多通道AD采集案例,基于TI AM62x四核處理器平臺(tái)!

    、AM57x等處理器專用于與外部存儲(chǔ)器設(shè)備的接口,如: (1)FPGA器件 (2)ADC器件 (3)SRAM內(nèi)存 (4)NOR/NAND閃存 ? 圖 1
    的頭像 發(fā)表于 07-09 10:58 ?343次閱讀
    <b class='flag-5'>GPMC</b><b class='flag-5'>并口</b>多通道AD采集案例,基于<b class='flag-5'>TI</b> AM62x四核處理器平臺(tái)!

    雙通道3GSPS ADC SC1249替代ADI的AD9208用于測(cè)繪雷達(dá)

    雙通道3GSPS ADC SC1249替代ADI的AD9208用于測(cè)繪雷達(dá)
    的頭像 發(fā)表于 04-19 09:32 ?429次閱讀
    雙通道<b class='flag-5'>3</b>GSPS <b class='flag-5'>ADC</b> SC1249替代ADI的AD9208<b class='flag-5'>用于</b>測(cè)繪雷達(dá)

    如何使用FPGA與FX3實(shí)現(xiàn)數(shù)據(jù)的傳輸?

    ,最終程序編譯通過(guò)了,但是出現(xiàn)了4個(gè)時(shí)序約束問(wèn)題,實(shí)際BULK OUT可以傳出數(shù)據(jù),但是BULK IN接收數(shù)據(jù)失敗。 請(qǐng)問(wèn)是否是所使用的方式有誤?所提供的verilog文件是否有詳細(xì)的使用說(shuō)明? 或者說(shuō),該如何使用
    發(fā)表于 02-28 07:44

    CAN如何將雙通道ADC連接到FX3控制器?

    想用 FX3 控制器直接連接具有 250MSPS 的 14 位雙通道 ADC 的并行 LVDS 輸出。 從器件的數(shù)據(jù)表中可以清楚地看出,
    發(fā)表于 02-27 06:25

    FPGA資源與AISC對(duì)應(yīng)關(guān)系

    芯片。 內(nèi)部互聯(lián)線(Interconnects):用于連接上述的各種資源。 而ASIC是為特定應(yīng)用定制的硬件電路,其設(shè)計(jì)和制造過(guò)程是一次性的。因此,ASIC的資源與FPGA的對(duì)應(yīng)關(guān)系并不直接。 在一些
    發(fā)表于 02-22 09:52

    【國(guó)產(chǎn)FPGA+OMAPL138開(kāi)發(fā)板體驗(yàn)】(原創(chuàng))6.FPGA連接ChatGPT 4

    嗨,親愛(ài)的工程師、學(xué)生和愛(ài)好者們,來(lái)啦!歡迎來(lái)到神秘的星嵌世界!如果你是一位FPGA工程師或者對(duì)嵌入式異構(gòu)技術(shù)感興趣,那么你來(lái)到的地方絕對(duì)沒(méi)錯(cuò)!今天,我們將一起探索一個(gè)令人驚嘆的星嵌基于TI
    發(fā)表于 02-14 21:58

    【國(guó)產(chǎn)FPGA+OMAPL138開(kāi)發(fā)板體驗(yàn)】(原創(chuàng))4.FPGAGPMC通信(ARM)EDMA

    嗨,親愛(ài)的工程師、學(xué)生和愛(ài)好者們,來(lái)啦!歡迎來(lái)到神秘的星嵌世界!如果你是一位FPGA工程師或者對(duì)嵌入式異構(gòu)技術(shù)感興趣,那么你來(lái)到的地方絕對(duì)沒(méi)錯(cuò)!今天,我們將一起探索一個(gè)令人驚嘆的星嵌基于TI
    發(fā)表于 02-06 14:18

    什么是串口?什么是并口?串口與并口有什么區(qū)別?

    什么是串口?什么是并口?串口與并口有什么區(qū)別? 串口和并口都是計(jì)算機(jī)與外部設(shè)備進(jìn)行數(shù)據(jù)傳輸?shù)慕涌?,它們之間存在一些重要區(qū)別。在下面的文章中,將詳細(xì)介紹串口和
    的頭像 發(fā)表于 02-02 15:33 ?6452次閱讀

    #人工智能 #FPGA #電子技術(shù) 五個(gè)理由告訴你為何要學(xué)習(xí)FPGA

    fpga人工智能
    明德?lián)P助教小易老師
    發(fā)布于 :2023年12月08日 06:17:53

    stm32接收ad7903鏈模式、無(wú)忙指示時(shí)ADC1和ADC2連接順序問(wèn)題求解

    的時(shí)候,數(shù)據(jù)手冊(cè)給出的引腳如下,當(dāng)SL7接B,SL8接A的時(shí)候,實(shí)際結(jié)構(gòu)為ADC2的輸入接地,輸出接入ADC1的輸入,ADC1的輸出作為2個(gè)
    發(fā)表于 12-05 07:00

    求助,關(guān)于AD2S1210并口時(shí)序圖中時(shí)鐘的疑問(wèn)

    以上兩圖分別為AD2S1210并口配置模式下寫(xiě)時(shí)序和普通模式下讀時(shí)序 請(qǐng)問(wèn)這兩個(gè)圖中的CLKIN是什么時(shí)鐘?并口通訊的時(shí)候需要用時(shí)鐘嗎? 的理解是,
    發(fā)表于 12-04 06:00

    車載顯示為何傾向Mini/Micro LED?

    車載顯示為何傾向Mini/Micro LED?
    的頭像 發(fā)表于 11-03 09:24 ?562次閱讀
    車載顯示<b class='flag-5'>為何</b><b class='flag-5'>更</b>傾向Mini/Micro LED?