0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【干貨】全是細(xì)節(jié)!PCB設(shè)計(jì)注意事項(xiàng)

億佰特物聯(lián)網(wǎng)應(yīng)用專家 ? 2022-11-09 16:21 ? 次閱讀

億佰特 物聯(lián)網(wǎng)應(yīng)用專家

PCB設(shè)計(jì)簡單來看就是將各種器件連接起來讓器件正常的互不影響的工作從而完成相應(yīng)的功能而不互相干擾,是整個(gè)產(chǎn)品的基礎(chǔ),決定了產(chǎn)品的可制造性,運(yùn)行的穩(wěn)定性。PCB設(shè)計(jì)初期就需要注意器件布局、層疊的規(guī)劃、電源的分割等等。布線時(shí)需要注意高速信號的走線寬度,以及參考地的距離等。
本文旨在拋磚引玉,簡要討論P(yáng)CB設(shè)計(jì)過程中可能遇到的一些問題,因?yàn)樯a(chǎn)工藝的進(jìn)步和信號速率越來越高,很多東西只適用于當(dāng)下。PCB設(shè)計(jì)主要需要注意以下幾方面:1.制造工藝要求,板廠的制造能力,PCB板可制造性設(shè)計(jì)2.電源的布局走線3.傳輸線設(shè)計(jì)4.EMC5.時(shí)鐘設(shè)計(jì)可制造性上可以從PCB板制作、器件的裝貼、后續(xù)的維修等方面來看。
PCB制作最常遇到的問題就是該用幾層板、多少的線寬、間距多少、過孔多大、板厚多少,從最簡單的單面板、雙面、四層,到后面的20層板,一般為了控制成本多用雙面和四層,雙面板是PP片的正反面鋪上銅皮,表層噴上阻焊油墨。7f11211e-5f50-11ed-b116-dac502259ad0.png

阻抗控制

影響PCB走線的阻抗的因素主要有銅線的寬度、銅線的厚度、介質(zhì)的介電常數(shù)、介質(zhì)的厚度、焊盤的厚度、地線的路徑、走線周邊的走線等。
因?yàn)槊總€(gè)工廠的材料參數(shù)、線路補(bǔ)償和蝕刻電鍍的藥水都有差異。把阻抗交給PCB廠家調(diào)配更靠譜,我們只需要了解到板厚和線寬線距會影響到阻抗,在設(shè)計(jì)時(shí)做到心里有數(shù)。一般兩層板都是綠色油墨,一是為了保護(hù)眼睛:生產(chǎn)維修人員需要長時(shí)間盯著PCB板,綠色油墨相比于其他顏色對眼睛的刺激更小,不容易疲勞,于是打板大多是用綠色油墨,PCB廠商使用的多了綠色油墨的成本相比其他油墨采購成本就下來了;同時(shí)綠色油墨相比于黑色油墨線路更明顯,更方便工作人員檢修。對簡單低速板而言,兩層板是最經(jīng)濟(jì)合適的選擇。相應(yīng)的,對復(fù)雜的高速板,一般就從四層板開始了。7f463b10-5f50-11ed-b116-dac502259ad0.png

四層板是能做阻抗的最小板層數(shù)。(一般單數(shù)層板廠只是在多層板中空著一層不用)高速PCB需要注意對信號線做阻抗控制,高速信號線沒做好阻抗匹配可能會造成信號的反射、損耗、變形等,導(dǎo)致電路性能不理想甚至不能實(shí)現(xiàn)需要的功能。高速PCB布線中,一般把數(shù)字信號的走線阻抗設(shè)計(jì)為50歐姆,這是個(gè)大約的數(shù)字。一般規(guī)定同軸電纜基帶50歐姆。7f7afba2-5f50-11ed-b116-dac502259ad0.png

電源設(shè)計(jì)

電源線是EMI 出入電路的重要途徑。通過電源線,外界的干擾可以傳入內(nèi)部電路,影響RF電路指標(biāo)。電源線要靠近地線放置。電源電路不管形式有多復(fù)雜,其大電流環(huán)路都要盡可能小。電源線的輸入輸出不能相互交叉。為了防止不同單元通過電源線產(chǎn)生干擾,布線時(shí)注意電源線之間應(yīng)相互隔離,電源線與其它強(qiáng)干擾線(如CLK)用地線隔離。減少不同電源之間的干擾,不同電源層在空間上要避免重疊。以四層板為例,通常情況下電路板的頂層用來放置元器件和RF引線,第二層作為系統(tǒng)地,第三層放置電源線,第四層則可以放置任何信號線。

時(shí)鐘走線

時(shí)鐘走線原則:在緊鄰時(shí)鐘走線層安排完整的映像平面層,減小走線的長度并進(jìn)行阻抗控制。時(shí)鐘線最好不要跨層走線。7f8f00fc-5f50-11ed-b116-dac502259ad0.png

時(shí)鐘線一定要走帶狀線,并且走在多層PCB板的內(nèi)層。如果一定要走外層,也只能走微帶線。時(shí)鐘線走內(nèi)層能保證完整的映像平面,它可以提供一個(gè)低阻抗射頻傳輸路徑,并產(chǎn)生磁通量,以抵消它們的電源傳輸線的磁通量,電源傳輸線距返回路徑越近,消磁就越好。由于增強(qiáng)了消磁能力,高密PCB板的每個(gè)完整平面映像層可提供6-8dB的抑制。

過孔設(shè)計(jì)

在多層板的走線中,為了避免信號線產(chǎn)生不必要的交叉就會使用到過孔。需要注意的是過孔最好不要打在焊盤上,不然容易引起漏錫虛焊。7faa2ac6-5f50-11ed-b116-dac502259ad0.png

過孔越小其寄生電容越小,在板上所占用的空間也就越小,但同時(shí)過孔越小其加工工藝要求越高,增加了加工成本;另一方面過孔越小其所能承載的電流也就越小,在設(shè)計(jì)電源時(shí)常采用多個(gè)大過孔的方式來增加其過電流的能力,一般雙面板采用0.3mm(內(nèi)徑)/0.5mm(外徑)的過孔,四層板采用0.2mm(內(nèi)徑)/0.3mm(外徑)。

鋪銅厚度

PCB的線寬間距和鋪銅厚度有一定的關(guān)系,我們的板子一般多用1OZ,在需要過大電流時(shí)才考慮2OZ,或者開窗上錫來增加過流能力。鋪銅1OZ時(shí)的雙面板的線寬間距0.127/0.127mm(5mil/5mil),多層板:0.09/0.09mm(3.5mil/3.5mil),鋪銅2OZ時(shí)的雙面及多層板線寬間距0.2/0.2mm(8mil/8mil)。PCB制造工藝并非一成不變,隨著板廠技術(shù)升級和信號速率的提高,有可能現(xiàn)在適用的規(guī)則在將來變得不適用,作為一個(gè)合格的工程師,需要不斷學(xué)習(xí),了解前沿技術(shù)方向,才能與時(shí)俱進(jìn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4660

    瀏覽量

    84961
收藏 人收藏

    評論

    相關(guān)推薦

    繞線電感定制的注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《繞線電感定制的注意事項(xiàng).docx》資料免費(fèi)下載
    發(fā)表于 09-20 11:24 ?0次下載

    CC13xx/CC26xx硬件配置和PCB設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《CC13xx/CC26xx硬件配置和PCB設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 11:12 ?0次下載
    CC13xx/CC26xx硬件配置和<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>注意事項(xiàng)</b>

    Buck電路中PCB layout布局設(shè)計(jì)和注意事項(xiàng)

    在DCDC電源電路中,PCB的布局對電路功能的實(shí)現(xiàn)和良好的各項(xiàng)指標(biāo)來說都十分重要。今天我們以Buck電路為例,分析如何進(jìn)行合理PCB layout布局以及設(shè)計(jì)中的注意事項(xiàng)
    的頭像 發(fā)表于 08-28 10:47 ?2063次閱讀
    Buck電路中<b class='flag-5'>PCB</b> layout布局設(shè)計(jì)和<b class='flag-5'>注意事項(xiàng)</b>

    PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計(jì)應(yīng)該注意哪些? PCB設(shè)計(jì) emc注意事項(xiàng)。按照PCB設(shè)計(jì)流程,一個(gè)產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?472次閱讀

    FPGA的高速接口應(yīng)用注意事項(xiàng)

    FPGA的高速接口應(yīng)用注意事項(xiàng)主要包括以下幾個(gè)方面: 信號完整性與電磁兼容性(EMC) : 在設(shè)計(jì)FPGA高速接口時(shí),必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策略和屏蔽技術(shù)
    發(fā)表于 05-27 16:02

    PCB厚銅板的設(shè)計(jì),這一點(diǎn)一定要注意

    一站式PCBA智造廠家今天為大家講講厚銅PCB設(shè)計(jì)如何保障PCB的性能和穩(wěn)定性?厚銅pcb設(shè)計(jì)注意事項(xiàng)。厚銅PCB設(shè)計(jì)是現(xiàn)代電子產(chǎn)品設(shè)計(jì)中不
    的頭像 發(fā)表于 05-15 09:35 ?614次閱讀
    <b class='flag-5'>PCB</b>厚銅板的設(shè)計(jì),這一點(diǎn)一定要<b class='flag-5'>注意</b>

    FMD LINK 使用注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《FMD LINK 使用注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 05-06 10:11 ?0次下載

    高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)

    清寶PCB抄板今天為大家講講PCB設(shè)計(jì)高頻電路板布線要注意什么?高頻電路PCB布局設(shè)計(jì)的注意事項(xiàng)??茖W(xué)技術(shù)的高速發(fā)展就決定了所有企業(yè)都要有提
    的頭像 發(fā)表于 03-04 14:01 ?390次閱讀

    浪涌抑制器的應(yīng)用及注意事項(xiàng)?

    浪涌抑制器的應(yīng)用及注意事項(xiàng)?|深圳比創(chuàng)達(dá)電子
    的頭像 發(fā)表于 01-19 09:55 ?629次閱讀
    浪涌抑制器的應(yīng)用及<b class='flag-5'>注意事項(xiàng)</b>?

    霍爾元件使用的注意事項(xiàng)

    霍爾元件使用的注意事項(xiàng)? 霍爾元件是一種常見的電子元件,主要用于測量和檢測磁場的變化。它具有靈敏度高、響應(yīng)速度快、耐磁場干擾等優(yōu)點(diǎn),在各種應(yīng)用中得到廣泛使用。然而,為了確?;魻栐恼9ぷ骱脱娱L其
    的頭像 發(fā)表于 12-18 14:56 ?1128次閱讀

    電流互感器的使用注意事項(xiàng)

    當(dāng)談到電流互感器的使用時(shí),有一些重要的注意事項(xiàng)需要我們牢記。在本文中,我們將探討這些注意事項(xiàng),為您提供詳細(xì)和全面的信息。
    的頭像 發(fā)表于 12-15 10:34 ?1221次閱讀
    電流互感器的使用<b class='flag-5'>注意事項(xiàng)</b>

    pcb板線路腐蝕清洗注意事項(xiàng)

    pcb板線路腐蝕清洗注意事項(xiàng)
    的頭像 發(fā)表于 11-24 17:21 ?1044次閱讀

    音頻接口電路的PCB設(shè)計(jì)注意事項(xiàng)

    音頻接口電路的PCB設(shè)計(jì)注意事項(xiàng)
    的頭像 發(fā)表于 11-23 17:42 ?1000次閱讀
    音頻接口電路的<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>注意事項(xiàng)</b>

    VGA OUT 的PCB設(shè)計(jì)注意事項(xiàng)

    VGA OUT 的PCB設(shè)計(jì)注意事項(xiàng)
    的頭像 發(fā)表于 11-23 09:04 ?735次閱讀

    PCB設(shè)計(jì)時(shí)處理去耦電容和旁路電容的注意事項(xiàng)

    本篇介紹PCB設(shè)計(jì)時(shí)處理去耦電容和旁路電容的注意事項(xiàng)。   去耦電容(另見退耦電容、緩沖電容、儲能電容等),可以放置在電源電路公共出口處,或者外部電源輸入PCB的連接器旁。較大的電路板可以放置多個(gè),但通常2、3個(gè)就夠了。
    的頭像 發(fā)表于 11-21 15:33 ?1110次閱讀