0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

EMI問題之串?dāng)_

ASIM 阿賽姆 ? 來源:ASIM 阿賽姆 ? 2023-06-26 16:10 ? 次閱讀

串?dāng)_描述:

串?dāng)_特指印制線間,導(dǎo)線間,印制線到導(dǎo)線間、電纜組件、元件和其他遭受電磁場干擾的電子元件間不經(jīng)意地發(fā)生電磁耦合,通常這些耦合回路包括PCB上的印制線。這些不良的影響不僅與時鐘和周期信號有關(guān),而且還和其他重要的系統(tǒng)電路有關(guān),如數(shù)據(jù)線、地址線、控制線、和I/O線都可能受串?dāng)_和耦合效應(yīng)影響。時鐘和周期信號是產(chǎn)生問題的主要原因,并且能導(dǎo)致其他區(qū)域的組件出現(xiàn)嚴(yán)重的功能性問題,如有客戶遇到板子上的高頻諧波,影響到2.4G通信問題。

串?dāng)_的表征是RF能量從干擾線耦合到被干擾線,而EMI 敏感電流也會將RF能量耦合到包括互連線的其他電路

通常串?dāng)_需要有三條以上線路,如下圖,其中兩條線路承載有用的信號,第三條線路為參考導(dǎo)線,這條導(dǎo)線通過容性和感性耦合使得電路之間有交換(傳遞):

d75129d4-13f8-11ee-962d-dac502259ad0.png

容性耦合通常是在一條印制線位于另一條上方時產(chǎn)生的,這種耦合是印制線和交疊區(qū)域之間距離的函數(shù),通常主要有很短的交疊線條,就能發(fā)容性耦合。印制線物理上相互接近會產(chǎn)生感性耦合,這種耦合源于印制線上信號的切換電流產(chǎn)生的電磁場的擴張和收縮。

在平行布置的印制線上可以觀察到兩種形式的串?dāng)_:前向和后向。出現(xiàn)在被干擾線上的干擾信號位于干擾源的激勵源處就稱之為后向干擾,反之在被干擾線的接收端上觀察到的干擾信號稱之前向串?dāng)_:

d76c86fc-13f8-11ee-962d-dac502259ad0.png

為了避免串?dāng)_發(fā)生,在PCB 布局時需要注意以下幾點:

1、將器件的邏輯系列按照功能分類,嚴(yán)格控制總線結(jié)構(gòu)。

2、減小平行布線的線長。

3、對控制阻抗的印制線或富含諧波能量的印制線進(jìn)行濾波處理。

4、避免相互平行的布線,在印制線間保持足夠的間距減小感性耦合。

5、減小信號層到參考地的距離。

6、降低線條阻抗和驅(qū)動信號的電平

深圳市阿賽姆電子有限公司位于深圳市銀星高科技產(chǎn)業(yè)園,是一家集電子保護元器件自主研發(fā)、生產(chǎn)、銷售及EMC設(shè)計、EMC技術(shù)支持的高科技企業(yè)。公司主營產(chǎn)品包括TVS ESD濾波器、磁珠、等保護器件,在通信、計算機/服務(wù)器、安防、軍用產(chǎn)品、汽車電子、家電、工業(yè)控制、數(shù)碼消費等領(lǐng)域得到廣泛應(yīng)用。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394909
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3564

    瀏覽量

    127056
  • RF
    RF
    +關(guān)注

    關(guān)注

    65

    文章

    3036

    瀏覽量

    166640
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26912

原文標(biāo)題:EMI問題之串?dāng)_

文章出處:【微信號:ASIM4913,微信公眾號:ASIM 阿賽姆】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    信號完整性中最基本的現(xiàn)象

    靜態(tài)網(wǎng)絡(luò)靠近干擾源一端的稱為近端(也稱后向),而遠(yuǎn)離干擾源一端的
    的頭像 發(fā)表于 01-24 16:13 ?7444次閱讀
    信號完整性中最基本的現(xiàn)象<b class='flag-5'>之</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    信號完整性哪來的

    我們經(jīng)常聽說PCB走線間距大于等于3倍線寬時可以抑制70%的信號間干擾,這就是3W原則,信號線之間的干擾被稱為是怎么形成的呢?
    的頭像 發(fā)表于 04-18 11:06 ?1269次閱讀
    信號完整性<b class='flag-5'>之</b>哪來的<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?5512次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    什么是?PCB走線詳解

    先來說一下什么是就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。
    發(fā)表于 09-11 14:18 ?967次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?PCB走線<b class='flag-5'>串</b><b class='flag-5'>擾</b>詳解

    學(xué)習(xí)筆記(1)

    講到,基礎(chǔ)的知識比如是由電場耦合和磁場耦合的共同結(jié)果啊,從
    的頭像 發(fā)表于 10-25 14:43 ?3177次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學(xué)習(xí)筆記(1)

    原創(chuàng)|SI問題

    原創(chuàng)|高速SI培訓(xùn)1.信號的成因(Crosstalk),顧名思義、是指不同信號互連鏈路之間的相互干擾。對于傳輸線而言,即能量從一條傳輸線耦合到另一條傳輸線上,當(dāng)不同傳輸線產(chǎn)生的
    發(fā)表于 10-10 18:00

    耦合的方式

    是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,
    發(fā)表于 05-31 06:03

    解決的方法

    在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少的方法
    的頭像 發(fā)表于 08-14 11:50 ?1.9w次閱讀

    如何解決PCB問題

    高速PCB設(shè)計中,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲電壓信號稱為信號超出一定的值將可能引發(fā)電路誤動作從而導(dǎo)致系統(tǒng)無法正常工作,解決PCB
    發(fā)表于 07-19 09:52 ?2333次閱讀

    淺談層疊設(shè)計、同層、層間

    1、 層疊設(shè)計與同層 很多時候,超標(biāo)的根源就來自于層疊設(shè)計。也就是我們第一篇文章說的設(shè)計上先天不足,后面糾正起來會比較困難。 講到層疊對
    的頭像 發(fā)表于 04-09 17:21 ?4226次閱讀
    淺談層疊設(shè)計、同層<b class='flag-5'>串</b><b class='flag-5'>擾</b>、層間<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    淺談溯源,是怎么產(chǎn)生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發(fā)表于 03-29 10:26 ?3251次閱讀

    什么是?如何減少

    是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-22 09:54 ?3606次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    EMI問題描述

    特指印制線間,導(dǎo)線間,印制線到導(dǎo)線間、電纜組件、元件和其他遭受電磁場干擾的電子元件間不經(jīng)意地發(fā)生電磁耦合,通常這些耦合回路包括PCB上的印制線。
    發(fā)表于 07-03 16:59 ?524次閱讀
    <b class='flag-5'>EMI</b>問題<b class='flag-5'>之</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>描述

    的類型,產(chǎn)生的原因?

    當(dāng)信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMIEMI嚴(yán)重影響信噪比。
    的頭像 發(fā)表于 07-06 10:07 ?1819次閱讀

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個線對被相鄰的線對的信號進(jìn)來所干擾就是。
    的頭像 發(fā)表于 11-01 10:10 ?1129次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹