0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

芯片也能“開天眼”?新思科技攜手臺積公司實現(xiàn)SLM PVT監(jiān)控IP流片

新思科技 ? 來源:未知 ? 2023-07-11 17:40 ? 次閱讀

開發(fā)復雜芯片時,無論是單片SoC還是Multi-Die系統(tǒng),都需要克服更大的工藝、電壓和溫度(PVT)挑戰(zhàn),尤其是在采用先進節(jié)點時。為了提高性能和可靠性,片內(nèi)PVT監(jiān)控器已成為這些芯片中必不可少的“耳目”。


新思科技一直走在芯片監(jiān)控解決方案的前沿,而這些解決方案是新思科技芯片生命周期管理(SLM)系列的一部分。最近,新思科技在臺積公司N5和N3E工藝上完成了PVT監(jiān)控IP測試芯片的流片。這是一個里程碑式的成功。從此,那些準備在這些先進節(jié)點上進行設計的開發(fā)者都可以從中受益。臺積公司N3E工藝擴展了代工廠的3nm工藝家族,帶來了更優(yōu)的功耗、性能和產(chǎn)量,非常適合人工智能、高性能計算和移動通訊等應用中常見的計算密集型工作負載。臺積公司N5工藝基于FinFET技術,與N7工藝相比,其速度提高約20%,功耗降低約40%。


新思科技SLM PVT監(jiān)控IP目前已被全球140多家客戶所采用,實現(xiàn)了600多項設計,可用于28nm至3nm工藝。IP本質(zhì)上對工藝和制造技術很敏感,因此實現(xiàn)經(jīng)驗證的芯片性能是與芯片制造商建立信任的重要一環(huán)。經(jīng)驗證的IP可以縮短設計周期和節(jié)省成本。本文將進一步介紹監(jiān)控IP如何助力提高芯片性能。


通過監(jiān)控內(nèi)部情況優(yōu)化芯片健康狀況


晶體管密度的增大、Multi-Die系統(tǒng)的出現(xiàn)以及對于突破芯片性能邊界的追求等,都要求在整個芯片生命周期(從設計階段到現(xiàn)場應用階段)中監(jiān)控PVT參數(shù)。此類監(jiān)控的輸出結果可帶來深入的見解,從而激勵芯片開發(fā)者采取行動來優(yōu)化芯片健康狀況,因而PVT監(jiān)控對于先進節(jié)點半導體器件(例如具有FinFET和全環(huán)繞柵極(GAA)晶體管的器件)實現(xiàn)可靠操作和出色性能至關重要。


片內(nèi)PVT子系統(tǒng)解決方案由多個片內(nèi)監(jiān)控器組成,這些監(jiān)控器分別用于工藝檢測、電壓監(jiān)控和溫度傳感。通過嵌入式監(jiān)控IP可以了解所有這些方面的情況。PVT監(jiān)控器的數(shù)據(jù)會輸入中央管理中心(PVT控制器),并可通過標準接口進行訪問。中央管理中心可根據(jù)客戶不同的應用進行不同的配置,并集成到芯片的設計流程和架構中。


PVT監(jiān)控是SLM的一個重要組成部分,其作用在半導體領域正變得越來越突出。Multi-Die系統(tǒng)中的裸片采用異構集成方式,這使廠商更加關注芯片的互連方式,也更加重視如何確保一個裸片的電壓不會影響到封裝內(nèi)與之相鄰的其他裸片。此外,監(jiān)控對于單片SoC也很重要,尤其是在較小的工藝節(jié)點中,監(jiān)控器可以標記互連中的IR壓降等問題。


如今的芯片制造遭遇到了眾多挑戰(zhàn),其中包括:

  • 多熱點

  • 壓降

  • 制成變異性

  • 工作負載難以預測

  • 供電不確定(太多或不足)


工藝檢測器可以協(xié)助評估和監(jiān)控芯片的速度,不管是從一個裸片到另一個裸片的速度,還是跨越大裸片時的速度。所收集的數(shù)據(jù)將有助于深入了解芯片老化,并可用于電壓/時序分析、動態(tài)電壓頻率調(diào)整優(yōu)化以及速度分組。電壓監(jiān)控器可測量多域電源電壓和/或IR壓降,以驗證和優(yōu)化器件的功耗分布網(wǎng)絡,尤其是當器件面臨任務模式工作負載的壓力時。溫度傳感器能夠嚴格控制器件的熱活動。


經(jīng)過質(zhì)量認證的芯片IP


新思科技SLM PVT監(jiān)控IP可用于多種用途,包括實時熱譜圖、能量/功耗優(yōu)化以及用于性能增強的芯片評估等。此外,該IP還通過了TSMC9000計劃的認證,后者為臺積公司IP聯(lián)盟計劃(臺積公司開放創(chuàng)新平臺(OIP)的一個關鍵部分)的成員定義了一套精簡版的IP質(zhì)量評估標準。隨著臺積公司N5和N3E工藝的成功流片,新思科技將能夠與客戶一起分享有用的流片后特征分析報告。


下面一個例子可以體現(xiàn)出SLM PVT監(jiān)控IP的工作方式。比如在AI用例中,由于工作負載很多,該芯片面臨著嚴峻的熱挑戰(zhàn),其功耗分布和IR壓降均非常高。高功耗反過來又限制了性能,增加了運營費用和碳排放。SLM PVT監(jiān)控IP可以提高該AI芯片的多核利用率,通過將監(jiān)控器放置在熱點附近,并憑借優(yōu)化的性能功耗比和保持關鍵邏輯運算的算力供應裕量,更好地管理熱不可預測性。


再來看一個由采用不同制程節(jié)點的裸片組成的Multi-Die系統(tǒng)。在這方面,制程變異性產(chǎn)生了影響,熱問題也是如此。片上監(jiān)控能夠指示哪些裸片在變熱并提供實際溫度。這樣一來,開發(fā)者便可以采取有意義的行動,例如降低電壓、減慢時鐘速度,甚至讓某個區(qū)域休眠一段時間。


更完整的新思科技SLM系列產(chǎn)品則可解決多方面的挑戰(zhàn),包括規(guī)模和系統(tǒng)復雜性、不斷演變的封裝技術,以及不斷增加的工作負載等。這些產(chǎn)品建立在充分的片內(nèi)可觀察性、分析和集成自動化的基礎之上。為了在器件生命周期的每個階段改善芯片健康狀況和運行指標,這些產(chǎn)品會收集有意義的數(shù)據(jù),從設計到生產(chǎn)再到測試和現(xiàn)場操作,提供連續(xù)分析和具有可行性的反饋。


在設計和現(xiàn)場應用之間形成閉環(huán)


芯片制造商再也不能對芯片內(nèi)部的情況一無所知。片內(nèi)可見性和洞察都是關鍵的工具,有助于優(yōu)化半導體生命周期的每個階段,并最終優(yōu)化芯片質(zhì)量。PVT監(jiān)控加上全方位的SLM技術為開發(fā)者提供了一種準確高效的方式來了解芯片的內(nèi)部和外部狀況。











原文標題:芯片也能“開天眼”?新思科技攜手臺積公司實現(xiàn)SLM PVT監(jiān)控IP流片

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    778

    瀏覽量

    50271

原文標題:芯片也能“開天眼”?新思科技攜手臺積公司實現(xiàn)SLM PVT監(jiān)控IP流片

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    思科技發(fā)布全球領先的40G UCIe IP,助力多芯片系統(tǒng)設計全面提速

    IP,可實現(xiàn)異構和同構芯片之間的快速連接。 新思科技40G UCIe PHY IP 能夠在同樣的芯片
    發(fā)表于 09-10 13:45 ?351次閱讀

    SLM內(nèi)監(jiān)控IP數(shù)據(jù)分析顯著減少測試成本

    SLM內(nèi)監(jiān)控IP數(shù)據(jù)分析為高價值應用提供了更為自動化的數(shù)據(jù)分析手法。
    的頭像 發(fā)表于 07-16 15:05 ?277次閱讀
    <b class='flag-5'>SLM</b><b class='flag-5'>片</b>內(nèi)<b class='flag-5'>監(jiān)控</b><b class='flag-5'>IP</b>數(shù)據(jù)分析顯著減少測試成本

    攜手創(chuàng)意電子,斬獲SK海力士HBM4芯片大單

    在全球半導體市場的激烈競爭中,電再次憑借其卓越的技術實力和創(chuàng)新能力,攜手旗下子公司創(chuàng)意電子,成功斬獲了SK海力士在下一代HBM4(High Bandwidth Memory 4)芯片
    的頭像 發(fā)表于 06-25 10:13 ?523次閱讀

    攜手創(chuàng)意電子斬獲HBM4關鍵界面芯片大單

    在科技浪潮的涌動下,電再次展現(xiàn)其行業(yè)領導者的地位。據(jù)媒《經(jīng)濟日報》6月24日報道,繼獨家代工英偉達、AMD等科技巨頭AI芯片之后,
    的頭像 發(fā)表于 06-24 15:06 ?665次閱讀

    思科技與公司深化EDA與IP合作

    思科技近日與公司宣布,在先進工藝節(jié)點設計領域開展了廣泛的EDA和IP合作。雙方的合作成果已經(jīng)成功應用于一系列人工智能、高性能計算和移動
    的頭像 發(fā)表于 05-13 11:04 ?449次閱讀

    思科技與公司深度合作,推動芯片設計創(chuàng)新

     新思科技EDA事業(yè)部戰(zhàn)略與產(chǎn)品管理副總裁Sanjay Bali表示:“新思科技在可投產(chǎn)的EDA流程和支持3Dblox標準的3DIC Compiler光子集成方面的先進成果,結合我們廣泛的IP產(chǎn)品組合,使得我們與
    的頭像 發(fā)表于 05-11 16:25 ?361次閱讀

    思科技面向公司先進工藝加速下一代芯片創(chuàng)新

    ?新思科攜手公司共同開發(fā)人工智能驅(qū)動的芯片設計流程以優(yōu)化并提高生產(chǎn)力,推動光子集成電路領域
    發(fā)表于 05-11 11:03 ?406次閱讀
    新<b class='flag-5'>思科</b>技面向<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>公司</b>先進工藝加速下一代<b class='flag-5'>芯片</b>創(chuàng)新

    思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術制造的英特爾UCIe IP芯片組成。它與采用
    的頭像 發(fā)表于 04-18 14:22 ?631次閱讀

    電重回全球十大上市公司

    都是亞洲市值最高的公司之一;而且在芯片代工領域擁有強大的定價權,電是英偉達AI芯片A100/H100的唯一
    的頭像 發(fā)表于 03-12 17:00 ?1014次閱讀

    什么是芯片?芯片為什么這么貴?

    介紹了芯片的原理同時介紹了首顆極大規(guī)模全異步電路芯片成功。
    的頭像 發(fā)表于 11-30 10:30 ?2840次閱讀

    思科技加入“Arm全面設計”生態(tài)系統(tǒng)并提供IP芯片設計服務

    的進入門檻并縮短上市時間。 基于全球IP使用協(xié)議,新思科技將為Arm提供用于前互操作性測試和性能分析的IP組合,搭載對接所有Arm處理器
    的頭像 發(fā)表于 11-17 09:24 ?670次閱讀

    思科技于2023公司OIP生態(tài)系統(tǒng)論壇上榮獲多項年度合作伙伴大獎

    。 新思科技接口IP組合已在臺公司N3E工藝上實現(xiàn)硅片成功,能夠降低集成風險,加快產(chǎn)品上市時間,并針對臺
    發(fā)表于 11-14 14:18 ?271次閱讀

    思科攜手合作伙伴開發(fā)針對臺公司N4P工藝的射頻設計參考流程

    思科技(Synopsys)被評為“公司開放創(chuàng)新平臺(OIP)年度合作伙伴”(Open Innovation Platform,OIP)并獲得數(shù)字
    的頭像 發(fā)表于 11-14 10:31 ?638次閱讀

    思科技推出業(yè)界領先的廣泛車規(guī)級接口IP和基礎IP產(chǎn)品組合

    面向公司N5A工藝的新思科IP產(chǎn)品在汽車溫度等級2級下符合 AEC-Q100 認證,確保了系統(tǒng)級
    的頭像 發(fā)表于 10-31 09:18 ?1051次閱讀

    思科攜手是德科技、Ansys面向公司4 納米射頻FinFET工藝推出全新參考流程,助力加速射頻芯片設計

    科技(Keysight)、Ansys共同推出面向公司業(yè)界領先N4PRF工藝(4納米射頻FinFET工藝)的全新參考流程。該
    發(fā)表于 10-30 16:13 ?303次閱讀