0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

WIFI與BT的PCB布局布線注意事項

凡億PCB ? 來源:未知 ? 2023-08-31 13:35 ? 次閱讀

1、模塊整體布局時,WIFI模組要盡量遠離DDRHDMI、USB、LCD電路以及喇叭等易干擾模塊或連接座;

2、晶體電路布局需要優(yōu)先考慮,布局時應(yīng)與芯片在同一層并盡量靠近放置以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量天線區(qū)域;晶體以及時鐘信號需要全程包地處理,包地線每隔100mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖1所示。

3、32.768k單獨走線,并做包地處理,并且包地線每隔400mil,至少添加一個GND 過孔;

4、VBAT電源工作時電路較大,單天線模組600mA以上,整個供電主回路須20mil以上,接入管腳的走線跨度與PIN腳同寬,如需打孔至少兩個過孔;VBAT的電源去耦電容必須靠近模組電源管腳,與旁邊的晶體時鐘走線用10mil左右的地線隔離,如圖2所示。

wKgZomTwJ7KAWEEmAACBzLcqoyk288.png

圖1 晶體的布局與布線

wKgZomTwJ7KAfCOWAACoWC7sR_A547.png

圖2 VBAT去耦電容的放置

5、天線匹配電路必須靠近天線座,天線走線50歐姆(根據(jù)實際疊層情況可以做隔層參考),保證參考地的完整,下方不允許有其他信號線或電源;

6、天線布線越長,能量損耗越大,因此在設(shè)計時,天線路徑越短越好,不能有分支出現(xiàn),盡量不換層;天線周圍需要多打地過孔,天線走線有遇到需轉(zhuǎn)向時,不可以用轉(zhuǎn)角的方式,需用弧形走線。如圖3所示。

wKgZomTwJ7KAcT2mAAHwbVVE9Fs823.png

圖3 天線走線示意圖

7、如果是2X2 MIMO天線接口,兩個天線口之間的出線方向需要考慮兩個天線的位置,兩個天線的位置需要盡量遠離避免干擾,并考慮垂直放置以避免互相干擾。

8、模組的電感布局時,請注意走線經(jīng)電感出來后,先經(jīng)過電容,再進入模組電源管腳,如圖4所示。模組下方第一層保持完整的地,不要有其他信號走線,如圖5。

wKgZomTwJ7KAQlzaAAGZwEgJYOs310.png

圖4 功率電感走線示意圖

wKgZomTwJ7OARO2gAAC8Tao2K_8010.png

圖5 功率電感走線示意圖

9、SDIO_D0-D3、SDIO- CMD和SDIO_CLK 6根走線盡量要平行等長,走線長度相差控制在±25mil以內(nèi), 并且相鄰層要遠離其他電源和時鐘走線,SDIO_CLK需要全程包地處理

聲明: 本文凡億教育原創(chuàng)文章,轉(zhuǎn)載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22862

    瀏覽量

    394934

原文標題:WIFI與BT的PCB布局布線注意事項

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    電源PCB布局布線注意事項

    電源的PCB導(dǎo)致的問題比較多,而且通常比較嚴重,是我們PCB審查的重點,在PCB審查中,電源問題占檢視問題總數(shù)的比例也是比較大的。審查的思路就是從電源連接器進來,經(jīng)過緩啟動、濾波和二次電源模塊,然后一直到各個電源芯片的整個供電路
    的頭像 發(fā)表于 10-15 14:00 ?215次閱讀
    電源<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b><b class='flag-5'>注意事項</b>

    CC13xx/CC26xx硬件配置和PCB設(shè)計注意事項

    電子發(fā)燒友網(wǎng)站提供《CC13xx/CC26xx硬件配置和PCB設(shè)計注意事項.pdf》資料免費下載
    發(fā)表于 09-03 11:12 ?0次下載
    CC13xx/CC26xx硬件配置和<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>注意事項</b>

    Buck電路中PCB layout布局設(shè)計和注意事項

    在DCDC電源電路中,PCB布局對電路功能的實現(xiàn)和良好的各項指標來說都十分重要。今天我們以Buck電路為例,分析如何進行合理PCB layout布局以及設(shè)計中的
    的頭像 發(fā)表于 08-28 10:47 ?2061次閱讀
    Buck電路中<b class='flag-5'>PCB</b> layout<b class='flag-5'>布局</b>設(shè)計和<b class='flag-5'>注意事項</b>

    ESP32C3連接國外WIFI有哪些注意事項?

    ESP32 連接國外的wifi注意事項有哪些?需要修改國家碼嗎? wifi_country_t country_infor={.cc=\"USA\", .schan=1
    發(fā)表于 06-17 07:28

    PCB設(shè)計的EMC有哪些注意事項

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設(shè)計應(yīng)該注意哪些? PCB設(shè)計 emc注意事項。按照PCB設(shè)計流程,一個產(chǎn)品
    的頭像 發(fā)表于 06-12 09:49 ?472次閱讀

    FPGA的高速接口應(yīng)用注意事項

    FPGA的高速接口應(yīng)用注意事項主要包括以下幾個方面: 信號完整性與電磁兼容性(EMC) : 在設(shè)計FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策略和屏蔽技術(shù)
    發(fā)表于 05-27 16:02

    FMD LINK 使用注意事項

    電子發(fā)燒友網(wǎng)站提供《FMD LINK 使用注意事項.pdf》資料免費下載
    發(fā)表于 05-06 10:11 ?0次下載

    高頻高密度PCB布局設(shè)計注意事項

    清寶PCB抄板今天為大家講講PCB設(shè)計高頻電路板布線注意什么?高頻電路PCB布局設(shè)計的
    的頭像 發(fā)表于 03-04 14:01 ?390次閱讀

    PCB布局相關(guān)的注意事項

    在設(shè)計印刷電路板(PCB)時,確保信號完整性和最小化噪聲是至關(guān)重要的。串擾和地線反彈噪聲是兩種常見的問題,它們可以影響電路的性能和穩(wěn)定性。以下是一些與PCB布局相關(guān)的注意事項,以幫助減
    的頭像 發(fā)表于 02-05 10:59 ?452次閱讀
    <b class='flag-5'>PCB</b>板<b class='flag-5'>布局</b>相關(guān)的<b class='flag-5'>注意事項</b>

    瞬態(tài)抑制二極管(TVS)的注意事項布局布線?|深圳比創(chuàng)達電子a

    瞬態(tài)抑制二極管(TVS)的注意事項布局布線?相信不少人是有疑問的,今天深圳市比創(chuàng)達電子科技有限公司就跟大家解答一下!一、瞬態(tài)抑制二極管(TVS)的注意事項工作電壓/反向截止電壓(VR
    發(fā)表于 01-03 10:38

    瞬態(tài)抑制二極管(TVS)的注意事項布局布線

    瞬態(tài)抑制二極管(TVS)的注意事項布局布線?|深圳比創(chuàng)達電子
    的頭像 發(fā)表于 01-03 10:34 ?797次閱讀
    瞬態(tài)抑制二極管(TVS)的<b class='flag-5'>注意事項</b>與<b class='flag-5'>布局</b><b class='flag-5'>布線</b>?

    電流互感器的使用注意事項

    當談到電流互感器的使用時,有一些重要的注意事項需要我們牢記。在本文中,我們將探討這些注意事項,為您提供詳細和全面的信息。
    的頭像 發(fā)表于 12-15 10:34 ?1221次閱讀
    電流互感器的使用<b class='flag-5'>注意事項</b>

    pcb板線路腐蝕清洗注意事項

    pcb板線路腐蝕清洗注意事項
    的頭像 發(fā)表于 11-24 17:21 ?1042次閱讀

    音頻接口電路的PCB設(shè)計注意事項

    音頻接口電路的PCB設(shè)計注意事項
    的頭像 發(fā)表于 11-23 17:42 ?999次閱讀
    音頻接口電路的<b class='flag-5'>PCB</b>設(shè)計<b class='flag-5'>注意事項</b>

    VGA OUT 的PCB設(shè)計注意事項

    VGA OUT 的PCB設(shè)計注意事項
    的頭像 發(fā)表于 11-23 09:04 ?735次閱讀