0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨 | 在高速PCB設(shè)計(jì)時(shí),打孔包地能否解決串?dāng)_問題?

溫柔WR ? 來源:溫柔WR ? 作者:溫柔WR ? 2023-10-08 17:39 ? 次閱讀

工程界常常使用保護(hù)地線進(jìn)行隔離,來抑制信號(hào)間的相互干擾。的確,保護(hù)地線有時(shí)能夠提高信號(hào)間的隔離度,但是保護(hù)地線并不是總是有效的,有時(shí)甚至反而會(huì)使干擾更加惡化。使用保護(hù)地線必須根據(jù)實(shí)際情況仔細(xì)分析,并認(rèn)真處理。

wKgZomUhcHmARnT5AAH3KSKtfZI454.png

保護(hù)地線是指在兩個(gè)信號(hào)線之間插入一根網(wǎng)絡(luò)為GND的走線,用于將兩個(gè)信號(hào)隔離開,地線兩端打GND過孔和GND平面相連,如圖所示。有時(shí)敏感信號(hào)的兩側(cè)都放置保護(hù)地線。

wKgZomUhcHqASEhYAACXqcwtvWg357.png

要想加入保護(hù)地線,首先必須把兩個(gè)信號(hào)線的間距拉開到足以容納一根保護(hù)地線的空間,由于拉開了信號(hào)線的間距,即使不插入保護(hù)地線,也會(huì)減小串?dāng)_。插入保護(hù)地線會(huì)有多大的作用?

01低頻模擬信號(hào)包地

我們來看表層微帶線情況下串?dāng)_的大小。假設(shè)走線是50Ω阻抗控制的,線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。并假設(shè)兩路信號(hào)都是載波頻率為30Mhz,帶寬為2Mhz的模擬信號(hào)。

下圖顯示了三種情況下的遠(yuǎn)端串?dāng)_情況。當(dāng)線間距為6mil時(shí),由于兩條線緊密耦合,遠(yuǎn)端串?dāng)_較大。把間距增加到18mil,遠(yuǎn)端串?dāng)_明顯減小。進(jìn)一步,在兩條線之間加入保護(hù)地線,地線兩端使用過孔連接到地面,遠(yuǎn)端串?dāng)_進(jìn)一步減小。

wKgaomUhcHqAasokAAEpyiXBWOQ273.png

對(duì)于低頻模擬信號(hào)之間的隔離,保護(hù)地線的確很有用。這也是很多低頻板上經(jīng)常見到的“包地”的原因。但是,如果需要隔離的數(shù)字信號(hào),情況會(huì)有所不同。

我們分表層微帶線和內(nèi)層帶狀線兩種情況來討論保護(hù)地線對(duì)數(shù)字信號(hào)的隔離效果。以下討論我沒假定PCB走線都是50Ω阻抗控制的。

表層走線

仍然使用上面的表層走線疊層結(jié)構(gòu),線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。攻擊信號(hào)為上升時(shí)間Tr=200ps的階躍波形??紤]以下三種情況下的近端串?dāng)_和遠(yuǎn)端串?dāng)_的情況,如下圖所示,其中耦合段長(zhǎng)度為2000mil。

wKgZomUhcHuAAO9_AADS2pP6Hiw788.png

Case1:兩條走線間距gap=1w(w=6mil表示線寬);

Case2:兩條走線間距gap=3w,僅僅拉大道能夠放下一條保護(hù)線的間距,但不適用保護(hù)線;

Case3:兩條線間距gap=3w,中間使用保護(hù)地線,并在兩端打GND過孔。

下圖顯示了三種情況下串?dāng)_波形,無(wú)論是近端串?dāng)_還是遠(yuǎn)端串?dāng)_,走線間距從1w增加到3w時(shí),串?dāng)_都明顯減小。

在此基礎(chǔ)上,走線間插入保護(hù)地線,串?dāng)_如下圖中Case 3所示,相比Case 2,插入保護(hù)地線,不但沒有起到進(jìn)一步減小串?dāng)_的作用,反而增大了串?dāng)_噪聲。

wKgaomUhcHuAc6BQAAEAgriWtzg405.png

這個(gè)例子表明,拉開走線間距是最有效的減小串?dāng)_的方法。保護(hù)地線如果使用不當(dāng),可能反而會(huì)惡化串?dāng)_。買元器件現(xiàn)貨上唯樣商城!

因此,在使用保護(hù)地線時(shí),需要根據(jù)實(shí)際情況仔細(xì)分析。保護(hù)地線要想起到應(yīng)有的隔離作用,需要再地線上添加很多GND過孔,過孔間距應(yīng)小于1/10λ,如圖所示。λ為信號(hào)中最高頻率成分對(duì)應(yīng)的波長(zhǎng)。

wKgZomUhcHyAchT4AAGc-F81t_I345.png

內(nèi)層走線

對(duì)于內(nèi)層走線,如下圖所示:

wKgaomUhcH2AX_XKAABQsy3Bb4o808.png

介電常數(shù)為4.5,阻抗為50Ω。考慮到下圖三種情況。攻擊信號(hào)為上升時(shí)間Tr=200ps的階躍波形,入射信號(hào)幅度500mv,耦合長(zhǎng)度為2000mil,近端串?dāng)_如圖所示,加入了保護(hù)地線,近端串?dāng)_從3.44mV進(jìn)一步減小到了0.5mV。信號(hào)隔離度提高了16B。對(duì)于內(nèi)層走線,加入保護(hù)地線能夠獲得更大的隔離度。

wKgZomUhcH2AWRkWAAEhJRrb_8A548.png

對(duì)于表層走線來說,使用密集型的GND過孔,對(duì)提升隔離效果是有好處的。但是,對(duì)于內(nèi)層走線來說,使用密集型的GND過孔幾乎得不到額外的好處,下圖對(duì)比了GND過孔間距為2000mil(保護(hù)地線兩端打GND過孔)和GND過孔間距為400mil時(shí)的近端串?dāng)_情況,串?dāng)_量幾乎沒有變化。

wKgaomUhcH6ATmF1AAERkaRn5lk626.png


間距增加到5w時(shí)情況如何?

wKgZomUhcH6AKsR2AAHK38-utD4105.png

當(dāng)走線間距進(jìn)一步加大,保護(hù)地線仍保持在6mil的線寬時(shí),對(duì)于表層走線來說,保護(hù)地線的作用減小。在下圖中,兩條線間距拉到5w時(shí),兩種情況下近端串?dāng)_和遠(yuǎn)端串?dāng)_量和不使用保護(hù)地線情況相當(dāng),沒有明顯改善。

因此,對(duì)于表層走線來說,走線間距很大時(shí),中間再加入保護(hù)地線,幾乎沒有什么效果,如果處理不好反而會(huì)使串?dāng)_惡化。

對(duì)于內(nèi)層走線來說,保護(hù)地線仍然會(huì)起很大作用。如下圖,內(nèi)層間距為5W,兩種情況下近端串?dāng)_噪聲波形如圖。中間加入了保護(hù)地線,能明顯改善近端串?dāng)_。

wKgaomUhcH-AUiW8AAGKnf-swsU599.png

02結(jié)論

1)保護(hù)地線對(duì)低頻模擬信號(hào)的隔離通常都是有效的。但是在數(shù)字信號(hào)之間的保護(hù)走線并不是那么有用,有時(shí)反而會(huì)使情況更惡化。


2)對(duì)于表層走線,如果保護(hù)地線的GDN孔間距很大,可能會(huì)使串?dāng)_更加嚴(yán)重,必須使用非常密集的GND孔才能起到隔離的效果。


3)對(duì)于內(nèi)層走線,保護(hù)地線可以減小近端串?dāng)_。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395035
  • 地線
    +關(guān)注

    關(guān)注

    10

    文章

    218

    瀏覽量

    26720
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26912
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    談?wù)?b class='flag-5'>高速PCB設(shè)計(jì)中的打孔地與

    工程界常常使用保護(hù)地線進(jìn)行隔離,來抑制信號(hào)間的相互干擾。的確,保護(hù)地線有時(shí)能夠提高信號(hào)間的隔離度,但是保護(hù)地線并不是總是有效的,有時(shí)甚至反而會(huì)使干擾更加惡化。
    的頭像 發(fā)表于 05-01 15:10 ?740次閱讀
    談?wù)?b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>打孔</b><b class='flag-5'>包</b>地與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設(shè)計(jì)中,如何避免?

    PCB設(shè)計(jì)中,如何避免? PCB設(shè)計(jì)中,避免
    的頭像 發(fā)表于 02-02 15:40 ?1528次閱讀

    PCB產(chǎn)生的原因及解決方法

    PCB產(chǎn)生的原因及解決方法? PCB(印刷電路板)是電子產(chǎn)品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機(jī)械支撐。
    的頭像 發(fā)表于 01-18 11:21 ?1723次閱讀

    PCB設(shè)計(jì)中,BGA焊盤上可以打孔嗎?

    PCB設(shè)計(jì)中,BGA焊盤上可以打孔嗎? PCB(印刷電路板)設(shè)計(jì)中,BGA(球柵陣列)焊盤上是可以打孔的。然而,
    的頭像 發(fā)表于 01-18 11:21 ?1619次閱讀

    減少的方法有哪些

    PCB(Printed Circuit Board)中走線之間產(chǎn)生的不需要的噪聲(電磁耦合)。會(huì)對(duì)時(shí)鐘信號(hào)、周期和控制信號(hào)、數(shù)據(jù)傳
    的頭像 發(fā)表于 01-17 15:02 ?1623次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    pcb中的機(jī)制是什么

    PCB設(shè)計(jì)過程中,(Crosstalk)是一個(gè)需要重點(diǎn)關(guān)注的問題,因?yàn)樗鼤?huì)導(dǎo)致信號(hào)質(zhì)量下降,甚至可能導(dǎo)致數(shù)據(jù)丟失。本文將詳細(xì)介紹PCB
    的頭像 發(fā)表于 01-17 14:33 ?392次閱讀
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機(jī)制是什么

    PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?

    一站式PCBA智造廠家今天為大家講講PCB板設(shè)計(jì)時(shí),鋪銅有什么技巧和要點(diǎn)?高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法。
    的頭像 發(fā)表于 01-16 09:12 ?983次閱讀

    怎么樣抑制PCB設(shè)計(jì)中的

    空間中耦合的電磁場(chǎng)可以提取為無(wú)數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號(hào)受害網(wǎng)絡(luò)上可以分成前向串?dāng)_和反向Sc,這個(gè)兩個(gè)信
    發(fā)表于 12-28 16:14 ?284次閱讀
    怎么樣抑制<b class='flag-5'>PCB設(shè)計(jì)</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    EMC之PCB設(shè)計(jì)技巧

    于模擬接地。在數(shù)字電路設(shè)計(jì)中,有經(jīng)驗(yàn)的PCB布局和設(shè)計(jì)工程師會(huì)特別注意高速信號(hào)和時(shí)鐘。高速情況下,信號(hào)和時(shí)鐘應(yīng)盡可能短并鄰近接地層,因?yàn)槿缜八?,接地層可?/div>
    發(fā)表于 12-19 09:53

    AD中怎么將pcb打孔

    : 準(zhǔn)備工作 開始PCB打孔之前,需要準(zhǔn)備一些必要的材料和軟件。首先,您需要安裝一款PCB設(shè)計(jì)軟件,推薦使用AutoCAD軟件。其次,您需要一塊
    的頭像 發(fā)表于 12-18 16:54 ?6938次閱讀

    PCB設(shè)計(jì)高速電路

    PCB設(shè)計(jì)高速電路
    的頭像 發(fā)表于 12-05 14:26 ?723次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>之<b class='flag-5'>高速</b>電路

    如何減少PCB板內(nèi)的

    如何減少PCB板內(nèi)的
    的頭像 發(fā)表于 11-24 17:13 ?589次閱讀
    如何減少<b class='flag-5'>PCB</b>板內(nèi)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設(shè)計(jì)中的疊層原則

    相鄰地層的作用下可以有效的減小信號(hào)之間的和電磁輻射,地層可用于提供電流回路和屏蔽信號(hào)層的電磁輻射,特別是高頻高速PCB設(shè)計(jì)中,在有相
    的頭像 發(fā)表于 11-13 07:50 ?1546次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的疊層原則

    什么是?NEXT近端定義介紹

    雙絞線的就是其中一個(gè)線對(duì)被相鄰的線對(duì)的信號(hào)進(jìn)來所干擾就是。
    的頭像 發(fā)表于 11-01 10:10 ?1135次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?NEXT近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>定義介紹

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計(jì)為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號(hào)時(shí),控制電路中信號(hào)源、傳輸線和負(fù)載之間的阻抗相等的過程,從而確保信號(hào)的完整性和可靠性。高速
    的頭像 發(fā)表于 10-30 10:03 ?2120次閱讀