0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Qualitas Semiconductor開始研發(fā)Chiplet互連接口IP

半導(dǎo)體芯科技SiSC ? 來源:THELEC ? 作者:THELEC ? 2023-10-08 16:48 ? 次閱讀

半導(dǎo)體芯科技》編譯

來源:THELEC

半導(dǎo)體IP公司Qualitas Semiconductor已開始UCIe(通用Chiplet Interconnect Express)IP開發(fā),該領(lǐng)域目前由全球巨頭Synopsis和Cadence主導(dǎo)。

Qualitas Semiconductor首席執(zhí)行官Duho Kim表示,公司希望在三年內(nèi)生產(chǎn)出原型并獲得全球客戶。

這家韓國芯片IP公司被韓國IT部選為開發(fā)UCIe的牽頭機(jī)構(gòu)。

Qualitas Semiconductor成立于2017年,并于2019年成為三星合約芯片生產(chǎn)部門Samsung Foundry的IP合作伙伴。

該公司向無晶圓廠芯片公司和芯片設(shè)計公司提供用于顯示芯片組和移動處理器的IP,這類公司與代工公司合作設(shè)計其擬生產(chǎn)的芯片。

據(jù)Kim介紹,Qualitas Semiconductor于5月份開始開發(fā)小芯片接口IP。

該IT部支持的項(xiàng)目稱為Tbps級接口IP和硅光子技術(shù)的研發(fā),旨在開發(fā)可用于人工智能和汽車SoC的Chiplet接口。

Chiplet是一種連接多個芯片而不是使用單個或單片芯片的芯片。

該技術(shù)現(xiàn)已被廣泛使用,用來克服微制造的限制,即芯片制造商達(dá)到制造單個芯片的尺寸極限。

英特爾的移動CPU Meteor Lake將成為首批廣泛使用的Chiplet之一。

Qualitas Semiconductor表示,Chiplet接口IP正在采用PCIe 6.0 IP的技術(shù),這意味著實(shí)現(xiàn)商業(yè)化是可能的。

此外,首席執(zhí)行官Duho Kim表示,公司的目標(biāo)是到2026年實(shí)現(xiàn)640億韓元的收入,即今年預(yù)計收入的五倍。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1580

    瀏覽量

    149146
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    414

    瀏覽量

    12527
收藏 人收藏

    評論

    相關(guān)推薦

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領(lǐng)導(dǎo)者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?412次閱讀

    快速串行接口(FSI)在多芯片互連中的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《快速串行接口(FSI)在多芯片互連中的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 10:18 ?0次下載
    快速串行<b class='flag-5'>接口</b>(FSI)在多芯片<b class='flag-5'>互連</b>中的應(yīng)用

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會將SoC分解成微小的芯片,各公司已開始產(chǎn)生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進(jìn)的SiP(system-in- packa
    的頭像 發(fā)表于 02-23 10:35 ?784次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?

    什么是Chiplet技術(shù)?

    什么是Chiplet技術(shù)?Chiplet技術(shù)是一種在半導(dǎo)體設(shè)計和制造中將大型芯片的不同功能分解并分散實(shí)現(xiàn)在多個較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互連方式集成到一個封裝中,共同實(shí)現(xiàn)全功能的芯片
    的頭像 發(fā)表于 01-25 10:43 ?1757次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術(shù)?

    芯礪智能Chiplet Die-to-Die互連IP芯片成功回片

    芯礪智能近日宣布,其全自研的Chiplet Die-to-Die互連IP(CL-Link)芯片一次性流片成功并順利點(diǎn)亮。這一重大突破標(biāo)志著芯礪智能在異構(gòu)集成芯片領(lǐng)域取得了領(lǐng)先地位,為人工智能時代的算力基礎(chǔ)設(shè)施建設(shè)提供了更加多元靈
    的頭像 發(fā)表于 01-18 16:03 ?991次閱讀

    2023年Chiplet發(fā)展進(jìn)入新階段,半導(dǎo)體封測、IP企業(yè)多次融資

    。 ? 2023年不少研究Chiplet技術(shù)的相關(guān)半導(dǎo)體公司接連獲得了投資或完成了融資。根據(jù)電子發(fā)燒友的統(tǒng)計,2023年Chiplet領(lǐng)域的融資事件至少12起,包括半導(dǎo)體封測、接口IP
    的頭像 發(fā)表于 01-17 01:18 ?1949次閱讀
    2023年<b class='flag-5'>Chiplet</b>發(fā)展進(jìn)入新階段,半導(dǎo)體封測、<b class='flag-5'>IP</b>企業(yè)多次融資

    adsp-21489如何配置dai下的pdap接口使其與cpld進(jìn)行互連?

    購買了adsp-21489處理器 ?,F(xiàn)在有兩個問題。 一:使用ami接口與fpga連接,如何編寫測試程序進(jìn)行讀寫驗(yàn)證; 二:如何配置dai下的pdap接口使得其與cpld進(jìn)行互連。求解
    發(fā)表于 01-12 07:12

    Chiplet成大芯片設(shè)計主流方式,開啟IP復(fù)用新模式

    電子發(fā)燒友網(wǎng)報道(文/吳子鵬)Chiplet又稱“小芯片”或“芯?!保菍⒁粋€功能豐富且面積較大的芯片裸片(die)拆分成多個芯粒(chiplet)。Chiplet技術(shù)讓芯片從設(shè)計之初就按
    的頭像 發(fā)表于 01-12 00:55 ?1912次閱讀

    芯原股份募資18億,投向AIGC及智慧出行Chiplet領(lǐng)域

    通過Chiplet技術(shù)的發(fā)展,芯原股份不僅能夠發(fā)揮他們在先進(jìn)芯片設(shè)計能力和半導(dǎo)體IP研發(fā)方面的優(yōu)勢,同時結(jié)合他們豐富的量產(chǎn)服務(wù)及產(chǎn)業(yè)化經(jīng)驗(yàn),進(jìn)而拓展半導(dǎo)體IP授權(quán)業(yè)務(wù),成為
    的頭像 發(fā)表于 12-25 09:52 ?507次閱讀

    奇異摩爾聚焦高速互聯(lián):Chiplet互聯(lián)架構(gòu)分析及其關(guān)鍵技術(shù)

    日前,由中國計算機(jī)互連技術(shù)聯(lián)盟(CCITA聯(lián)盟)、深圳市連接器行業(yè)協(xié)會共同主辦的?“第三屆中國互連技術(shù)與產(chǎn)業(yè)大會”開幕。奇異摩爾聯(lián)合創(chuàng)始人兼產(chǎn)品及解決方案副總裁祝俊東在《Chiplet
    的頭像 發(fā)表于 12-13 10:39 ?1346次閱讀
    奇異摩爾聚焦高速互聯(lián):<b class='flag-5'>Chiplet</b>互聯(lián)架構(gòu)分析及其關(guān)鍵技術(shù)

    網(wǎng)絡(luò)基礎(chǔ)之IP地址和子網(wǎng)掩碼學(xué)習(xí)

    IP是英文Internet Protocol的縮寫,意思是“網(wǎng)絡(luò)之間互連的協(xié)議”,也就是為計算機(jī)網(wǎng)絡(luò)相互連接進(jìn)行通信而設(shè)計的協(xié)議。
    的頭像 發(fā)表于 12-06 09:31 ?900次閱讀
    網(wǎng)絡(luò)基礎(chǔ)之<b class='flag-5'>IP</b>地址和子網(wǎng)掩碼學(xué)習(xí)

    奇異摩爾與潤欣科技加深戰(zhàn)略合作開創(chuàng)Chiplet及互聯(lián)芯粒未來

    模式的創(chuàng)新,就多種 Chiplet 互聯(lián)產(chǎn)品和互聯(lián)芯粒的應(yīng)用領(lǐng)域拓展合作空間。 在摩爾定律持續(xù)放緩與最大化計算資源需求的矛盾下,Chiplet 已成為當(dāng)今克服摩爾定律與硅物理極限挑戰(zhàn)的核心戰(zhàn)術(shù)。Chiplet 作為一種
    的頭像 發(fā)表于 11-30 11:06 ?3081次閱讀

    互聯(lián)與chiplet,技術(shù)與生態(tài)同行

    作為近十年來半導(dǎo)體行業(yè)最火爆、影響最深遠(yuǎn)的技術(shù),Chiplet 在本質(zhì)上是一種互聯(lián)方式。在微觀層面,當(dāng)開發(fā)人員將大芯片分割為多個芯粒單元后,假如不能有效的連接起來,Chiplet 也就無從談起。在片間和集群間層面,互聯(lián)之于
    的頭像 發(fā)表于 11-25 10:10 ?881次閱讀

    SG-EIP-MOD-210網(wǎng)關(guān)可以實(shí)現(xiàn)將Modbus 接口設(shè)備連接到EtherNet/IP網(wǎng)絡(luò)中

    一、產(chǎn)品概述 1.1產(chǎn)品用途 SG-EIP-MOD-210網(wǎng)關(guān)可以實(shí)現(xiàn)將Modbus 接口設(shè)備連接到EtherNet/IP網(wǎng)絡(luò)中。用戶不需要了解具體的Modbus和EtherNet/IP
    的頭像 發(fā)表于 11-24 14:27 ?477次閱讀
    SG-EIP-MOD-210網(wǎng)關(guān)可以實(shí)現(xiàn)將Modbus <b class='flag-5'>接口</b>設(shè)備<b class='flag-5'>連接</b>到EtherNet/<b class='flag-5'>IP</b>網(wǎng)絡(luò)中

    光纖光纜的交叉連接互連方法有什么區(qū)別

    光纖光纜的交叉連接互連方法有區(qū)別。 交叉連接通常利用光纖跳線(兩頭有端接好的連接器)實(shí)現(xiàn)兩根光纖的連接,無需改動在交叉
    的頭像 發(fā)表于 10-27 10:59 ?817次閱讀