0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析SiC MOS新技術(shù):溝道電阻可降85%

行家說三代半 ? 來源:行家說三代半 ? 2023-10-11 12:26 ? 次閱讀

我們知道,SiC MOSFET現(xiàn)階段最“頭疼”的問題就是柵氧可靠性引發(fā)的導(dǎo)通電阻和閾值電壓等問題,最近,日本東北大學(xué)提出了一項新的外延生長技術(shù),據(jù)說可以將柵氧界面的缺陷降低99.5%,溝道電阻可以降低85.71%,整體SiC MOSFET損耗可以降低30%。

9月28日,東北大學(xué)和CUSIC在“ICSCRM2023”會議上宣布,他們針對SiC MOSFET開發(fā)一種“同步橫向外延生長法(SLE法)”,目的是通過在4C-SiC外延層上再生長3C-SiC層,來解決高溫柵氧導(dǎo)致的可靠性問題。

為什么需要怎么做?傳統(tǒng)4C-SiC柵氧層制備最大的問題是溫度太高(約1300℃),這會導(dǎo)致SiO2/SiC界面出現(xiàn)碳?xì)埩?/strong>,導(dǎo)致溝道遷移率低,以及可靠性和閾值電壓等缺陷。

如果通過3C-SiC來制備柵氧層,工藝問題可以低于900℃,可以完美解決這個問題。根據(jù)“行家說三代半”之前的報道,3C-SiC MOSFET的n溝道遷移率范圍為100-370 cm2/V·s。而4H-SiC MOSFET通常為20-40cm2/V·s,溝槽器件為6-90 cm2/V·s,京都大學(xué)的技術(shù)可以做到131 cm2/V·s,但也比3C-SiC MOSFET低3倍左右。

487668f8-67ec-11ee-939d-92fbcf53809c.png

東北大學(xué)根據(jù)這思路制備了一種CHESS-MOSFET,即在4C-SiC疊加3C-SiC層,如下圖:

488f3748-67ec-11ee-939d-92fbcf53809c.png

采用4H-SiC外延層的MOSFET(左),CHESS-MOS(右)

該研究團(tuán)隊表示,CUSIC 設(shè)計的“CHESS-MOS”能夠同時降低功率損耗并確保長期可靠性。

該器件的特點(diǎn)是采用了混合外延層,既利用了3C-SiC的高遷移率,也利用了4H-SiC層的高耐壓。

然而,要實(shí)現(xiàn)這一目標(biāo)需要開發(fā)新的外延和晶體生長技術(shù),以無縫堆疊兩種不同晶格SiC層。因此,該研究團(tuán)隊開發(fā)了SLE方法。

489afd9e-67ec-11ee-939d-92fbcf53809c.png

簡單來說,SLE方法是在4H-SiC的延伸基面上生長3C-SiC層,3C-SiC也沿著4H-SiC基面延伸,這樣使得3C-SiC層與4H-SiC層之間的界面非常平坦,沒有原子偏差。

掃描非線性介電常數(shù)顯微鏡測量結(jié)果顯示,3C-SiC表面的缺陷密度僅為4H-SiC的1/200,表明SLE方法可以大幅降低界面缺陷密度,預(yù)測CHESS-MOS可將損耗降低30%以上。

而且,由于基于3C-SiC的CHESS-MOS還可以極大地降低絕緣膜漏電流密度,消除絕緣膜在短時間內(nèi)劣化的風(fēng)險,提高器件的長期可靠性。

在實(shí)驗(yàn)中,該團(tuán)隊還發(fā)現(xiàn),使用SLE法可以形成3C-SiC/4H-SiC/3C-SiC/4H-SiC等雙量子阱結(jié)構(gòu)的現(xiàn)象,那么通過有意地形成這種堆疊結(jié)構(gòu),可以制造高頻器件,而在以前,SiC半導(dǎo)體器件被認(rèn)為難以實(shí)現(xiàn)。

此外,該團(tuán)隊還有另一個新發(fā)現(xiàn),他們通過使用SLE方法在半絕緣4H-SiC襯底上生長3C-SiC層,可避免由于與襯底電容耦合而導(dǎo)致的高頻信號衰減問題,這將有望為高頻集成電路的大規(guī)模生產(chǎn)鋪平道路。

最為重要的是,SLE方法能夠直接在SiC外延層表面的一部分引入不同的晶體結(jié)構(gòu),而無需大幅改變現(xiàn)有的SiC MOSFET器件形狀或制造工藝,預(yù)計該技術(shù)很快可以導(dǎo)入器件生產(chǎn)線。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • MOSFET
    +關(guān)注

    關(guān)注

    142

    文章

    7001

    瀏覽量

    212241
  • SiC
    SiC
    +關(guān)注

    關(guān)注

    29

    文章

    2691

    瀏覽量

    62286
  • SLE
    SLE
    +關(guān)注

    關(guān)注

    0

    文章

    11

    瀏覽量

    8458
  • 漏電流
    +關(guān)注

    關(guān)注

    0

    文章

    256

    瀏覽量

    16960
  • 閾值電壓
    +關(guān)注

    關(guān)注

    0

    文章

    71

    瀏覽量

    51317

原文標(biāo)題:SiC MOS新技術(shù):溝道電阻可降85%

文章出處:【微信號:SiC_GaN,微信公眾號:行家說三代半】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    SiC MOS卓越性能的材料本源

    。本文通過對比Si,4H-SiC和GaN的材料特性,系統(tǒng)的闡述SiC MOS卓越性能的材料本源。 參見圖一對于平面MOS來說其導(dǎo)通電阻主要由
    的頭像 發(fā)表于 09-23 15:14 ?248次閱讀
    <b class='flag-5'>SiC</b> <b class='flag-5'>MOS</b>卓越性能的材料本源

    mos驅(qū)動電阻如何選擇計算

    MOS驅(qū)動電阻的選擇和計算是MOSFET驅(qū)動電路設(shè)計中的重要環(huán)節(jié),它直接影響到MOSFET的開關(guān)性能、穩(wěn)定性和效率。以下是對MOS驅(qū)動電阻選擇和計算方法的解答: 一、驅(qū)動
    的頭像 發(fā)表于 09-18 10:36 ?500次閱讀

    mos管gs之間電阻阻值怎么選

    MOS管(Metal-Oxide-Semiconductor Field-Effect Transistor,金屬氧化物半導(dǎo)體場效應(yīng)晶體管)的GS(柵極-源極)之間電阻的阻值選擇是一個綜合考慮多個
    的頭像 發(fā)表于 09-18 10:04 ?665次閱讀

    源漏嵌入SiC應(yīng)變技術(shù)簡介

    源漏區(qū)嵌入SiC 應(yīng)變技術(shù)被廣泛用于提高90nm 及以下工藝制程 NMOS 的速度,它是通過外延生長技術(shù)在源漏嵌入 SiC 應(yīng)變材料,利用硅和碳晶格常數(shù)不同,從而對
    的頭像 發(fā)表于 07-25 10:30 ?520次閱讀
    源漏嵌入<b class='flag-5'>SiC</b>應(yīng)變<b class='flag-5'>技術(shù)</b>簡介

    MOS管驅(qū)動電阻大小的影響

    MOS管驅(qū)動電阻的大小對其工作性能有著顯著的影響,這些影響涉及開關(guān)速度、開關(guān)損耗、穩(wěn)定性、可靠性以及整個電路的性能表現(xiàn)。以下是對MOS管驅(qū)動電阻大小影響的詳細(xì)探討。
    的頭像 發(fā)表于 07-23 11:47 ?1783次閱讀

    合科泰半導(dǎo)體推出一款N溝道MOS管HKTQ80N03

    MOS管有N溝道MOS和 P溝道MOS等,N溝道MOS
    的頭像 發(fā)表于 04-12 11:22 ?682次閱讀
    合科泰半導(dǎo)體推出一款N<b class='flag-5'>溝道</b><b class='flag-5'>MOS</b>管HKTQ80N03

    淺談電纜的電阻和電壓

    電纜的電阻率是決定其導(dǎo)電性能的重要因素,而電壓則是電流在通過電纜時所產(chǎn)生的損失。在長距離電力傳輸中,電壓可能會成為一個重要的問題。
    的頭像 發(fā)表于 03-28 11:29 ?1406次閱讀

    場效應(yīng)管怎么區(qū)分n溝道p溝道MOS管導(dǎo)通條件)

    按材料分可分為結(jié)型管和絕緣柵型管,絕緣柵型又分為耗盡型和增強(qiáng)型,一般主板上大多是絕緣柵型管簡稱MOS管,并且大多采用增強(qiáng)型的N溝道,其次是增強(qiáng)型的P溝道,結(jié)型管和耗盡型管幾乎不用。
    的頭像 發(fā)表于 03-06 16:52 ?5849次閱讀
    場效應(yīng)管怎么區(qū)分n<b class='flag-5'>溝道</b>p<b class='flag-5'>溝道</b>(<b class='flag-5'>MOS</b>管導(dǎo)通條件)

    介紹一款用于電機(jī)驅(qū)動電路的N溝道MOS管HKTG90N03

    N溝MOS管作為一種非常常見的MOS管,它是由P型襯底和兩個高濃度N擴(kuò)散區(qū)構(gòu)成的MOS管叫作N溝道MOS管,該管導(dǎo)通時在兩個高濃度N擴(kuò)散區(qū)間
    的頭像 發(fā)表于 01-13 10:25 ?1262次閱讀
    介紹一款用于電機(jī)驅(qū)動電路的N<b class='flag-5'>溝道</b><b class='flag-5'>MOS</b>管HKTG90N03

    P溝道MOS管導(dǎo)通條件有哪些

    P溝道MOS管(P-channel Metal-Oxide-Semiconductor Field-Effect Transistor,簡稱PMOSFET)是一種常見的場效應(yīng)晶體管,廣泛應(yīng)用于各種
    的頭像 發(fā)表于 12-28 15:39 ?4819次閱讀

    n溝道mos管和p溝道mos管詳解

    場效應(yīng)晶體管(Field Effect Transistor,F(xiàn)ET)是一種利用電場效應(yīng)來控制電流的半導(dǎo)體器件。根據(jù)導(dǎo)電溝道的類型,場效應(yīng)晶體管可以分為n溝道和p溝道兩種類型。本文將對n溝道
    的頭像 發(fā)表于 12-28 15:28 ?1.9w次閱讀
    n<b class='flag-5'>溝道</b><b class='flag-5'>mos</b>管和p<b class='flag-5'>溝道</b><b class='flag-5'>mos</b>管詳解

    SiC MOS 、IGBT和超結(jié)MOS對比

    在經(jīng)過多年的技術(shù)積累后,硅碳化物 (SiC) MOSFET因其強(qiáng)大的擊穿場和較低的損耗特性,逐漸受到工程師們的熱烈追捧。目前,它們主要用于以絕緣柵雙極晶體管(IGBT)為主導(dǎo)的鍵合部件領(lǐng)域。然而,在當(dāng)今功率設(shè)備的大格局中,SiC
    的頭像 發(fā)表于 11-30 16:12 ?1164次閱讀
    <b class='flag-5'>SiC</b> <b class='flag-5'>MOS</b> 、IGBT和超結(jié)<b class='flag-5'>MOS</b>對比

    如何判定一個MOS晶體管是N溝道型還是P溝道型呢?

    MOS的三個極怎么判定?是N溝道還是P溝道MOS是金屬氧化物半導(dǎo)體場效應(yīng)晶體管(Metal-Oxide-Semiconductor Field-Effect Transistor)
    的頭像 發(fā)表于 11-30 14:24 ?1225次閱讀

    淺析IGBT中的MOS結(jié)構(gòu)—Rds(on)

    在推導(dǎo)MOS的IV特性時,我們通過建立了電阻R和電壓V之間的關(guān)系,從而消除歐姆定律中的電阻R,得到電流與電壓之間的關(guān)系,但這里所討論的電阻僅僅是溝道
    的頭像 發(fā)表于 11-29 15:09 ?1353次閱讀
    <b class='flag-5'>淺析</b>IGBT中的<b class='flag-5'>MOS</b>結(jié)構(gòu)—Rds(on)

    CMOS管的功耗與MOS管的導(dǎo)電溝道的關(guān)系是什么?

    請問:CMOS管的功耗與MOS管的導(dǎo)電溝道的關(guān)系?
    發(fā)表于 11-20 07:01