0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的高速模擬版圖設(shè)計技巧

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-12-06 15:04 ? 次閱讀

本文要點:

  • 使 PCB 達到最佳模擬信號性能。
  • 模擬版圖的 PCB 放置和布線技巧。
  • 有助于 PCB 設(shè)計的 CAD 工具。

如今,有大批員工的辦公地點從傳統(tǒng)辦公室轉(zhuǎn)為遠程居家,數(shù)字時代的發(fā)展變化不言而喻。從在線文檔共享到視頻會議,遠程員工正在盡可能地利用計算機和網(wǎng)絡(luò)所帶來的便利。不過,我們是數(shù)字時代的一部分也并不意味著我們生活在數(shù)字世界中。

我們的世界充滿了聲色光影,必須通過模擬電子設(shè)備進行檢測和捕捉。之后,這些模擬信號必須轉(zhuǎn)換為數(shù)字格式,以供計算機和其他數(shù)字設(shè)備處理,然后才能以電子形式通過不同的網(wǎng)絡(luò)分享。在 PCB 中,這種格式轉(zhuǎn)換由混合信號電路完成,而為了滿足當(dāng)今的電子需求,還有大量的前期工作需要完成。本文將介紹一些高速模擬版圖技巧,幫助我們順利完成混合信號 PCB 設(shè)計。

所有來源的模擬信號都必須轉(zhuǎn)換為相應(yīng)的數(shù)字信號

混合信號 PCB 設(shè)計

從我們所見所聞,到溫度和運動,不同電子設(shè)備會捕捉到無數(shù)的感官事件。這些動作和事件都以模擬信號的形式被捕捉,然后經(jīng)過轉(zhuǎn)換,在計算機等數(shù)字系統(tǒng)中進行處理。轉(zhuǎn)換由系統(tǒng)內(nèi)的混合信號電路板中的模數(shù)轉(zhuǎn)換器完成。

根據(jù)信號來源的大小,模擬信號也會有所不同。例如,攝像頭或麥克風(fēng)檢測到的光或聲的大小將改變所捕獲信號的振幅。然而,模擬電路的信號依賴于連續(xù)的電壓或電流,并在傳輸和接收過程中依靠精確的控制來得到正確解讀。相比之下,數(shù)字信號只有兩個值:開和關(guān)。這種結(jié)構(gòu)上的特點使數(shù)字信號在傳輸時的誤差容許幅度更大,因此設(shè)計數(shù)字信號比設(shè)計模擬信號要更加容易。

PCB 設(shè)計師必須在版圖設(shè)計過程中對模擬和數(shù)字電路進行適當(dāng)分離,以防止這兩種信號產(chǎn)生相互影響。下文將探討如何通過不同的方法實現(xiàn)這一點。

模擬電路版圖中需要將器件緊密放置

高速模擬版圖設(shè)計技巧:器件放置和走線布線

模擬和數(shù)字電路最終能否成功運行,在很大程度上取決于 PCB 設(shè)計中層堆疊的配置效果。高速信號需要相鄰層上具有參考平面,用作信號回流路徑,以減少噪聲并提高信號完整性。因此,在配置電路板層堆疊時,需要考慮到一般的放置方法,以確保在適當(dāng)?shù)膶由嫌凶銐虻目臻g進行布線。設(shè)計師可以遵循高速模擬版圖設(shè)計技巧,來實現(xiàn)這一目標(biāo),如按器件的功能和電路塊對器件進行分組,并創(chuàng)建作為實際器件放置模板的布局規(guī)劃。布局規(guī)劃需要將數(shù)字和模擬電路在功能分區(qū)中相互隔離,而組與組之間的互連則用于直接布線。

布局規(guī)劃完成后,設(shè)計師可以直接放置器件。請記住,我們的目標(biāo)是使布線盡可能短而直接,所以必須相應(yīng)地調(diào)整元件的位置。這里總結(jié)了一些高速模擬版圖的設(shè)計技巧和放置注意事項,在設(shè)計模擬電路時需要格外注意:

放置元件

1. 元件的放置要便于彼此之間直接布線。

2. 不要將元件放置在不得不穿過模擬電路對數(shù)字信號進行布線的地方,反之亦然。

3. 盡可能地讓元件緊湊放置,以減少模擬走線的長度。

4. 切記,要根據(jù)裝配商推薦可制造性設(shè)計 (Design for Manufacturability, DFM) 標(biāo)準(zhǔn)來放置元件。

5. 使噪聲大的元件(如 ADC)遠離電路板的邊緣,更多地將其放置在中心位置。

許多 PCB 設(shè)計師使用的工作流程是先放置元件然后再布線;然而,對于模擬版圖設(shè)計來說,同時放置元件和布線有時會有所幫助:

走線布線

1. 走線布線要盡可能短而直接。布線時,元件要盡量緊密放置,這將有助于減少可能的阻抗不匹配和信號反射。

2. 在對模擬電路進行布線時,要使用更寬的走線。

3. 盡可能將模擬走線限制在一個板層中。過孔會產(chǎn)生電感,在各層之間用過孔過渡的次數(shù)越少越好。

4. 布線時不要讓模擬走線穿過數(shù)字電路區(qū)域,也不要讓數(shù)字走線穿過模擬區(qū)域。

5. 盡可能將模擬和數(shù)字布線限制在各自的電路區(qū)域內(nèi),這將進一步減少可能的混合信號串?dāng)_。

模擬和數(shù)字信號布線的最后一條規(guī)則是,不要讓走線穿過參考平面的隔斷區(qū)域。如果布線穿過參考平面上的這些區(qū)域,則會由于信號返回路徑不佳而容易產(chǎn)生噪聲。

穿過這一區(qū)域在相鄰的層上布線可能會導(dǎo)致信號返回路徑受阻

模擬版圖設(shè)計中電源分配網(wǎng)絡(luò)建議

設(shè)計中的模擬和數(shù)字元件都需要獲得“干凈的”電源,但高速 PCB 經(jīng)常被電源分配網(wǎng)絡(luò)中的諸多問題所困擾,如瞬態(tài)振鈴。要解決這種問題,通常要在設(shè)計中添加大量的去耦電容器,并在堆疊中將接地層和電壓層相鄰放置,以便提供較高的平面間電容。此處再次提醒,如何配置板層堆疊對混合信號設(shè)計的成功至關(guān)重要。

如何在設(shè)計上布置接地平面,對電路板的運行來說也是至關(guān)重要的。正如前文所述,信號不應(yīng)該在接地平面被破壞的地方布線。如上圖所示,無論是接地平面上的空隙還是密集的過孔區(qū)域,接地平面遭到破壞都可能會阻斷信號的清晰返回路徑,迫使它在返回源頭的途中四處游蕩。這種游蕩是造成設(shè)計中出現(xiàn)電磁干擾和信號完整性不佳的主要原因之一。為了避免這些問題,需要確保信號在參考平面上有一個清晰的返回路徑,以獲得最佳的電路板性能。

Cadence? Allegro? PCB Editor 設(shè)計工具提供了先進的功能,可以幫助我們設(shè)計信號返回路徑,點擊下方視頻進行觀看:

在電路板上,信號回流路徑出現(xiàn)重大問題的罪魁禍?zhǔn)字皇欠指罱拥仄矫?。如果設(shè)計包括一個分割的平面,就不要讓走線布線穿過這個分割的平面。否則,信號的返回路徑將被完全切斷,造成更嚴重的信號完整性問題。然而,更好的做法是完全不分割接地平面。盡管許多人認為分割接地平面能更好地隔離電路的模擬和數(shù)字區(qū)域,但它產(chǎn)生的問題之多也會超出預(yù)期。前文已經(jīng)提到了這不利于產(chǎn)生清晰的信號返回路徑,如果使用底盤接地,這還有可能在各部分之間引入共模電流。相反,如果有一個完整的接地平面,并將電路的模擬和數(shù)字區(qū)域分開放置和布線,就可以為必須在各部分之間移動的少數(shù)信號提供清晰的返回路徑。避免分割接地平面可以解決許多電磁干擾問題,實現(xiàn)“更干凈”的設(shè)計,因為模擬和數(shù)字信號會自然而然地在其走線周圍形成緊密的回流路徑。

顯然,在這樣的設(shè)計中,許多細節(jié)需要在 PCB 版圖中加以管理。此時,采用先進的設(shè)計系統(tǒng)可以為設(shè)計師提供更高層次的幫助。

Cadence Allegro PCB Editor的 Constraint Manager 可用于設(shè)置布線和過孔設(shè)計規(guī)則

有助于 PCB 設(shè)計的CAD 工具

要想按照嚴格的空間寬度放置元件,并為模擬電路進行不同走線寬度和間隔的布線,需要進行詳細的數(shù)據(jù)庫管理。確保充分設(shè)置并使用 CAD 系統(tǒng)的設(shè)計規(guī)則來控制這些約束條件。上圖是 Allegro Allegro PCB Editor中Constraint Manager(規(guī)則管理器)系統(tǒng)中的一個示例,展示了如何為單個元件或器件類和網(wǎng)絡(luò)類的器件間隙、走線寬度和間距輸入不同的值。

文章來源: Cadence楷登PCB及封裝資源中心

  • 審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4307

    文章

    22852

    瀏覽量

    394842
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    394

    文章

    4659

    瀏覽量

    84941
  • CAD
    CAD
    +關(guān)注

    關(guān)注

    17

    文章

    1069

    瀏覽量

    72200
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計指南

    如今,可以認為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?204次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    pcb設(shè)計如何設(shè)置坐標(biāo)原點

    PCB設(shè)計,坐標(biāo)原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標(biāo)原點的定義 坐標(biāo)原點的概念 在PCB設(shè)計,坐標(biāo)
    的頭像 發(fā)表于 09-02 14:45 ?966次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計PCB制板有什么關(guān)系?PCB設(shè)計PCB制板的關(guān)系。PCB設(shè)計和制板是
    的頭像 發(fā)表于 08-12 10:04 ?367次閱讀

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計原則、材料選擇、制造工藝和性能特點等方面。 一、設(shè)計原則 1. 信號完整性(Signal Integrity,SI):高速PCB設(shè)計需要關(guān)注信號完整性,以確保信號在傳輸過程的穩(wěn)定性
    的頭像 發(fā)表于 06-10 17:34 ?1380次閱讀

    PCB設(shè)計的常見問題有哪些?

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計的常見問題有哪些?PCB設(shè)計布局時容易出現(xiàn)的五大常見問題。在電子產(chǎn)品的開發(fā)過程PCB(P
    的頭像 發(fā)表于 05-23 09:13 ?660次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的常見問題有哪些?

    高速PCB設(shè)計,如何避免過孔帶來的負面效應(yīng)

    從設(shè)計的角度來看,一個過孔主要由兩個部分組成,一是中間的鉆孔(drill hole),二是鉆孔周圍的焊盤區(qū)。這兩部分的尺寸大小決定了過孔的大小。很顯然,在高速,高密度的PCB設(shè)計時,設(shè)計者總是希望過孔越小越好,這樣板上可以留有更多的布線空間
    發(fā)表于 01-05 15:36 ?317次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>,如何避免過孔帶來的負面效應(yīng)

    PCB設(shè)計高速電路

    PCB設(shè)計高速電路
    的頭像 發(fā)表于 12-05 14:26 ?719次閱讀
    <b class='flag-5'>PCB設(shè)計</b>之<b class='flag-5'>高速</b>電路

    高速PCB設(shè)計的射頻分析與處理方法

    射頻(Radio Frequency,RF)電路在現(xiàn)代電子領(lǐng)域中扮演著至關(guān)重要的角色,涵蓋了廣泛的應(yīng)用,從通信系統(tǒng)到雷達和射頻識別(RFID)等。在高速PCB設(shè)計,射頻電路的分析和處理是一項具有
    的頭像 發(fā)表于 11-30 07:45 ?793次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的射頻分析與處理方法

    高速PCB設(shè)計當(dāng)中鋪銅處理方法

    高速PCB設(shè)計當(dāng)中鋪銅處理方法
    的頭像 發(fā)表于 11-24 18:03 ?726次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>當(dāng)中鋪銅處理方法

    高速PCB設(shè)計,多個信號層的敷銅在接地和接電源上應(yīng)如何分配?

    高速PCB設(shè)計,信號層的空白區(qū)域可以敷銅,而多個信號層的敷銅在接地和接電源上應(yīng)如何分配? 在高速PCB設(shè)計
    的頭像 發(fā)表于 11-24 14:38 ?996次閱讀

    PCB設(shè)計高速電路布局布線(上)

    高速電路無疑是PCB設(shè)計要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況
    的頭像 發(fā)表于 11-06 15:14 ?571次閱讀

    PCB設(shè)計高速電路布局布線

    高速電路無疑是PCB設(shè)計要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況
    的頭像 發(fā)表于 11-06 14:55 ?590次閱讀

    高速信號pcb設(shè)計的布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導(dǎo)致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號pc
    的頭像 發(fā)表于 11-06 10:04 ?722次閱讀
    <b class='flag-5'>高速</b>信號<b class='flag-5'>pcb設(shè)計</b><b class='flag-5'>中</b>的布局

    什么是阻抗匹配?高速PCB設(shè)計為什么要控制阻抗匹配?

    什么是阻抗匹配?高速PCB設(shè)計為什么要控制阻抗匹配? 阻抗匹配是指在電路傳輸信號時,控制電路中信號源、傳輸線和負載之間的阻抗相等的過程,從而確保信號的完整性和可靠性。在高速PCB設(shè)計
    的頭像 發(fā)表于 10-30 10:03 ?2076次閱讀