0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

教如何正確選擇去耦電容 減少耦合干擾

analog_devices ? 來源:未知 ? 作者:佚名 ? 2017-09-01 10:07 ? 次閱讀

在之前,我們介紹了去耦的基礎知識及其在實現(xiàn)集成電路(IC)期望性能方面的重要性。在本篇文章中,我們將詳細探討用于去耦的基本電路元件——電容。

實際電容及其寄生效應

圖1所示為實際電容的模型。電阻RP代表絕緣電阻或泄漏,與標稱電容(C)并聯(lián)。第二個電阻RS(等效串聯(lián)電阻或ESR)與電容串聯(lián),代表電容引腳和電容板的電阻。

圖1. 實際電容等效電路包括寄生元件

電感L(等效串聯(lián)電感或ESL)代表引腳和電容板的電感。最后,電阻RDA和電容CDA一起構(gòu)成稱為電介質(zhì)吸收(DA)現(xiàn)象的簡化模型。在采樣保持放大器(SHA)之類精密應用中使用電容時,DA可造成誤差。但在去耦應用中,電容的DA不重要,予以忽略。

圖2顯示了不同類型的100 μF電容的頻率響應。理論上,理想電容的阻抗隨著頻率提高而單調(diào)降低。實際操作中,ESR使阻抗曲線變得平坦。隨著頻率不斷升高,阻抗由于電容的ESL而開始上升?!跋ゲ俊钡奈恢煤蛯挾葘㈦S著電容結(jié)構(gòu)、電介質(zhì)和電容值而變化。因此,在去耦應用中,常??梢钥吹捷^大值電容與較小值電容并聯(lián)。較小值電容通常具有較低ESL,在較高頻率時仍然像一個電容。電容并聯(lián)組合覆蓋的頻率范圍比組合中任何一個電容的頻率范圍都要寬。

圖2. 各種100μF電容的阻抗

電容自諧振頻率就是電容電抗(1/ωC)等于ESL電抗(ωESL)時的頻率。對這一諧振頻率等式求解得到下式:

所有電容的阻抗曲線都與圖示的大致形狀類似。雖然實際曲線圖有所不同,但大致形狀相同。最小阻抗由ESR決定,高頻區(qū)域由 ESL決定,而后者在很大程度上受封裝樣式影響。

去耦電容類型

電解電容系列具有寬值范圍、高電容體積比和廣泛的工作電壓,是極佳的高性價比低頻濾波器元件。該系列包括通用鋁電解開關類型,提供10 V以下直至約500 V的工作電壓,大小為1 μF至數(shù)千μF不等(以及成比例的外形尺寸)。

所有電解電容均有極性,因此無法耐受約1 V以上的反向偏置電壓而不造成損壞。此類元件具有相對較高的漏電流(可能為數(shù) 十μA),具體漏電流在很大程度上取決于特定系列的設計、電氣尺寸、額定電壓及施加電壓。不過,漏電流不可能是基本去耦應用的主要因素。

大多數(shù)去耦應用不建議使用通用鋁電解電容。不過,鋁電解電容有一個子集是“開關型”,其設計并規(guī)定用于在最高達數(shù)百kHz的頻率下處理高脈沖電流,且損耗很低。此類電容在高頻濾波應用中可直接媲美固態(tài)鉭電容,且具有更廣泛的可用值。

固態(tài)鉭電解電容一般限于50 V或更低的電壓,電容為500 μF或更低。給定大小時,鉭電容比鋁開關電解電容呈現(xiàn)出更高的電容體積比,且具有更高的頻率范圍和更低的ESR。鉭電容一般也比鋁電解電容更昂貴,對于浪涌和紋波電流,必須謹慎處理應用。最近,使用有機或聚合物電解質(zhì)的高性能鋁電解電容也已問世。這些電容系列擁有略低于其他電解類型的ESR和更高的頻率范圍,另外低溫ESR下降也最小。此類元件使用鋁聚合物、特殊聚合物、POSCAP?和OS-CON?等標簽。

陶瓷或多層陶瓷(MLCC)具有尺寸緊湊和低損耗特性,通常是數(shù)MHz以上的首選電容材料。不過,陶瓷電介質(zhì)特性相差很大。對于電源去耦應用,一些類型優(yōu)于其他類型。采用X7R的高K電介質(zhì)配方時,陶瓷電介質(zhì)電容的值最高可達數(shù)μF。Z5U和Y5V型的額定電壓最高可達200 V。X7R型在直流偏置電壓下的電容變化小于Z5U和Y5V型,因此是較佳選擇。

NP0(也稱為COG)型使用介電常數(shù)較低的配方,具有標稱零TC和低電壓系數(shù)(不同于較不穩(wěn)定的高K型)。NP0型的可用值限于0.1μF或更低,0.01 μF是更實用的上限值。

多層陶瓷(MLCC)表面貼裝電容的極低電感設計可提供近乎最優(yōu)的RF旁路,因此越來越頻繁地用于10 MHz或更高頻率下的旁路和濾波。更小的陶瓷芯片電容工作頻率范圍可達1 GHz。對于高頻應用中的這些及其他電容,通過選擇自諧振頻率高于最高目標頻率的電容,可確保有用值符合需要。

薄膜型電容一般使用繞線,增加了電感,因此不適合電源去耦應用。此類型更常用于音頻應用,此時需要極低電容和電壓系數(shù)。

最后,務必選擇擊穿電壓至少為電源電壓兩倍的電容,否則當電路上電時,可能會發(fā)生意外。

不良去耦技術(shù)對性能的影響

圖3顯示1.5 GHz高速電流反饋運算放大器AD8000的脈沖響應。兩幅示波器圖均是利用評估板獲得。左側(cè)曲線顯示正確去耦的響應,右側(cè)曲線顯示同一電路板上去除去耦電容后的響應。兩種情況中,輸出負載均為100 Ω。

圖3. 去耦對AD8000運算放大器性能的影響

示波器圖說明,沒有去耦時,輸出表現(xiàn)出不良響鈴振蕩,這主要是因為電源電壓隨負載電流變化而偏移。

現(xiàn)在考察正確及錯誤去耦對14位、105 MSPS/125 MSPS高性能數(shù)據(jù)轉(zhuǎn)換器ADC AD9445的影響。雖然轉(zhuǎn)換器通常無PSRR規(guī)格,但正確去耦仍非常重要。圖4顯示正確設計電路的FFT輸出。這種情況下,我們使用AD9445的評估板——注意頻譜很干凈。

圖4. 正確去耦時AD9445評估板的FFT圖

AD9445的引腳排列如圖5所示。請注意,電源和接地引腳有多個。這是為了降低電源阻抗(并聯(lián)引腳)。

圖5. AD9445引腳排列圖,來自AD9445數(shù)據(jù)手冊

模擬電源引腳有33個。18個引腳連接到AVDD1(電壓為3.3 V ±5%),15個引腳連接到AVDD2(電壓為5 V ± 5%)。DVDD(電壓為5 V ± 5%)引腳有4個。在本實驗所用的評估板上,每個引腳有0.1μF陶瓷去耦電容。此外,沿電源走線還有數(shù)個10 μF電解電容。

圖6顯示了從模擬電源去除去耦電容后的頻譜。請注意,高頻雜散信號增加了,還出現(xiàn)了一些交調(diào)產(chǎn)物(低頻成分)。信號SNR已顯著降低。本圖與上圖的唯一差異是去除了去耦電容。

圖6. 從模擬電源去除去耦電容后AD9445評估板的FFT圖

圖7顯示從數(shù)字電源去除去耦電容的結(jié)果。注意雜散同樣增加了。另外應注意雜散的頻率分布。這些雜散不僅出現(xiàn)在高頻下,而且跨越整個頻譜。本實驗使用轉(zhuǎn)換器的LVDS版本進行。可以想象,CMOS版本會更糟糕,因為LVDS的噪聲低于飽和CMOS邏輯。

圖7. 從數(shù)字電源去除去耦電容后AD9445評估板的SNR圖

這些實驗表明,除去大多數(shù)或所有去耦電容會導致性能降低,但要分析或預測除去一兩個去耦電容的影響是很困難的。當拿不定主意時,最佳策略是放上電容。雖然成本略有增加,但消除了性能降低的風險,這樣做通常是值得的。

去耦總結(jié)

關于去耦的內(nèi)容還有很多,但我們希望大家對其在實現(xiàn)系統(tǒng)期望性能方面所起的作用有了一個大致了解。

另一個寶貴的指導資源是制造商的評估板,大部分IC產(chǎn)品都有相應的評估板。很多情況下,您只需下載原理圖、布局和元件列表,然后了解關于去耦做了些什么,而不必實際購買評估板。您可以確信,這些評估板的設計非常用心,旨在實現(xiàn)待評估IC的最佳性能。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 耦合
    +關注

    關注

    13

    文章

    575

    瀏覽量

    100729
  • 去耦電容
    +關注

    關注

    11

    文章

    315

    瀏覽量

    22283

原文標題:去耦電容,你選對了么?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    電容和旁路電容都是起到抗干擾的作用

    電容 是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合
    發(fā)表于 10-14 10:34 ?1473次閱讀

    電路中,如何選擇合適的耦合電容?

    耦合指信號由第一級向第二級傳遞的過程,一般不加注明時往往是指交流耦合。退是指對電源采取進一步的濾波措施,去除兩級間信號通過電源互相干擾的影響。耦合
    發(fā)表于 12-02 09:34

    電容選擇

    1.電源附近電容選擇很多IC管腳的VCC會增加一個0.1uf的
    發(fā)表于 12-31 07:29

    電容和旁路電容的區(qū)別

    電容就是起到一個電池的作用,滿足驅(qū)動電路電流的變化,避免相互間的耦合干擾,旁路電容實際也是
    發(fā)表于 02-15 16:02 ?659次下載

    電容的容值計算和布局布線

    電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電
    發(fā)表于 11-27 16:35 ?3364次閱讀
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的容值計算和布局布線

    電容有什么作用

    電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電
    發(fā)表于 08-09 17:33 ?5次下載
    <b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>有什么作用

    電容原理

    電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電
    的頭像 發(fā)表于 07-03 14:37 ?9542次閱讀

    耦合電容電容的作用分別是什么?

    電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電
    發(fā)表于 10-17 09:03 ?1.3w次閱讀

    如何選擇合適的電容 常見的電容資料介紹

    電容是電路中裝設在元件的電源端的電容,此電容可以提供較穩(wěn)定的電源,同時也可以降低元件耦合到電
    的頭像 發(fā)表于 12-03 11:25 ?4542次閱讀

    旁路電容電容的基礎知識

    ,是把輸出信號的干擾作為濾除對象。 電容和旁路電容都是起到抗干擾的作用,
    的頭像 發(fā)表于 10-25 20:36 ?1539次閱讀

    電路耦合的方法和流程

    和流程,以幫助你更好地理解電路耦合的原理和實現(xiàn)。 一、電路耦合的定義 電路耦合是一種電路設
    的頭像 發(fā)表于 09-22 12:32 ?4894次閱讀

    PCB電容怎么放置?怎么選擇電容

    PCB電容怎么放置?怎么選擇電容? PCB(
    的頭像 發(fā)表于 11-29 11:03 ?1070次閱讀

    電容越大越好嗎,電容值的選擇

     電容是一種安裝在電路中的電容,主要用于提供穩(wěn)定的電源,同時降低元件耦合到電源端的噪聲,間接可以減少
    的頭像 發(fā)表于 02-10 14:57 ?2124次閱讀

    耦合有什么區(qū)別,耦合電容電容的作用分別是什么?

    耦合有什么區(qū)別,耦合電容
    的頭像 發(fā)表于 02-04 09:05 ?2913次閱讀

    旁路電容電容的異同

    電容,也稱為耦合電容或退
    的頭像 發(fā)表于 02-18 15:20 ?797次閱讀