0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中如何控制走線的阻抗?

0BFC_eet_china ? 2017-12-11 12:04 ? 次閱讀

沒有阻抗控制的話,將引發(fā)相當大的信號反射和信號失真,導(dǎo)致設(shè)計失敗。常見的信號,如PCI總線、PCI-E總線、USB以太網(wǎng)、DDR內(nèi)存、LVDS信號等,均需要進行阻抗控制。阻抗控制最終需要通過PCB設(shè)計實現(xiàn),對PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號完整性要求去控制走線的阻抗。

不同的走線方式都是可以通過計算得到對應(yīng)的阻抗值。

微帶線(microstrip line)

?它由一根帶狀導(dǎo)線與地平面構(gòu)成,中間是電介質(zhì)。如果電介質(zhì)的介電常數(shù)、線的寬度、及其與地平面的距離是可控的,則它的特性阻抗也是可控的,其精確度將在±5%之內(nèi)。

帶狀線(stripline)

帶狀線就是一條置于兩層導(dǎo)電平面之間的電介質(zhì)中間的銅帶。如果線的厚度和寬度,介質(zhì)的介電常數(shù),以及兩層接地平面的距離都是可控的,則線的特性阻抗也是可控的,且精度在10%之內(nèi)。

多層板的結(jié)構(gòu):

為了很好地對PCB進行阻抗控制,首先要了解PCB的結(jié)構(gòu):

通常我們所說的多層板是由芯板和半固化片互相層疊壓合而成的,芯板是一種硬質(zhì)的、有特定厚度的、兩面包銅的板材,是構(gòu)成印制板的基礎(chǔ)材料。而半固化片構(gòu)成所謂的浸潤層,起到粘合芯板的作用,雖然也有一定的初始厚度,但是在壓制過程中其厚度會發(fā)生一些變化。

通常多層板最外面的兩個介質(zhì)層都是浸潤層,在這兩層的外面使用單獨的銅箔層作為外層銅箔。外層銅箔和內(nèi)層銅箔的原始厚度規(guī)格,一般有0.5OZ、1OZ、2OZ(1OZ約為35um或1.4mil)三種,但經(jīng)過一系列表面處理后,外層銅箔的最終厚度一般會增加將近1OZ左右。內(nèi)層銅箔即為芯板兩面的包銅,其最終厚度與原始厚度相差很小,但由于蝕刻的原因,一般會減少幾個um。

多層板的最外層是阻焊層,就是我們常說的“綠油”,當然它也可以是黃色或者其它顏色。阻焊層的厚度一般不太容易準確確定,在表面無銅箔的區(qū)域比有銅箔的區(qū)域要稍厚一些,但因為缺少了銅箔的厚度,所以銅箔還是顯得更突出,當我們用手指觸摸印制板表面時就能感覺到。

當制作某一特定厚度的印制板時,一方面要求合理地選擇各種材料的參數(shù),另一方面,半固化片最終成型厚度也會比初始厚度小一些。下面是一個典型的6層板疊層結(jié)構(gòu):

PCB的參數(shù):

不同的印制板廠,PCB的參數(shù)會有細微的差異,通過與電路板廠技術(shù)支持的溝通,得到該廠的一些參數(shù)數(shù)據(jù):

表層銅箔:

可以使用的表層銅箔材料厚度有三種:12um、18um和35um。加工完成后的最終厚度大約是44um、50um和67um。

芯板:我們常用的板材是S1141A,標準的FR-4,兩面包銅,可選用的規(guī)格可與廠家聯(lián)系確定。

半固化片:

規(guī)格(原始厚度)有7628(0.185mm),2116(0.105mm),1080(0.075mm),3313(0.095mm ),實際壓制完成后的厚度通常會比原始值小10-15um左右。同一個浸潤層最多可以使用3個半固化片,而且3個半固化片的厚度不能都相同,最少可以只用一個半固化片,但有的廠家要求必須至少使用兩個。如果半固化片的厚度不夠,可以把芯板兩面的銅箔蝕刻掉,再在兩面用半固化片粘連,這樣可以實現(xiàn)較厚的浸潤層。

阻焊層:

銅箔上面的阻焊層厚度C2≈8-10um,表面無銅箔區(qū)域的阻焊層厚度C1根據(jù)表面銅厚的不同而不同,當表面銅厚為45um時C1≈13-15um,當表面銅厚為70um時C1≈17-18um。

導(dǎo)線橫截面:

我們會以為導(dǎo)線的橫截面是一個矩形,但實際上卻是一個梯形。以TOP層為例,當銅箔厚度為1OZ時,梯形的上底邊比下底邊短1MIL。比如線寬5MIL,那么其上底邊約4MIL,下底邊5MIL。上下底邊的差異和銅厚有關(guān),下表是不同情況下梯形上下底的關(guān)系。

介電常數(shù):半固化片的介電常數(shù)與厚度有關(guān),下表為不同型號的半固化片厚度和介電常數(shù)參數(shù):

板材的介電常數(shù)與其所用的樹脂材料有關(guān),F(xiàn)R4板材其介電常數(shù)為4.2—4.7,并且隨著頻率的增加會減小。

介質(zhì)損耗因數(shù):電介質(zhì)材料在交變電場作用下,由于發(fā)熱而消耗的能量稱之謂介質(zhì)損耗,通常以介質(zhì)損耗因數(shù)tanδ表示。S1141A的典型值為0.015。

能確保加工的最小線寬和線距:4mil/4mil。

阻抗計算的工具簡介:

當我們了解了多層板的結(jié)構(gòu)并掌握了所需要的參數(shù)后,就可以通過EDA軟件來計算阻抗。可以使用Allegro來計算,但這里向大家推薦另一個工具Polar SI9000,這是一個很好的計算特征阻抗的工具,現(xiàn)在很多印制板廠都在用這個軟件。

無論是差分線還是單端線,當計算內(nèi)層信號的特征阻抗時,你會發(fā)現(xiàn)Polar SI9000的計算結(jié)果與Allegro僅存在著微小的差距,這跟一些細節(jié)上的處理有關(guān),比如說導(dǎo)線橫截面的形狀。但如果是計算表層信號的特征阻抗,我建議你選擇Coated模型,而不是Surface模型,因為這類模型考慮了阻焊層的存在,所以結(jié)果會更準確。下圖是用Polar SI9000計算在考慮阻焊層的情況下表層差分線阻抗的部分截圖:

由于阻焊層的厚度不易控制,所以也可以根據(jù)板廠的建議,使用一個近似的辦法:在Surface模型計算的結(jié)果上減去一個特定的值,建議差分阻抗減去8歐姆,單端阻抗減去2歐姆。

差分對走線的PCB要求

(1)確定走線模式、參數(shù)及阻抗計算。差分對走線分外層微帶線差分模式和內(nèi)層帶狀線差分模式兩種,通過合理設(shè)置參數(shù),阻抗可利用相關(guān)阻抗計算軟件(如POLAR-SI9000)計算也可利用阻抗計算公式計算。

(2)走平行等距線。確定走線線寬及間距,在走線時要嚴格按照計算出的線寬和間距,兩線間距要一直保持不變,也就是要保持平行。平行的方式有兩種: 一種為兩條線走在同一線層(side-by-side),另一種為兩條線走在上下相兩層(over-under)。一般盡量避免使用后者即層間差分信號, 因為在PCB板的實際加工過程中,由于層疊之間的層壓對準精度大大低于同層蝕刻精度,以及層壓過程中的介質(zhì)流失,不能保證差分線的間距等于層間介質(zhì)厚度, 會造成層間差分對的差分阻抗變化。困此建議盡量使用同層內(nèi)的差分。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4309

    文章

    22867

    瀏覽量

    395017
  • 阻抗控制
    +關(guān)注

    關(guān)注

    1

    文章

    55

    瀏覽量

    10626

原文標題:PCB的阻抗控制

文章出處:【微信號:eet-china,微信公眾號:電子工程專輯】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    PCB設(shè)計為什么特性阻抗只有50歐姆和100歐姆兩個值?

    PCB設(shè)計為什么特性阻抗只有50歐姆和100歐姆兩個值?并且那些需要特性
    發(fā)表于 11-28 23:06

    PCB設(shè)計阻抗控制簡介

    通道。  需要說明的是,在具體的PCB層疊設(shè)置時,要對以上原則進行靈活掌握和運用,根據(jù)實際單板的需求進行合理的分析,最終確定合適的層疊方案,切忌生搬硬套。  PCB設(shè)計
    發(fā)表于 04-12 15:12

    PCB與擺件規(guī)則

    PCB設(shè)計PCB設(shè)計layout對PCB
    發(fā)表于 07-21 16:33 ?0次下載

    PCB設(shè)計布線的3種特殊技巧

    PCB設(shè)計布線的3種特殊技巧,學(xué)習(xí)資料,感興趣的可以看看。
    發(fā)表于 05-12 10:34 ?0次下載

    pcb開窗怎么設(shè)計_PCB設(shè)計怎樣設(shè)置開窗

    本文主要介紹的是pcb開窗,首先介紹了PCB設(shè)計的開窗和亮銅,其次介紹了如何實現(xiàn)PCB開窗
    發(fā)表于 05-04 15:37 ?3.7w次閱讀
    <b class='flag-5'>pcb</b>開窗怎么設(shè)計_<b class='flag-5'>PCB設(shè)計</b>怎樣設(shè)置<b class='flag-5'>走</b><b class='flag-5'>線</b>開窗

    基于PCB設(shè)計阻抗控制實現(xiàn)

    PCB設(shè)計實現(xiàn),對PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號完整性要求去控制
    發(fā)表于 10-14 09:28 ?1580次閱讀

    解析PCB設(shè)計的直角

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計
    的頭像 發(fā)表于 02-05 08:49 ?4060次閱讀
    解析<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的直角<b class='flag-5'>走</b><b class='flag-5'>線</b>

    PCB設(shè)計阻抗控制和疊層設(shè)計問題分析

    PCB跡線的阻抗將由其感應(yīng)和電容性電感、電阻和電導(dǎo)系數(shù)確定。影響PCB阻抗的因素主要有:
    發(fā)表于 08-08 15:23 ?4392次閱讀
    <b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>的<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>和疊層設(shè)計問題分析

    高速PCB設(shè)計優(yōu)化的策略闡述

    直角一般是PCB布線要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角究竟
    發(fā)表于 07-24 15:12 ?1438次閱讀
    高速<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>中</b>優(yōu)化<b class='flag-5'>走</b><b class='flag-5'>線</b>的策略闡述

    高速PCB設(shè)計技巧

    布線(Layout)是PCB設(shè)計工程師最基本的工作技能之一。的好壞將直接影響到整個系統(tǒng)的性能,大多數(shù)高速的設(shè)計理論也要最終經(jīng)過Layout得以實現(xiàn)并驗證,由此可見,布線在高速PCB設(shè)計
    的頭像 發(fā)表于 07-01 15:24 ?5640次閱讀

    什么是阻抗控制如何對PCB進行阻抗控制

    阻抗控制最終需要通過PCB設(shè)計實現(xiàn),對PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號完整性要求去
    發(fā)表于 09-06 11:52 ?1.3w次閱讀
    什么是<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>如何對<b class='flag-5'>PCB</b>進行<b class='flag-5'>阻抗</b><b class='flag-5'>控制</b>

    如何控制PCB阻抗

    PCB設(shè)計實現(xiàn),對PCB板工藝也提出更高要求,經(jīng)過與PCB廠的溝通,并結(jié)合EDA軟件的使用,按照信號完整性要求去控制
    發(fā)表于 10-04 17:17 ?1.1w次閱讀
    如何<b class='flag-5'>控制</b><b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的<b class='flag-5'>阻抗</b>

    什么是PCB線路板阻抗

    在 印制電路板 ,導(dǎo)線和通常由銅制成,因為它是除銀以外電阻最小的元素。將歐姆表放在線上,直流電阻幾乎可以忽略不計。 交流阻抗不能說相
    的頭像 發(fā)表于 09-21 21:22 ?1.3w次閱讀

    PCB設(shè)計蛇形的作用

    蛇形PCB設(shè)計中會遇到的一種比較特殊的線形式(如下圖所示),很多人不理解蛇形的意義,
    的頭像 發(fā)表于 03-30 18:14 ?4487次閱讀

    有關(guān)PCB以及如何為PCB設(shè)計正確的重要事項

    設(shè)計 PCB 變得非常容易, 由于可用的工具負載。對于正在接觸PCB設(shè)計的初學(xué)者來說, 他可能不太關(guān)心PCB中使用的特性。然而,當你爬上
    的頭像 發(fā)表于 05-13 15:15 ?5201次閱讀
    有關(guān)<b class='flag-5'>PCB</b><b class='flag-5'>走</b><b class='flag-5'>線</b>以及如何為<b class='flag-5'>PCB設(shè)計</b>正確<b class='flag-5'>走</b><b class='flag-5'>線</b>的重要事項