0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Allegro 鋪銅、內(nèi)電層分割

LUZq_Line_pcbla ? 來(lái)源:未知 ? 作者:李威 ? 2018-03-05 17:02 ? 次閱讀

一、Allegro 鋪銅

1、建議初學(xué)者內(nèi)電層用正片,因?yàn)檫@樣就不用考慮flash焊盤,這時(shí)候所有的過(guò)孔和通孔該連內(nèi)電層的就連到內(nèi)電層,不該連的就不連。而如果用負(fù)片,那么如果做焊盤的時(shí)候如果沒有做flash焊盤,那么板子就廢了。

2、在外層鋪銅:shape –> rectangular 然后再option中進(jìn)行設(shè)置

(1)、動(dòng)態(tài)銅(dynamic copper)

(2)、制定銅皮要連接的網(wǎng)絡(luò)

3、鋪銅后如何編輯邊界:shape –> edit boundary 就可以對(duì)銅皮就行修改邊界

4、如何刪除銅皮:edit –> delete –> 在find中選擇shape –> 點(diǎn)擊銅皮就行刪除

5、修改已鋪銅的網(wǎng)絡(luò):shape –> select shape or void –> 點(diǎn)擊銅皮,右鍵assign net

6、如何手工挖空銅皮:shape –> manual void –> 選擇形狀

7、刪除孤島:shape –> delete islands –> 在option面板點(diǎn)擊delete all on layer

8、鋪靜態(tài)銅皮:shape –> rectangular –> 在option面板選擇static solid

9、銅皮合并,當(dāng)兩塊銅皮重疊了以后要進(jìn)行合并:shape –> merge shapes 逐個(gè)點(diǎn)擊各個(gè)銅皮,就會(huì)合并為一個(gè)銅皮。合并銅皮的前提是銅皮必須是相同網(wǎng)絡(luò),別去銅皮都是一種類型(都是動(dòng)態(tài)或者都是靜態(tài))

二、Allegro 內(nèi)電層分割

1、在多電源系統(tǒng)中經(jīng)常要用到

2、在分割前為了方便觀察各個(gè)電源的分布,可以將電源網(wǎng)絡(luò)高亮顯示

3、分割銅皮:add –> line –> 在option面板選擇class為anti etch,subclass為power,制定分割線線寬(需要考慮相臨區(qū)域的電壓差),如果電壓差較 小,用20mil即可,但是如果是+12V與-12V需要間隔寬一些,一般40~50mil即可??臻g允許的話,盡量寬一些。然后用線進(jìn)行區(qū)域劃分

4、銅皮的分割:edit –> split plane –> create 打開create split palne,選擇要分割的層(power)及銅皮的類型 –> 制定每個(gè)區(qū)域的網(wǎng)絡(luò)

5、全部去高亮:display –> delight –> 選擇區(qū)域

6、去除孤島:shape –> delete island 可以將孤島暫時(shí)高亮顯示 –> 點(diǎn)擊option去除孤島

7、盡量不要再相鄰層鋪不用電源的銅皮,因?yàn)檫@樣會(huì)帶來(lái)電源噪聲的耦合,在電源層之間要至少相隔一層非介質(zhì)層

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4662

    瀏覽量

    84978
  • 鋪銅
    +關(guān)注

    關(guān)注

    2

    文章

    34

    瀏覽量

    19564
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2064

    瀏覽量

    15430
  • 內(nèi)電層分割
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    2636
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4305

原文標(biāo)題:Allegro 鋪銅、內(nèi)電層分割

文章出處:【微信號(hào):Line_pcblayout,微信公眾號(hào):Line_pcblayout】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    求助,關(guān)于雙面板運(yùn)放PCB遇到的疑問(wèn)求解

    1,在單極性運(yùn)放PCB設(shè)計(jì)時(shí),思路:bottom layer (電源地),TOP layer
    發(fā)表于 08-16 08:12

    PCB想要做好,這幾點(diǎn)不容忽視!

    確處理的方法: 1. 差分對(duì): 對(duì)于差分信號(hào),確保它們?cè)谙噜?b class='flag-5'>層上有相等且相反的
    的頭像 發(fā)表于 07-30 09:21 ?309次閱讀

    為什么那么多PCB設(shè)計(jì)師,選擇?非不可?

    PCB在所有設(shè)計(jì)內(nèi)容都設(shè)計(jì)完成之后,通常還會(huì)進(jìn)行最后一步的關(guān)鍵步驟——。就是將PCB上閑置的空間用面覆蓋,各類PCB設(shè)計(jì)軟件均提供
    的頭像 發(fā)表于 05-24 08:07 ?3140次閱讀
    為什么那么多PCB設(shè)計(jì)師,選擇<b class='flag-5'>鋪</b><b class='flag-5'>銅</b>?非<b class='flag-5'>鋪</b>不可?

    為什么那么多PCB設(shè)計(jì)師,選擇?非不可?

    PCB在所有設(shè)計(jì)內(nèi)容都設(shè)計(jì)完成之后,通常還會(huì)進(jìn)行最后一步的關(guān)鍵步驟—— 。 ? 就是將PCB上閑置的空間用面覆蓋,各類PCB設(shè)計(jì)
    的頭像 發(fā)表于 05-23 18:37 ?2658次閱讀
    為什么那么多PCB設(shè)計(jì)師,選擇<b class='flag-5'>鋪</b><b class='flag-5'>銅</b>?非<b class='flag-5'>鋪</b>不可?

    淺談PCB設(shè)計(jì)中鋪的必要性

    可以減少形變,提高PCB制造質(zhì)量 可以幫助保證電鍍的均勻性,減少層壓過(guò)程中板材的變形,尤其是對(duì)于雙面或多層PCB來(lái)說(shuō),提高PCB的制造質(zhì)量。
    發(fā)表于 04-11 14:25 ?2239次閱讀
    淺談PCB設(shè)計(jì)中鋪<b class='flag-5'>銅</b>的必要性

    開關(guān)電源電感是不是,生產(chǎn)工藝升級(jí)

    電感有交變電流,電感底部會(huì)在地平面上產(chǎn)生渦流,渦流效應(yīng)會(huì)影響功率電感的電感量,渦流也會(huì)增加系統(tǒng)的損耗,同時(shí)交變電流產(chǎn)生的噪聲會(huì)增加地平面的噪聲,會(huì)影響其他信號(hào)的穩(wěn)定性。在EMC方面來(lái)看,在電感
    的頭像 發(fā)表于 04-01 09:47 ?391次閱讀
    開關(guān)電源電感是不是<b class='flag-5'>鋪</b><b class='flag-5'>銅</b>,生產(chǎn)工藝升級(jí)

    PCB多層板-電源分割詳解

    正片就是平常用于走線的信號(hào)(直觀上看到的地方就是銅線),可以用“線”“銅皮”等進(jìn)行大塊與填充操作,如圖所示。
    的頭像 發(fā)表于 03-25 09:32 ?3399次閱讀
    PCB多層板-電源<b class='flag-5'>分割</b>詳解

    PCB板設(shè)計(jì)時(shí),有什么技巧和要點(diǎn)?

    一站式PCBA智造廠家今天為大家講講PCB板設(shè)計(jì)時(shí),有什么技巧和要點(diǎn)?高速PCB設(shè)計(jì)當(dāng)中鋪處理方法。在高速PCB設(shè)計(jì)當(dāng)中,處理方法
    的頭像 發(fā)表于 01-16 09:12 ?983次閱讀

    MCU晶振下到底該不該

    MCU的晶振下到底該不該,有些資料說(shuō)最好,有些說(shuō)最好不要??求各位高手解答?。。?!
    發(fā)表于 01-12 06:56

    請(qǐng)問(wèn)模擬地到底需不需要呢?

    網(wǎng)上資料說(shuō)法不一:有的說(shuō)模擬地最好要。而有的說(shuō)模擬地鋪后,會(huì)引入電磁干擾,尤其是在高頻情況下。 現(xiàn)在我想采集傳感器的信號(hào),想在傳感器與放大電路之間引入RFI濾波器,而手冊(cè)上說(shuō),對(duì)于RFI濾波器,最好使用兩面都有地線
    發(fā)表于 01-09 07:31

    LTM4620給fpga提供1.0V內(nèi)核電源,4620輸出電容量計(jì)算是否應(yīng)該包含布局在fpga芯片附近的bulk電容?

    LTM4620給fpga提供1.0V內(nèi)核電源,4620輸出電容量計(jì)算是否應(yīng)該包含布局在fpga芯片附近的bulk電容? 靠近FPGA布局的電容也比較大,比如470uF。但這些電容隔4620布局比較遠(yuǎn),大于7cm。通過(guò)內(nèi)
    發(fā)表于 01-05 06:01

    是什么?有什么作用?PCB每一都要覆嗎?

    是什么?有什么作用?PCB每一都要覆嗎?什么情況下不需要覆? 覆是將一銅箔覆蓋在印
    的頭像 發(fā)表于 12-21 13:49 ?2216次閱讀

    分析PCB孔無(wú)以及改善方法

    內(nèi)薄孔無(wú)―――表銅板均勻正常,孔內(nèi)
    發(fā)表于 12-08 15:32 ?1564次閱讀

    PCB設(shè)計(jì)之深入學(xué)習(xí)操作

    在布局和布線都完成之后,就是進(jìn)行最后一步操作,那就是。 對(duì)于的操作等會(huì)再說(shuō),不過(guò)對(duì)于學(xué)習(xí)軟件來(lái)說(shuō),自己動(dòng)手去操作,才是印象最深刻,進(jìn)步最快的一種方式。 好了,廢話不多說(shuō),現(xiàn)在來(lái)
    的頭像 發(fā)表于 11-06 15:20 ?2900次閱讀
    PCB設(shè)計(jì)之深入學(xué)習(xí)<b class='flag-5'>鋪</b><b class='flag-5'>銅</b>操作

    PCB設(shè)計(jì)中鋪的好處和壞處

    PCB在所有設(shè)計(jì)內(nèi)容都設(shè)計(jì)完成之后,通常還會(huì)進(jìn)行最后一步的關(guān)鍵步驟,那就是可以將主要的地( GND , SGND(信號(hào)地) , AGND(模擬地) )連接在一起。 在設(shè)計(jì)軟件
    的頭像 發(fā)表于 11-06 10:14 ?3363次閱讀