0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

簡談SDR、DDR、QDR存儲器的比較

FPGA學習交流 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-05-30 13:53 ? 次閱讀

大家好,又到了每日學習的時間了,今天咱們來聊一聊SDR、DDR、QDR存儲器。

首先先簡單的了解一下,然后在做一下比較。

SDR:Single Data Rate, 單倍速率
DDR:Dual Data Rate, 雙倍速率
QDR:Quad Data Rate, 四倍速率

DRAM:Dynamic RAM, 動態(tài)隨機存儲器, 每隔一段時間就要刷新一次數(shù)據(jù)才能夠保存數(shù)據(jù)
SRAM:Static RAM, 靜態(tài)隨機存儲器, 靜態(tài)隨機存儲器,不需要刷新電路,數(shù)據(jù)不會丟失
SDRAM: Synchronous DRAM, 同步狀態(tài)隨機存儲器,數(shù)據(jù)的讀寫需要時鐘來同步

下面來做個比較:
1、 SRAM和DRAM、SDRAM而言,都有DDR和QDR的一說。QDR,DDR只是說速率,和DRAM/SRAM的區(qū)分無關。而且由于實現(xiàn)工藝的原因,DRAM和SDRAM容量比SRAM大,但是讀寫速度不如SRAM。此外它們一般都是應用于RAM類型的存儲器的速率。

2 、SDR只在時鐘的上升沿傳輸數(shù)據(jù),讀寫是在同一條數(shù)據(jù)總線進行,讀寫不能同時進行,而DDR 是在SDR的基礎上改進,它可以在時鐘的上升,下升沿時同時傳遞一次數(shù)據(jù),也就是相當于SDR的兩倍,但讀寫還是不能同步進行,而QDR,集讀寫上下傳輸于一身,成為具有一進,一出相當于兩個DDR的數(shù)據(jù)接口,四個SDR 所能達到的效果。

3、SRAM其實是一種非常重要的存儲器,它的用途廣泛。SRAM的速度非常快,在快速讀取和刷新時能夠保持數(shù)據(jù)完整性。SRAM內(nèi)部采用的是雙穩(wěn)態(tài)電路的形式來存儲數(shù)據(jù)。所以SRAM的電路結構非常復雜。制造相同容量的SRAM比DRAM的成本高的多。正因為如此,才使其發(fā)展受到了限制。因此目前SRAM基本上只用于CPU內(nèi)部的一級緩存(cache)以及內(nèi)置的二級緩存,僅有少量的網(wǎng)絡服務器以及路由器上能夠使用SRAM。

4、一般嵌入式產(chǎn)品里面的內(nèi)存都是用的SDRAM,電腦的內(nèi)存用的也是SDRAM,叫DDR SDRAM,其集成度非常高,因為是動態(tài)的,所以必須有刷新電路,每隔一段時間必須得刷新數(shù)據(jù)。

今天就聊到這里,各位,加油。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 存儲器
    +關注

    關注

    38

    文章

    7408

    瀏覽量

    163419
  • SDR
    SDR
    +關注

    關注

    7

    文章

    232

    瀏覽量

    50364
收藏 人收藏

    評論

    相關推薦

    簡單認識雙倍速率同步動態(tài)隨機存取存儲器

    在同步動態(tài)隨機存取存儲器(SDRAM)的工作模式中,以數(shù)據(jù)讀取速率來分類,有單倍數(shù)據(jù)速率 (Single Data Rate, SDR) SDRAM、雙倍數(shù)據(jù)速率(Double Data Rate
    發(fā)表于 11-20 10:58 ?1001次閱讀
    簡單認識雙倍速率同步動態(tài)隨機存取<b class='flag-5'>存儲器</b>

    詳解:SDR/DDR/DDR2/SDRAM的功能及異同

    下降的缺陷(甚至于DDR/DDR2又有著不支持單一地址訪問的限制,分別至少2/4個地址同時訪問)。但是,速度是王道,容量也是它的優(yōu)勢,這些特點是其它任何易失存儲器無法媲美的,也是它存在的唯一理由
    發(fā)表于 12-30 15:22

    SRAM存儲器如何在網(wǎng)絡設計系統(tǒng)的應用

    采取包緩沖來提高處理能力,除了上面提及到的以外,隨著系統(tǒng)中存儲器資源的增加,動態(tài)存儲分配也是必需的,路由或者交換機的這些附加功能正在重新定義這網(wǎng)絡系統(tǒng)的設計。 具有更多新功能的網(wǎng)絡
    發(fā)表于 06-02 10:45

    Cyclone IV 器件中的外部存儲器接口

    DDR2 SDRAM、DDR SDRAM 和 QDR II SRAM。外部存儲器件是各種圖像處理、存儲、通信以及通用嵌入式應用的一個重要的
    發(fā)表于 11-14 10:12

    用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制

    LTC3718的典型應用是用于DDRQDR存儲器終端的高電流,高效率同步開關穩(wěn)壓控制
    發(fā)表于 05-31 08:11

    哪種類型的同步SRAM用于外部存儲器?

    ,ADSC引腳做什么。所有同步SRAM存儲器將具有這些引腳。從數(shù)據(jù)表中,我知道,例如,直接訪問與處理或DMA控制的使用。除了QDR、DDR
    發(fā)表于 08-15 07:02

    相變存儲器(PCM)與存儲器技術的比較

      相變存儲器(PCM)是新一代非揮發(fā)性存儲器技術。透過比較PCM與現(xiàn)有的SLC和
    發(fā)表于 11-11 18:09 ?2150次閱讀

    業(yè)界最快QDR SRAM(靜態(tài)隨機存取存儲器)

    QDR聯(lián)盟日前宣布推出業(yè)界最快的四倍數(shù)據(jù)率(QDR) SRAM(靜態(tài)隨機存取存儲器)。這些新型存儲器將被命名為QDRII+ Xtreme并將以高達633兆赫茲(MHz)的時鐘頻率允許
    發(fā)表于 04-27 10:20 ?2035次閱讀

    PCB的常用存儲器設計的詳細資料說明

    本文檔的主要內(nèi)容詳細介紹的是PCB的常用存儲器設計的詳細資料說明包括了:? SDRAM ? FLASH ? SRAM ? DDR ? DDR2 ? DDR3 ?
    發(fā)表于 07-29 08:00 ?0次下載
    PCB的常用<b class='flag-5'>存儲器</b>設計的詳細資料說明

    LTC3776演示電路-2相,550 KHz,用于DDR/QDR存儲器的同步轉換(3.3V至2.5V@3A和1.25V@3A)

    LTC3776演示電路-2相,550 KHz,用于DDR/QDR存儲器的同步轉換(3.3V至2.5V@3A和1.25V@3A)
    發(fā)表于 04-13 16:39 ?0次下載
    LTC3776演示電路-2相,550 KHz,用于<b class='flag-5'>DDR</b>/<b class='flag-5'>QDR</b><b class='flag-5'>存儲器</b>的同步轉換<b class='flag-5'>器</b>(3.3V至2.5V@3A和1.25V@3A)

    LTC3776:用于DDR/QDR存儲器終端的雙2相無RSENSE同步控制產(chǎn)品手冊

    LTC3776:用于DDR/QDR存儲器終端的雙2相無RSENSE同步控制產(chǎn)品手冊
    發(fā)表于 04-18 13:31 ?2次下載
    LTC3776:用于<b class='flag-5'>DDR</b>/<b class='flag-5'>QDR</b><b class='flag-5'>存儲器</b>終端的雙2相無RSENSE同步控制<b class='flag-5'>器</b>產(chǎn)品手冊

    LTC3717-1:寬工作范圍,無RSENSE降壓控制,用于DDR/QDR存儲器終端數(shù)據(jù)表

    LTC3717-1:寬工作范圍,無RSENSE降壓控制,用于DDR/QDR存儲器終端數(shù)據(jù)表
    發(fā)表于 05-20 09:30 ?0次下載
    LTC3717-1:寬工作范圍,無RSENSE降壓控制<b class='flag-5'>器</b>,用于<b class='flag-5'>DDR</b>/<b class='flag-5'>QDR</b><b class='flag-5'>存儲器</b>終端數(shù)據(jù)表

    LTC3718:適用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制產(chǎn)品手冊

    LTC3718:適用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制產(chǎn)品手冊
    發(fā)表于 05-22 16:14 ?6次下載
    LTC3718:適用于<b class='flag-5'>DDR</b>/<b class='flag-5'>QDR</b><b class='flag-5'>存儲器</b>終端的低輸入電壓DC/DC控制<b class='flag-5'>器</b>產(chǎn)品手冊

    LTC3717:寬工作范圍,無RSENSE降壓控制,用于DDR/QDR存儲器終端數(shù)據(jù)表

    LTC3717:寬工作范圍,無RSENSE降壓控制,用于DDR/QDR存儲器終端數(shù)據(jù)表
    發(fā)表于 05-25 12:09 ?0次下載
    LTC3717:寬工作范圍,無RSENSE降壓控制<b class='flag-5'>器</b>,用于<b class='flag-5'>DDR</b>/<b class='flag-5'>QDR</b><b class='flag-5'>存儲器</b>終端數(shù)據(jù)表

    PowerLab 筆記: DDR 存儲器無處不在!

    PowerLab 筆記: DDR 存儲器無處不在!
    發(fā)表于 11-07 08:07 ?0次下載
    PowerLab 筆記: <b class='flag-5'>DDR</b> <b class='flag-5'>存儲器</b>無處不在!