0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Allegro怎么樣有效建立SI模型? 如何使用Model Integrity轉(zhuǎn)換IBIS模型

LUZq_Line_pcbla ? 來源:未知 ? 作者:易水寒 ? 2018-08-04 10:01 ? 次閱讀

信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號網(wǎng)絡(luò)系統(tǒng),為了實(shí)現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和連接器的模型通常會由原廠提供。當(dāng)前業(yè)內(nèi)常見的芯片IO模型有兩種格式,IBIS模型和HSPICE模型;常見的連接器模型也是兩種,SPICE(HSPICE)模型和S參數(shù)模型。Allegro PCB SI支持包括上述四種模型在內(nèi)業(yè)界流行的仿真模型,但一般都需要轉(zhuǎn)化為Cadence自己的DML(Device Modeling Library)后才能使用。

Allegro PCB SI在仿真時需要將仿真模型都轉(zhuǎn)變成DML模型格式這一做法,區(qū)別于大多數(shù)EDA軟件,這種做法可以說是有利有弊有。弊,很明顯,就是多一個額外的步驟,雖然這一步驟非常簡便;利,則是有利于仿真庫的管理,做到仿真庫和原始模型文件的隔離,并且在文件格式轉(zhuǎn)換的同時也執(zhí)行了模型的校驗(yàn)。在大多數(shù)情況下,外部模型格式到Cadence DML模型格式的轉(zhuǎn)換還是非常方便的,只需要用Cadence SPB系列工具包中的Model Integrity軟件打開模型文件,然后點(diǎn)擊轉(zhuǎn)換到DML即可。

在本案例中,我們之前已經(jīng)從Micron下載寄存器和內(nèi)存芯片的IBIS模型,可以有兩種方法處理:

其一,在Model Integrity界面下或Allegro PCB SI界面下將IBIS模型轉(zhuǎn)換成DML格式,供之后的仿真調(diào)用;

其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個IBIS文件不做轉(zhuǎn)換,然后在之后的仿真中直接調(diào)用。之所以說是“名義上”,因?yàn)槭聦?shí)上Allegro PCB SI還是執(zhí)行了轉(zhuǎn)換,只是這個轉(zhuǎn)換的過程在分配模型的同時一起執(zhí)行了,沒有擺在明面上。

如何使用Model Integrity轉(zhuǎn)換IBIS模型。

1.在開始菜單找到Model Integrity,點(diǎn)擊即打開Model Integrity窗口。

2.點(diǎn)擊File->Open打開寄存器的IBIS模型文件EA32882_1p6.ibs;

3.右鍵點(diǎn)擊瀏覽欄中的EA32882_1p6,選擇IBIS to DML;

4.轉(zhuǎn)換得到的同名DML模型會顯示在Model Integrity窗口中,同名文件也出現(xiàn)在IBIS文件同一目錄下。5.重復(fù)上述步驟將內(nèi)存芯片的IBIS模型v79d.ibs也轉(zhuǎn)換成DML格式。

怎么樣有效建立SI模型? 在建SI模型時,由于有時候電容電阻用的是同一個封裝,比如0603 、0402,soic8等,有時候在同一個封裝下建了同一個模型(也許是由于我自己的操作不對吧 )如果不一個一個地建, 怎么樣才能有效地根據(jù)不同的阻值、不同的用途批量建立模型呢?

=================================================

解答:device.dml是庫文件,RN47K包含在庫文件里。 電阻和電容一般情況下不要用同一個封裝,實(shí)在要用也關(guān)系不大,在賦模型的時候按照器件標(biāo)號去賦就可以了。另外模型不需要批量建,同種器件只需建一個即可。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4308

    文章

    22858

    瀏覽量

    394886
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    394

    文章

    4659

    瀏覽量

    84949
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    645

    瀏覽量

    144781
  • IBIS
    +關(guān)注

    關(guān)注

    1

    文章

    51

    瀏覽量

    19826
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2064

    瀏覽量

    15424
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3492

    瀏覽量

    4300

原文標(biāo)題:Allegro怎么樣有效建立SI模型

文章出處:【微信號:Line_pcblayout,微信公眾號:Line_pcblayout】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    IBIS 模型

    ),通過使用IBIS 模型,從而得出interconnect 對于電路的影響。在目前一些使用ibis model 仿真的軟件中,在Cadence 里面,
    發(fā)表于 07-30 23:07

    Model Integrity使用求助

    我用的是cadence 16.3的版本,用Model Integrity這個軟件模塊進(jìn)行IBIS轉(zhuǎn)DML時總是報(bào)錯,提示無法打開“ibis2signoise”;還有就是查看
    發(fā)表于 12-24 13:34

    IBIS模型

    IBIS模型,便于理解器件等效模型
    發(fā)表于 11-06 11:11

    PCB SI/PI中添加IBIS模型后,sigxplorer中元件模型顯示unknown

    Allegro PCB SI GXL中dsp,fpga已經(jīng)添加IBIS模型,為什么在sigxplorer中元件模型下顯示“unknown”
    發(fā)表于 03-29 17:28

    RM48L952-ZWT仿真模型

    ? ? RM48L952-ZWT是否有IBIS模型或者HSPICE模型,官網(wǎng)上只有JTAG的BSDL模型,我想做Allegro PCB ?
    發(fā)表于 06-21 16:33

    我需要用于SPC572L60F2微控制器的IBIS模型

    我需要用于SPC572L60F2微控制器的IBIS模型,但ST網(wǎng)站不提供。我怎樣才能獲得同樣的東西。我需要用于PCB的SI / PI的IBIS模型
    發(fā)表于 10-08 11:48

    怎么使用IBIS模型用于Spartan-3A

    你好,我從Xilinx網(wǎng)站下載了Spartan-3A的IBIS模型,但無法將其分配給我的SI simulaton設(shè)備。我的手持設(shè)備是400針設(shè)備(Spartan-3A 400 FG400),而該
    發(fā)表于 05-15 07:42

    生成IBIS模型錯誤

    的5)按“生成IBIS模型”并出現(xiàn) - 錯誤哪里不對?謝謝以上來自于谷歌翻譯以下為原文1) create by MIG 3.1 ddr2 controller2) create ISE project
    發(fā)表于 05-27 09:48

    請問哪里可以找到芯片的IBIS模型?

    電路設(shè)計(jì)要SI仿真,需要用到芯片的IBIS模型。請問那里可以找到呢?用到TI芯片有:CC2541F256RHARTPS3422 BQ24041DSQR。
    發(fā)表于 06-25 09:14

    哪里可以找到IBIS模型

    嗨,IBIS型號不適用于此部件號。 L9663-1我在哪里可以找到IBIS模型?我可以使用這個部件號的I / O型號嗎?感謝致敬Arunkumar K. #l9663-1以上來自于谷歌翻譯以下為原文
    發(fā)表于 07-19 06:05

    【轉(zhuǎn)載】Allegro SI 高速信號完整性仿真連載之二(附詳細(xì)流程)

    Cadence集成工具Model Integrity打開模型,此工具將自動檢查驗(yàn)證模型。如果沒有錯誤,將模型
    發(fā)表于 11-19 19:14

    求助,請發(fā)送在Hyperlynx軟件中進(jìn)行SI分析所需的IBIS模型

    我們正在為我們的項(xiàng)目使用 T2080NXE8TTB QorIQ 處理器。 請發(fā)送在Hyperlynx軟件中進(jìn)行SI分析所需的IBIS模型。
    發(fā)表于 04-03 08:47

    ibis模型理解說明

    IBIS 模型在做類似板級SI 仿真得到廣泛應(yīng)用。在做仿真的初級階段,經(jīng)常對于ibis 模型的描述有些疑問,只知道把
    發(fā)表于 07-30 23:01 ?102次下載

    Allegro如何有效建立SI模型

    信號完整性仿真大多針對由芯片IO、傳輸線以及可能存在的接插件和分立元件所構(gòu)成的信號網(wǎng)絡(luò)系統(tǒng),為了實(shí)現(xiàn)精確的仿真,仿真模型的精確性是首先需要保證的。一般情況下,Allegro PCB SI會執(zhí)行傳輸線和分立元件的建模,而芯片IO和
    的頭像 發(fā)表于 09-08 11:56 ?3793次閱讀
    <b class='flag-5'>Allegro</b>如何<b class='flag-5'>有效</b><b class='flag-5'>建立</b><b class='flag-5'>SI</b><b class='flag-5'>模型</b>

    如何使用Model Integrity轉(zhuǎn)換IBIS模型

    其二,從Cadence SPB 16.5版本開始,Allegro PCB SI名義上也直接支持IBIS模型,所以可以保留現(xiàn)有的兩個IBIS
    的頭像 發(fā)表于 03-04 16:38 ?4323次閱讀