0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

7nm DPU內(nèi)部揭密

NJ90_gh_bee81f8 ? 來源:未知 ? 作者:胡薇 ? 2018-08-04 10:38 ? 次閱讀

Wave Computing著眼于成為第一家開發(fā)7奈米(nm)處理器并部署于其人工智能(AI)系統(tǒng)的AI新創(chuàng)公司。

據(jù)《EE Times》目前掌握到的消息,Wave Computing的7nm開發(fā)計(jì)劃將采用博通(Broadcom Inc.)的ASIC芯片設(shè)計(jì)。Wave和Broadcom這兩家公司將采用臺(tái)積電(TSMC)的7nm制程技術(shù),共同開發(fā)Wave的下一代數(shù)據(jù)流處理器(Dataflow Processing Unit;DPU)。

新的7nm DPU將由Broadcom方面提供,但時(shí)間表未定。據(jù)Wave執(zhí)行長Derek Meyer證實(shí),這款7nm DPU將會(huì)“設(shè)計(jì)于我們自家的AI系統(tǒng)中?!彼€補(bǔ)充說,“如果市場其他公司有此需求的話,也可以提供相同的芯片。”

Derek Meyer

市場研究公司Tirias Research首席分析師Kevin Krewell表示,“Wave希望能夠以此7nm設(shè)計(jì)在新創(chuàng)公司中脫穎而出。目前,大多數(shù)的新創(chuàng)公司都還不具備打造7nm組件的專業(yè)技術(shù)與能力。”他解釋說,Wave在Broadcom的協(xié)助下,使這一切成為可能。他指出,Broadcom“由于收購了LSI Logic,確實(shí)擁有更先進(jìn)的ASIC電路設(shè)計(jì)經(jīng)驗(yàn)?!?/p>

Wave目前的DPU世代是基于16nm制程的設(shè)計(jì)。

“在設(shè)計(jì)新型AI加速器的同業(yè)中,我們將率先獲得7nm實(shí)體IP——例如56Gbps和112Gbps SerDes,這可歸功于Broadcom的協(xié)助?!盡eyer指出,Broadcom帶來了先進(jìn)的設(shè)計(jì)平臺(tái)、量產(chǎn)技術(shù)以及經(jīng)驗(yàn)證可行的7nm IP,協(xié)助我們實(shí)現(xiàn)了這項(xiàng)7nm產(chǎn)品開發(fā)計(jì)劃。

Wave目前的DPU世代基于16nm制程節(jié)點(diǎn),主要由Wave自家設(shè)計(jì)人員以及承包商的協(xié)助共同完成。至于7nm DPU,Meyer表示,“在Broadcom和Wave之間,我們已經(jīng)擬定好[ASIC]設(shè)計(jì)前端和后端所需的技術(shù)和資源了,同時(shí)相應(yīng)地制定了合作計(jì)劃?!?/p>

目前,這項(xiàng)7nm合作計(jì)劃已經(jīng)展開并持續(xù)進(jìn)行好幾個(gè)月了。Broadcom將負(fù)責(zé)7nm芯片的實(shí)體部份。盡管7nm設(shè)計(jì)非常復(fù)雜,但Meyer表示,“我相信Broadcom將第一次就推出合適的芯片?!比欢琖ave并未透露其7nm DPU何時(shí)上市,也未對7nm DPU架構(gòu)多加說明。

7nm DPU內(nèi)部揭密

然而,Meyer解釋說,新的芯片將“以數(shù)據(jù)流架構(gòu)為基礎(chǔ)”。它將會(huì)是第一款具有“64位(64-bit) MIPS多線程CPU”的DPU。Wave于今年6月收購了MIPS。

Meyer還指出,Wave的7nm芯片將在內(nèi)存中搭載新功能,但他并未透露究竟增加了哪些新功能。

不過,Meyer表示,MIPS的多線程技術(shù)將在新一代DPU中發(fā)揮關(guān)鍵作用。透過Wave的數(shù)據(jù)流處理,“當(dāng)我們?yōu)?a href="http://srfitnesspt.com/v/tag/557/" target="_blank">機(jī)器學(xué)習(xí)代理加載、卸除和重載數(shù)據(jù)時(shí),硬件多線程架構(gòu)將會(huì)十分有效率?!贝送猓琈IPS的緩存一致性也會(huì)是Wave新DPU的另一項(xiàng)重要特性。他說,“因?yàn)槲覀兊腄PU是64-bit架構(gòu),所以只有在MIPS和DPU同時(shí)在64-bit地址空間中與相同內(nèi)存通訊才有意義?!?/p>

針對Wave將在內(nèi)存中增加的新功能,Krewell說,“Wave的現(xiàn)有芯片使用美光(Micron)的混合內(nèi)存立方體(Hybrid Memory Cube;HMC)。而且我認(rèn)為Wave未來的芯片將會(huì)轉(zhuǎn)向高帶寬內(nèi)存(HBM)。”他并補(bǔ)充說:“HBM的未來發(fā)展藍(lán)圖更好。不斷變化的內(nèi)存架構(gòu)將會(huì)對整體系統(tǒng)架構(gòu)造成影響?!?/p>

Moor Insights & Strategy資深分析師Karl Freund對此表示贊同。他說:“針對內(nèi)存部份,我猜想他們將將會(huì)放棄混合內(nèi)存立方體,而改采用高帶寬內(nèi)存,因?yàn)檫@種方式更具有成本效益?!?/p>

Meyer在接受采訪時(shí)宣稱,新的7nm DPU可望提供較其現(xiàn)有芯片更高10倍的性能。

他說,“不要忘記,我們之前就已經(jīng)將DPU架構(gòu)中的頻率與芯片分開來了。”他指出,在主機(jī)間來回移動(dòng)將會(huì)造成瓶頸,而在DPU中,嵌入式微控制器可以加載指令,減少傳統(tǒng)加速器浪費(fèi)的功率和延遲?!拔覀兛梢杂行Оl(fā)揮7nm芯片上的晶體管能力,以提高性能?!?/p>

不過,Krewell對此持保留看法。他說:“至于Wave是否可在性能方面實(shí)現(xiàn)10倍的進(jìn)展,這畢竟是一個(gè)漫長的旅程,必須取決于如何測量機(jī)器學(xué)習(xí)的性能……以及Derek [Meyer]是在談?dòng)?xùn)練還是推論?!彼€補(bǔ)充說,“推論方面發(fā)生了許多變化,也以較低精度(8-bit或更低)的算法進(jìn)行部署。訓(xùn)練的性能主要取決于內(nèi)存架構(gòu)?!辈贿^,他也坦承,“我其實(shí)并不知道Wave所盤算的細(xì)節(jié)?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • DPU
    DPU
    +關(guān)注

    關(guān)注

    0

    文章

    353

    瀏覽量

    24081
  • 7nm
    7nm
    +關(guān)注

    關(guān)注

    0

    文章

    266

    瀏覽量

    35287

原文標(biāo)題:首款7nm AI芯片蓄勢待發(fā)

文章出處:【微信號:gh_bee81f890fc1,微信公眾號:面包板社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    所謂的7nm芯片上沒有一個(gè)圖形是7nm

    最近網(wǎng)上因?yàn)楣饪虣C(jī)的事情,網(wǎng)上又是一陣熱鬧。好多人又開始討論起28nm/7nm的事情了有意無意之間,我也看了不少網(wǎng)上關(guān)于國產(chǎn)自主7nm工藝的文章。不過這些文章里更多是抒情和遐想,卻很少有人針對技術(shù)
    的頭像 發(fā)表于 10-08 17:12 ?126次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一個(gè)圖形是<b class='flag-5'>7nm</b>的

    中科馭數(shù)分析DPU在云原生網(wǎng)絡(luò)與智算網(wǎng)絡(luò)中的實(shí)際應(yīng)用

    CCF Chip 2024,精彩不能停!7月21日下午,中科馭數(shù)在第二屆中國計(jì)算機(jī)學(xué)會(huì)(CCF)芯片大會(huì)的“馭數(shù)專屬時(shí)刻”仍在繼續(xù),馭數(shù)組織承辦“DPU技術(shù)趨勢和應(yīng)用——DPU在云原生與智算網(wǎng)絡(luò)中
    的頭像 發(fā)表于 08-02 11:21 ?593次閱讀

    IaaS+on+DPU(IoD)+下一代高性能算力底座技術(shù)白皮書

    DPU 是當(dāng)下算力基礎(chǔ)設(shè)施的核心創(chuàng)新之一。如果把 CPU 比做大腦,那么 GPU 就好比是肌肉,而 DPU 就是神經(jīng)中樞。CPU 承載了應(yīng)用生態(tài),提供了通用型算力;GPU 提供了高密度各類精度的算
    發(fā)表于 07-24 15:32

    臺(tái)積電產(chǎn)能分化:6/7nm降價(jià)應(yīng)對低利用率,3/5nm漲價(jià)因供不應(yīng)求

    摩根士丹利的報(bào)告,以及最新的市場觀察,臺(tái)積電在6/7nm與3/5nm兩大制程節(jié)點(diǎn)上的產(chǎn)能利用情況及價(jià)格策略呈現(xiàn)出截然不同的態(tài)勢。
    的頭像 發(fā)表于 07-11 09:59 ?496次閱讀

    存內(nèi)計(jì)算——助力實(shí)現(xiàn)28nm等效7nm功效

    可重構(gòu)芯片嘗試在芯片內(nèi)布設(shè)可編程的計(jì)算資源,根據(jù)計(jì)算任務(wù)的數(shù)據(jù)流特點(diǎn),動(dòng)態(tài)構(gòu)造出最適合的計(jì)算架構(gòu),國內(nèi)團(tuán)隊(duì)設(shè)計(jì)并在12nm工藝下制造的CGRA芯片,已經(jīng)在標(biāo)準(zhǔn)測試集上實(shí)現(xiàn)了和7nm的GPU基本相
    的頭像 發(fā)表于 05-17 15:03 ?1582次閱讀
    存內(nèi)計(jì)算——助力實(shí)現(xiàn)28<b class='flag-5'>nm</b>等效<b class='flag-5'>7nm</b>功效

    2024年全球與中國7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國內(nèi)外市場占有率及排名

    7nm智能座艙芯片市場報(bào)告主要研究: 7nm智能座艙芯片市場規(guī)模: 產(chǎn)能、產(chǎn)量、銷售、產(chǎn)值、價(jià)格、成本、利潤等 7nm智能座艙芯片行業(yè)競爭分析:原材料、市場應(yīng)用、產(chǎn)品種類、市場需求、市場供給,下游
    發(fā)表于 03-16 14:52

    Ethernovia推出全球首款采用7nm工藝的汽車PHY收發(fā)器系列樣品

    硅谷初創(chuàng)企業(yè) Ethernovia宣布推出全球首款采用 7nm 工藝的單端口和四端口 10G 至 1G 汽車 PHY 收發(fā)器系列樣品,將在汽車領(lǐng)域帶來巨大變革,滿足軟件定義車輛 (SDV) 不斷增長的帶寬需求
    的頭像 發(fā)表于 03-15 09:07 ?931次閱讀
    Ethernovia推出全球首款采用<b class='flag-5'>7nm</b>工藝的汽車PHY收發(fā)器系列樣品

    《數(shù)據(jù)處理器:DPU編程入門》DPU計(jì)算入門書籍測評

    一、DPU計(jì)算框架 通過一周多的時(shí)間翻閱這本書,基本上這本書是一本比較全面的,面向架構(gòu)的新手指導(dǎo)數(shù)據(jù)。它在書中詳盡介紹了關(guān)于DPU在計(jì)算機(jī)架構(gòu)中的應(yīng)用。 對于DPU來說,是一種平行于CPU和GPU
    發(fā)表于 12-24 10:54

    《數(shù)據(jù)處理器:DPU編程入門》讀書筆記

    首先感謝電子發(fā)燒友論壇提供的試讀機(jī)會(huì)。 第一周先閱讀了DPU的技術(shù)發(fā)展背景,了解到DPU是結(jié)合了高性能及軟件可編程的多核CPU、高性能網(wǎng)絡(luò)接口,以及各種靈活和可編程的加速引擎。DPU的主要作用是卸載
    發(fā)表于 12-21 10:47

    《數(shù)據(jù)處理器:DPU編程入門》+初步熟悉這本書的結(jié)構(gòu)和主要內(nèi)容

    dpu:推出的主要意義是為了減輕CPU的數(shù)據(jù)處理負(fù)擔(dān),使得cpu可以更具專注自己的通用計(jì)算處理運(yùn)算。 1、DPU數(shù)據(jù)處理器,演進(jìn)的核心驅(qū)動(dòng)力是什么? 計(jì)算工作負(fù)載的不斷增長是DPU演進(jìn)的核心驅(qū)動(dòng)力
    發(fā)表于 12-08 18:03

    一文詳解芯片的7nm工藝

    芯片的7nm工藝我們經(jīng)常能聽到,但是7nm是否真的意味著芯片的尺寸只有7nm呢?讓我們一起來看看吧!
    的頭像 發(fā)表于 12-07 11:45 ?4932次閱讀
    一文詳解芯片的<b class='flag-5'>7nm</b>工藝

    產(chǎn)能利用率低迷,傳臺(tái)積電7nm將降價(jià)10%!

    早在今年10月的法說會(huì)上,臺(tái)積電總裁魏哲家就曾被外資當(dāng)面詢問7nm產(chǎn)能利用率不斷下滑的問題,臺(tái)積電7nm在總營收當(dāng)中的占比持續(xù)滑落,從第二季度的23%降至了第三季度17%,相比去年同期的26%更是下跌了近10個(gè)百分點(diǎn)。
    的頭像 發(fā)表于 12-04 17:16 ?787次閱讀

    臺(tái)積電7nm制程降幅約為5%至10%

    據(jù)供應(yīng)鏈消息透露,臺(tái)積電計(jì)劃真正降低其7nm制程的價(jià)格,降幅約為5%至10%。這一舉措的主要目的是緩解7nm制程產(chǎn)能利用率下滑的壓力。
    的頭像 發(fā)表于 12-01 16:46 ?817次閱讀

    什么是DPU

    什么是DPU? 相信很多人對于CPU(中央處理器)已經(jīng)非常熟悉了。靈活、響應(yīng)迅速的CPU多年來一直是大多數(shù)計(jì)算機(jī)中唯一的可編程元件。 近年來,GPU(圖形處理單元)逐漸成為了計(jì)算的中心。最初GPU
    發(fā)表于 11-03 10:55

    解碼 DPU 編程,投稿贏取好禮!

    NVIDIA 發(fā)布首部 DPU 和 DOCA 編程入門書籍 前不久 NVIDIA 推出了備受業(yè)界好評的首部 DPU 處理器編程入門書籍 —— 《數(shù)據(jù)處理器:DPU 編程入門》 ,許多讀者紛紛留言
    的頭像 發(fā)表于 11-01 20:25 ?381次閱讀
    解碼 <b class='flag-5'>DPU</b> 編程,投稿贏取好禮!