0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

市場(chǎng)推動(dòng)摩爾定律向前發(fā)展!模擬設(shè)計(jì)工具沒有跟上摩爾定律發(fā)展

t1PS_TechSugar ? 來源:未知 ? 作者:李倩 ? 2018-08-16 10:41 ? 次閱讀

凱文凱利曾道:市場(chǎng)苛求效率的壓力,如此冷酷,如此無情,致使它必然將各種人造系統(tǒng)推向最優(yōu)化這單一的方向。這句話可以在半導(dǎo)體行業(yè)獲得應(yīng)驗(yàn),從1965年摩爾定律提出到現(xiàn)在已有五十余年,若干年前就有人聲稱摩爾定律行將就木,然而直到微縮技術(shù)已經(jīng)接近物理極限的今天,仍不能下結(jié)論說摩爾定律已死。

海思平臺(tái)與關(guān)鍵技術(shù)開發(fā)部部長(zhǎng)夏禹

市場(chǎng)推動(dòng)摩爾定律向前發(fā)展

“在這么強(qiáng)大的市場(chǎng)支撐下,整個(gè)信息產(chǎn)業(yè)的資源與資本都會(huì)聚焦在一起,合力推動(dòng)摩爾定律進(jìn)一步發(fā)展,”在2018年Cadence用戶大會(huì)(CDNLive 2018)上,華為海思平臺(tái)與關(guān)鍵技術(shù)開發(fā)部部長(zhǎng)夏禹就表示,全球?qū)Υ髱捙c大算力的要求節(jié)節(jié)攀升,對(duì)信息系統(tǒng)中的硬件平臺(tái)而言,只有延續(xù)摩爾定律,不斷提高集成度、增加功能、提升性能,才能滿足市場(chǎng)發(fā)展提出的新需求。

夏禹舉了幾個(gè)例子來做說明。在終端設(shè)備側(cè),以智能手機(jī)為代表的高性能移動(dòng)設(shè)備用芯片仍然緊跟摩爾定律腳步,從40納米被戲稱為“暖寶寶”的K3V2,到10納米的麒麟970,海思手機(jī)處理器發(fā)展歷史證明了跟隨摩爾定律腳步的重要性。

在數(shù)據(jù)流量與帶寬方面,根據(jù)華為海思的預(yù)估,固定網(wǎng)數(shù)據(jù)流量每年將保持23%的增長(zhǎng),5年后數(shù)據(jù)流量需求將達(dá)到現(xiàn)在3倍左右;在移動(dòng)網(wǎng)方面,將保持46%的增長(zhǎng)率,5年后數(shù)據(jù)流量將是現(xiàn)在的7倍;而在數(shù)據(jù)中心側(cè),增長(zhǎng)速度更是驚人,每年翻倍,5年后數(shù)據(jù)流量將是現(xiàn)在的16倍。要實(shí)現(xiàn)這樣大的數(shù)據(jù)吞吐量,自然離不開高性能芯片,夏禹表示,海思在網(wǎng)絡(luò)側(cè)單顆芯片集成度已經(jīng)達(dá)到單芯片500億顆晶體管。

除了大容量、高集成度,接口帶寬與速率也在摩爾定律推動(dòng)下不斷改進(jìn),“數(shù)據(jù)吞吐率從28Gbps,到今年的56Gbps,未來可實(shí)現(xiàn)112Gbps,甚至有可能達(dá)到200Gbps。吞吐率的增加就是為讓傳輸速率足夠快,包括模擬帶寬也在增加,從18GHz到35GHz,有可能超越傳輸線互連的極限,帶寬大于50GHz?!?/p>

之所以總有“摩爾定律已死”的聲音,原因之一就是隨著接近物理極限,每一代工藝節(jié)點(diǎn)演進(jìn)都要付出極大的代價(jià),但工業(yè)界一直能找到方法為摩爾定律續(xù)命。在器件級(jí),新材料與新結(jié)構(gòu)引入突破了傳統(tǒng)工藝限制;在互連上,傳統(tǒng)一直用銅線,但到5納米工藝后也將引入新材料,夏禹認(rèn)為碳納米管和石墨烯引入的機(jī)會(huì)很大;在制造設(shè)備端,供應(yīng)商也不斷引入多重曝光等技術(shù)來實(shí)現(xiàn)更小的加工尺寸。

夏禹還指出,F(xiàn)inFET工藝(28納米及以下)出現(xiàn)以來,工藝節(jié)點(diǎn)已經(jīng)不是根據(jù)真正的線寬來命名,柵極間距還在78至40納米級(jí)別,5納米工藝節(jié)點(diǎn)金屬間距仍有32納米,“現(xiàn)在的技術(shù)發(fā)展還沒有到極限?!?/p>

模擬設(shè)計(jì)工具沒有跟上摩爾定律發(fā)展

先進(jìn)工藝發(fā)展給設(shè)計(jì)帶來更多挑戰(zhàn)。每一代工藝向前演進(jìn),都會(huì)帶來更多的寄生效應(yīng),器件模型日趨復(fù)雜,而互連線寄生效應(yīng)影響比重越來越大,如何控制互連寄生參數(shù)成為性能設(shè)計(jì)中的重要課題。但夏禹認(rèn)為,晶體管與互連線模型復(fù)雜化只是增加了工作量,并非不能解決,工藝演進(jìn)最大的攔路虎是功耗密度,類似的設(shè)計(jì)“如果16納米芯片功耗密度為1,那么到5納米功耗密度就可能是10,芯片如何散熱,整個(gè)系統(tǒng)如何散熱,都將是半導(dǎo)體行業(yè)未來面臨的巨大挑戰(zhàn)?!?/p>

雖然晶體管尺寸隨著工藝演進(jìn)在變小,但同一應(yīng)用的芯片在采用新工藝時(shí)不一定會(huì)減小面積,通常反而會(huì)增大面積,因?yàn)樾枰尤敫喙δ?。夏禹展示的一張圖表顯示,同一應(yīng)用,7納米芯片面積通常是28納米的1.5倍,而集成功能模塊是28納米的6.25倍,存儲(chǔ)容量是28納米的5倍,仿真運(yùn)行時(shí)間也是28納米的5倍。

這就給EDA工具帶來極大挑戰(zhàn)?!拔覍?duì)軟件有一個(gè)要求,從綜合到時(shí)序分析,整個(gè)流程一個(gè)星期必須跑完,”夏禹強(qiáng)調(diào),EDA技術(shù)與算力也要跟隨摩爾定律一起發(fā)展,“每天8小時(shí),需要跑完一個(gè)任務(wù),不能有延遲,讓工程師等待是很浪費(fèi)的一件事?!?/p>

相對(duì)而言,模擬設(shè)計(jì)工具改進(jìn)的空間更大。“我個(gè)人認(rèn)為,相對(duì)數(shù)字類工具,模擬技術(shù)在仿真測(cè)試上是落后的,”從夏禹提供的一張后仿真驗(yàn)證圖可以看出,7納米工藝后仿真時(shí)間是40納米工藝的40至50倍,“在模擬電路仿真驗(yàn)證加速上有巨大的市場(chǎng)需求,這是產(chǎn)業(yè)界普遍面臨的一個(gè)大挑戰(zhàn),急需EDA、IT硬件與硬件仿真器技術(shù)大發(fā)展來加速模擬設(shè)計(jì)?!?/p>

芯片模擬部分測(cè)試時(shí)間也是也是極大的開銷,以海思一顆網(wǎng)絡(luò)芯片為例,在7納米,模擬部分測(cè)試時(shí)間約占整體測(cè)試時(shí)間的90%,但該芯片模擬部分與數(shù)字部分面積占比大約為1比10000,也就是說,一整顆芯片90%的測(cè)試時(shí)間被花在只有萬分一的模擬電路上,“模擬電路的DFT(可測(cè)試設(shè)計(jì))沒有跟上整個(gè)行業(yè)的發(fā)展訴求,在大規(guī)模集成電路中,模擬與數(shù)字測(cè)試時(shí)間大概差百倍以上,從另一個(gè)角度來看,在模擬電路DFT上存在巨大的市場(chǎng)機(jī)會(huì)?!?/p>

Cadence首席執(zhí)行官陳立武在接受TechSugar采訪時(shí)表示,Cadence幾年前注意到這個(gè)現(xiàn)實(shí),已經(jīng)在加強(qiáng)模擬設(shè)計(jì)工具的投入,最近推出的五款產(chǎn)品中,有四款是模擬工具。而Cadence新任總裁Anirudh Devgan就以模擬仿真工具開發(fā)而聞名于世,Anirudh將負(fù)責(zé)Cadence所有的研發(fā)項(xiàng)目,這將加速Cadence在模擬工具上的進(jìn)展。

系統(tǒng)化解決思路

將工藝尺寸微縮的方向終究有走到盡頭的一天,按照這一方向走,最終我們也許會(huì)需要一顆集成5000億顆晶體管、主頻4GHz以上、功耗超過600瓦的超級(jí)芯片,這樣的芯片顯然難以量產(chǎn)。除了單顆硅芯片的摩爾定律,采用系統(tǒng)化思維,拓展集成空間成為半導(dǎo)體行業(yè)發(fā)展的另一個(gè)熱點(diǎn)方向,即所謂的超越摩爾定律(More than Moore)。

立體封裝、異構(gòu)集成是實(shí)現(xiàn)超越摩爾定律的一個(gè)主要方法,如今在服務(wù)器芯片等高性能處理器上應(yīng)用已經(jīng)很普遍。異構(gòu)集成將邏輯電路與存儲(chǔ)器集成在一起,可以實(shí)現(xiàn)大帶寬,“AI芯片有時(shí)候像一個(gè)大頭娃娃,東西出不去,數(shù)據(jù)進(jìn)不來,采用這種封裝方法可以解決‘大頭娃娃’問題?!?/p>

除了封裝,還需要考慮PCB,整個(gè)系統(tǒng)在實(shí)現(xiàn)時(shí),需要從供電、高速互連、可靠性、熱和應(yīng)力等方面做通盤考慮。海思提倡集成物理設(shè)計(jì),Cadence有系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)(SDE),都是以系統(tǒng)思維對(duì)整個(gè)工程開發(fā)流程做整合,“在海思內(nèi)部,封裝和板子的問題非常多,而芯片因?yàn)椴捎媒Y(jié)構(gòu)性良好的多晶硅,一致性更好,反而問題比較少。但在系統(tǒng)中,更多的是在不同物理層面的連接,要實(shí)現(xiàn)更安全可靠的連接,除了現(xiàn)在IC設(shè)計(jì)行業(yè)能看到的集成設(shè)計(jì)流程,我們還希望看到整個(gè)系統(tǒng)端到端工程集成的設(shè)計(jì)驗(yàn)證流程,從概念到實(shí)現(xiàn)全部覆蓋,這是現(xiàn)在產(chǎn)業(yè)界比較欠缺的?!?/p>

不管是摩爾定律,還是超越摩爾定律,所有在半導(dǎo)體領(lǐng)域的研究與創(chuàng)新,最終目的就是推動(dòng)每一代工藝在性能、功耗、面積上有收益,如夏禹所說,這三個(gè)方向的復(fù)合收益是巨大的產(chǎn)業(yè)推動(dòng)力。摩爾定律不僅是“抵抗通貨膨脹的有效手段”,也是連接世界讓更多人參與到信息社會(huì)中的根本力量。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50005

    瀏覽量

    419729
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    334

    文章

    26658

    瀏覽量

    212883
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    630

    瀏覽量

    78855

原文標(biāo)題:華為海思:讓工程師等待是極大的浪費(fèi)

文章出處:【微信號(hào):TechSugar,微信公眾號(hào):TechSugar】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擊碎摩爾定律!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾提出的經(jīng)驗(yàn)規(guī)律,描述了集成電路上的晶體管數(shù)量和性能隨時(shí)間的增長(zhǎng)趨勢(shì)。根據(jù)摩爾定律,集成電路上可容納的晶體管數(shù)目約每隔18個(gè)月便會(huì)
    的頭像 發(fā)表于 06-04 00:06 ?3918次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    “自我實(shí)現(xiàn)的預(yù)言”摩爾定律,如何繼續(xù)引領(lǐng)創(chuàng)新

    59年前,1965年4月19日,英特爾公司聯(lián)合創(chuàng)始人戈登·摩爾(Gordon Moore)應(yīng)邀在《電子》雜志上發(fā)表了一篇四頁短文,提出了我們今天熟知的摩爾定律(Moore’s Law)。 就像你為
    的頭像 發(fā)表于 07-05 15:02 ?222次閱讀

    封裝技術(shù)會(huì)成為摩爾定律的未來嗎?

    ,性能也隨之增強(qiáng)。這不僅是一條觀察法則,更像是一道命令,催促著整個(gè)行業(yè)向著更小、更快、更便宜的方向發(fā)展。01但這些年來,摩爾定律好像遇到了壁壘。我們的芯片已經(jīng)小得難
    的頭像 發(fā)表于 04-19 13:55 ?263次閱讀
    封裝技術(shù)會(huì)成為<b class='flag-5'>摩爾定律</b>的未來嗎?

    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的發(fā)展及其給高端FPGA帶來的優(yōu)勢(shì)

    摩爾定律推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。
    的頭像 發(fā)表于 04-02 11:46 ?1196次閱讀
    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的<b class='flag-5'>發(fā)展</b>及其給高端FPGA帶來的優(yōu)勢(shì)

    功能密度定律是否能替代摩爾定律摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?566次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    半導(dǎo)體行業(yè)能否走出低谷,中國影響幾何?

    英特爾和臺(tái)積電都在技術(shù)上投入資金。三星和其他內(nèi)存制造商必須跟上技術(shù)節(jié)點(diǎn)的轉(zhuǎn)變,即使同時(shí)保持產(chǎn)能遠(yuǎn)離市場(chǎng)。他們需要跟上技術(shù)的步伐,以在摩爾定律的基礎(chǔ)上保持競(jìng)爭(zhēng)力,
    的頭像 發(fā)表于 01-29 11:05 ?712次閱讀

    摩爾定律的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    在動(dòng)態(tài)的半導(dǎo)體技術(shù)領(lǐng)域,圍繞摩爾定律的持續(xù)討論經(jīng)歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執(zhí)行官Zvi Or-Bach于2014 年的主張。
    的頭像 發(fā)表于 01-25 14:45 ?964次閱讀
    <b class='flag-5'>摩爾定律</b>的終結(jié):芯片產(chǎn)業(yè)的下一個(gè)勝者法則是什么?

    中國團(tuán)隊(duì)公開“Big Chip”架構(gòu)能終結(jié)摩爾定律?

    摩爾定律的終結(jié)——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發(fā)表于 01-09 10:16 ?724次閱讀
    中國團(tuán)隊(duì)公開“Big Chip”架構(gòu)能終結(jié)<b class='flag-5'>摩爾定律</b>?

    英特爾CEO基辛格:摩爾定律放緩,仍能制造萬億晶體

    帕特·基辛格進(jìn)一步預(yù)測(cè),盡管摩爾定律顯著放緩,到2030年英特爾依然可以生產(chǎn)出包含1萬億個(gè)晶體管的芯片。這將主要依靠新 RibbonFET晶體管、PowerVIA電源傳輸、下一代工藝節(jié)點(diǎn)以及3D芯片堆疊等技術(shù)實(shí)現(xiàn)。目前單個(gè)封裝的最大芯片含有約1000億個(gè)晶體管。
    的頭像 發(fā)表于 12-26 15:07 ?589次閱讀

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動(dòng)創(chuàng)新

    摩爾定律概念最早由英特爾聯(lián)合創(chuàng)始人戈登·摩爾在1970年提出,明確指出芯片晶體管數(shù)量每?jī)赡攴环?。得益于新?jié)點(diǎn)密度提升及大規(guī)模生產(chǎn)芯片的能力。
    的頭像 發(fā)表于 12-25 14:54 ?538次閱讀

    摩爾定律時(shí)代,Chiplet落地進(jìn)展和重點(diǎn)企業(yè)布局

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)幾年前,全球半導(dǎo)體產(chǎn)業(yè)的重心還是如何延續(xù)摩爾定律,在材料和設(shè)備端進(jìn)行了大量的創(chuàng)新。然而,受限于工藝、制程和材料的瓶頸,當(dāng)前摩爾定律發(fā)展出現(xiàn)疲態(tài),產(chǎn)業(yè)的重點(diǎn)開始逐步轉(zhuǎn)移到
    的頭像 發(fā)表于 12-21 00:30 ?1401次閱讀

    應(yīng)對(duì)傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法

    應(yīng)對(duì)傳統(tǒng)摩爾定律微縮挑戰(zhàn)需要芯片布線和集成的新方法
    的頭像 發(fā)表于 12-05 15:32 ?494次閱讀
    應(yīng)對(duì)傳統(tǒng)<b class='flag-5'>摩爾定律</b>微縮挑戰(zhàn)需要芯片布線和集成的新方法

    淺議本土chiplet的發(fā)展路線

    摩爾定律”到底死沒死,是近10年來不斷被提起的一個(gè)話題。不斷有消息宣稱“摩爾定律”已死,但又不斷有專家出來辟謠說“摩爾定律”還活著,還在不斷的延續(xù)。一時(shí)間仿佛“摩爾定律”化身為薛定諤
    的頭像 發(fā)表于 11-08 17:49 ?1234次閱讀
    淺議本土chiplet的<b class='flag-5'>發(fā)展</b>路線

    摩爾定律不會(huì)死去!這項(xiàng)技術(shù)將成為摩爾定律的拐點(diǎn)

    因此,可以看出,為了延續(xù)摩爾定律,專家絞盡腦汁想盡各種辦法,包括改變半導(dǎo)體材料、改變整體結(jié)構(gòu)、引入新的工藝。但不可否認(rèn)的是,摩爾定律在近幾年逐漸放緩。10nm、7nm、5nm……芯片制程節(jié)點(diǎn)越來越先進(jìn),芯片物理瓶頸也越來越難克服。
    的頭像 發(fā)表于 11-03 16:09 ?621次閱讀
    <b class='flag-5'>摩爾定律</b>不會(huì)死去!這項(xiàng)技術(shù)將成為<b class='flag-5'>摩爾定律</b>的拐點(diǎn)

    超越摩爾定律,下一代芯片如何創(chuàng)新?

    摩爾定律是指集成電路上可容納的晶體管數(shù)目,約每隔18-24個(gè)月便會(huì)增加一倍,而成本卻減半。這個(gè)定律描述了信息產(chǎn)業(yè)的發(fā)展速度和方向,但是隨著芯片的制造工藝接近物理極限,摩爾定律也面臨著瓶
    的頭像 發(fā)表于 11-03 08:28 ?829次閱讀
    超越<b class='flag-5'>摩爾定律</b>,下一代芯片如何創(chuàng)新?