0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用LATTICE XP系列芯片和I2C接口實(shí)現(xiàn)自動(dòng)白平衡的FPGA

電子設(shè)計(jì) ? 來(lái)源:大眾科技 ? 作者:王志剛 ? 2020-03-12 08:03 ? 次閱讀

一、軟件介紹

本系統(tǒng)采用了LATTICE的XP系列芯片,所用軟件為splever7.0,應(yīng)用本軟件有一個(gè)新加功能,可以用FPGA的底層資源生成一個(gè)簡(jiǎn)單CPU的框架,并且在軟件的庫(kù)里邊,有很多的模塊可以調(diào)用,例如GPIO接口,I2C接口等。本系統(tǒng)的設(shè)計(jì)使用的是I2C接口。

二、系統(tǒng)構(gòu)成

圖1 系統(tǒng)框圖

本系統(tǒng)(系統(tǒng)框圖如圖1)是采用FPGA進(jìn)行實(shí)時(shí)運(yùn)算。從cmos傳感器出來(lái)的數(shù)字信號(hào)首先經(jīng)過(guò)白平衡處理模塊,在這個(gè)模塊中,需要對(duì)圖象中的R、G、B的分量分別進(jìn)行計(jì)算,求出他們各自的均值。一般情況下,只有當(dāng)他們各自的均值為128或者129的時(shí)候,我們可以認(rèn)為圖象達(dá)到了白平衡的狀態(tài),當(dāng)然有一個(gè)前提就是要對(duì)一個(gè)白色的背景取圖。如果他們的均值不相等,或者沒(méi)有達(dá)到128或者129的值時(shí),給I2C模塊一個(gè)信號(hào),使之對(duì)傳感器的顏色分量寄存器進(jìn)行設(shè)置,直到完全為我們所期待的數(shù)值為止。

三、部分程序和接口

module send( reset_n,

clk,

vsync,

href,

data_in,

data_out);

input reset_n;

//系統(tǒng)復(fù)位信號(hào)

input clk;

//系統(tǒng)時(shí)鐘

input vsync;

//廠信號(hào)

input href;

//行信號(hào)

input [9:0]data_in;

//圖象數(shù)據(jù)

output [29:0]data_out;//色彩分量均值

reg [25:0]count_r;

always@(negedge clk or posedge posevsync)begin

if(posevsync)

count_r 《= 26‘h00000000;

else begin

if(hs_count》=10’d129&&hs_count《=10‘d640)

begin

if((pixcount》=11’d384&&pixcount《=11‘d895)&&row_odd_href)

begin

if(!row_odd_pix)

count_r 《= count_r + data_in;

else

count_r 《= count_r;

end

else

count_r 《= count_r;

end

else

count_r 《= count_r;

end

end

reg [26:0]count_g;

always@(negedge clk or posedge posevsync)begin

if(posevsync)

count_g 《= 27’h00000000;

else begin

if(hs_count》=10‘d129&&hs_count《=10’d640)

begin

if(pixcount》=11‘d384&&pixcount《=11’d895)

begin

if(row_odd_href)

begin

if(row_odd_pix)

count_g 《= count_g + data_in;

else

count_g 《= count_g;

end

else begin

if(!row_odd_pix)

count_g 《= count_g + data_in;

else

count_g 《= count_g;

end

end

else

count_g 《= count_g;

end

else

count_g 《= count_g;

end

end

reg [25:0]count_b;

always@(negedge clk or posedge posevsync)begin

if(posevsync)

count_b 《= 26‘h00000000;

else begin

if(hs_count》=10’d129&&hs_count《=10‘d640)

begin

if((pixcount》=11’d384&&pixcount《=11‘d895)&&(!row_odd_href))

begin

if(row_odd_pix)

count_b 《= count_b + data_in;

else

count_b 《= count_b;

end

else

count_b 《= count_b;

end

else

count_b 《= count_b;

end

end

reg [29:0]data_out;

always@(negedge vsync or negedge reset_n)begin

if(!reset_n)

data_out 《= 30’h0000000000;

else

data_out

《= {count_r[25:16], count_g[26:17], count_b[25:16]};

end

四、仿真圖形

系統(tǒng)的總體仿真圖如圖2

圖2 系統(tǒng)仿真圖

五、結(jié)論

采用FPGA對(duì)自動(dòng)白平衡進(jìn)行運(yùn)算的一個(gè)最大的優(yōu)點(diǎn)就是所有的操作都是實(shí)時(shí)進(jìn)行,不需要先緩存一整張圖象,所以中間沒(méi)有延時(shí),不僅運(yùn)算速度快,而且圖像的相質(zhì)還可以得到很好的改良。

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1624

    文章

    21573

    瀏覽量

    600671
  • 芯片
    +關(guān)注

    關(guān)注

    452

    文章

    50025

    瀏覽量

    419784
  • I2C
    I2C
    +關(guān)注

    關(guān)注

    28

    文章

    1469

    瀏覽量

    122822
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    白平衡自動(dòng)測(cè)量調(diào)整儀的工作原理實(shí)現(xiàn)設(shè)計(jì)

    本文介紹了一種基于PC的白平衡自動(dòng)測(cè)量調(diào)整儀的系統(tǒng)結(jié)構(gòu)和基本原理。該系統(tǒng)的測(cè)試信號(hào)發(fā)生、調(diào)整信號(hào)輸出、白場(chǎng)色度測(cè)量均由PC控制,實(shí)現(xiàn)了基于PC的測(cè)控一體化。該測(cè)量調(diào)整儀可用于有I2c
    的頭像 發(fā)表于 07-31 08:36 ?4794次閱讀
    <b class='flag-5'>白平衡</b><b class='flag-5'>自動(dòng)</b>測(cè)量調(diào)整儀的工作原理<b class='flag-5'>實(shí)現(xiàn)</b>設(shè)計(jì)

    USB總線(xiàn)轉(zhuǎn)I2C總線(xiàn)接口芯片

    。通過(guò)USB2I2C芯片用戶(hù)可以非常方便地實(shí)現(xiàn)PC<br/>機(jī)USB總線(xiàn)和下位機(jī)端各種I2C/IIC設(shè)備(如,ATMEL公司的AT24CXX
    發(fā)表于 12-16 10:39

    采用FPGA對(duì)自動(dòng)白平衡進(jìn)行運(yùn)算有什么優(yōu)點(diǎn)?

    自動(dòng)白平衡FPGA實(shí)現(xiàn)采用FPGA對(duì)自動(dòng)
    發(fā)表于 04-13 06:20

    i2c接口轉(zhuǎn)串口芯片

    OD2101/OD2101A 通過(guò)I2C 實(shí)現(xiàn)數(shù)據(jù)傳輸、系統(tǒng)參數(shù)設(shè)置、流控制、狀態(tài)控制功能。I2C 接口實(shí)現(xiàn)這一過(guò)程通過(guò)命令字節(jié)實(shí)現(xiàn)。在寫(xiě)數(shù)
    發(fā)表于 06-13 09:28 ?59次下載

    I2C總線(xiàn)通信接口的CPLD實(shí)現(xiàn)

    介紹采用ALTERA 公司的可編程器件,實(shí)現(xiàn)I2C 總線(xiàn)的通信接口的基本原理; 給出部分VHDL語(yǔ)言描述。該通信接口與專(zhuān)用的
    發(fā)表于 05-14 13:16 ?26次下載

    I2C總線(xiàn)在MCS51系列單片機(jī)數(shù)據(jù)采集系統(tǒng)中的實(shí)現(xiàn)

    MCS51 系列單片機(jī)不帶I2C 總線(xiàn),而許多接口芯片,如存儲(chǔ)器芯片、顯示驅(qū)動(dòng)、A/D、D/A 等接口
    發(fā)表于 08-14 17:24 ?48次下載

    I2C總線(xiàn)接口模塊設(shè)計(jì)

    本實(shí)驗(yàn)是基于EasyFPGA030的I2C總線(xiàn)接口模塊設(shè)計(jì),用EasyFPGA030開(kāi)發(fā)套件通過(guò)I2C協(xié)議
    發(fā)表于 11-02 17:01 ?41次下載

    基于EasyFPGA030的I2C總線(xiàn)接口模塊

    本實(shí)驗(yàn)是基于EasyFPGA030的I2C總線(xiàn)接口模塊設(shè)計(jì),用EasyFPGA030開(kāi)發(fā)套件通過(guò)I2C協(xié)議
    發(fā)表于 03-11 15:37 ?29次下載

    基于CPLD的I2C總線(xiàn)接口設(shè)計(jì)

    在電路設(shè)計(jì)中,I2C總線(xiàn)是比較常用的兩線(xiàn)式串行通信方式,大多數(shù)的CPU都擅長(zhǎng)于并口操作,不具備直接操作I2C總線(xiàn)接口的能力。為了使不具備I2C總線(xiàn)
    發(fā)表于 02-12 16:11 ?95次下載
    基于CPLD的<b class='flag-5'>I2C</b>總線(xiàn)<b class='flag-5'>接口</b>設(shè)計(jì)

    圖像白平衡原理及實(shí)現(xiàn)

    本文將詳細(xì)介紹圖像白平衡原理及實(shí)現(xiàn),包括內(nèi)容有白平衡與色溫,一種簡(jiǎn)單的白平衡算法,并且考慮其硬件化實(shí)現(xiàn)。
    發(fā)表于 01-17 11:04 ?4089次閱讀

    采用LATTICEXP系列芯片實(shí)現(xiàn)FPGA自動(dòng)白平衡系統(tǒng)的設(shè)計(jì)

    本系統(tǒng)采用LATTICEXP系列芯片,所用軟件為splever7.0,應(yīng)用本軟件有一個(gè)新加功能,可以用
    的頭像 發(fā)表于 08-28 08:05 ?1669次閱讀

    基于VHDL硬件的I2C接口并行擴(kuò)展及接口設(shè)計(jì)

    I2C總線(xiàn)接口器件在視頻處理、移動(dòng)通信等領(lǐng)域的應(yīng)用已經(jīng)非常普遍。另外,通用的I2C總線(xiàn)接口器件,如帶I2C總線(xiàn)的RAM,ROM,A/D,D/
    發(fā)表于 01-20 16:51 ?2342次閱讀
    基于VHDL硬件的<b class='flag-5'>I2C</b><b class='flag-5'>接口</b>并行擴(kuò)展及<b class='flag-5'>接口</b>設(shè)計(jì)

    基于FPGA自動(dòng)白平衡算法的介紹和實(shí)現(xiàn)

    基于FPGA自動(dòng)白平衡算法的實(shí)現(xiàn) 一、白平衡介紹 對(duì)于白平衡基本概念的詳細(xì)介紹請(qǐng)查看文章《
    的頭像 發(fā)表于 04-08 17:20 ?1879次閱讀

    I2C接口配置ES7243錄音芯片,MCU(STM32)收不到I2C ACK的問(wèn)題

    I2C接口配置ES7243錄音芯片,MCU(STM32)收不到I2C ACK的問(wèn)題
    發(fā)表于 12-08 16:36 ?10次下載
    <b class='flag-5'>I2C</b><b class='flag-5'>接口</b>配置ES7243錄音<b class='flag-5'>芯片</b>,MCU(STM32)收不到<b class='flag-5'>I2C</b> ACK的問(wèn)題

    基于FPGA的Bayer彩色自動(dòng)白平衡設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《基于FPGA的Bayer彩色自動(dòng)白平衡設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 10-08 11:32 ?0次下載
    基于<b class='flag-5'>FPGA</b>的Bayer彩色<b class='flag-5'>自動(dòng)</b><b class='flag-5'>白平衡</b>設(shè)計(jì)