0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速串行數(shù)據(jù)技術(shù)的電源管理和跨總線分析

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-09-11 08:03 ? 次閱讀

高速串行技術(shù)的不斷發(fā)展,使得信號從發(fā)射機(jī)傳送到接收機(jī)時,均會經(jīng)過復(fù)雜的交互,最終發(fā)生嚴(yán)重的高頻損耗。

全新的測試要求

計算機(jī)、消費(fèi)電子通信行業(yè)設(shè)計核心正采用最新的高速串行技術(shù),數(shù)據(jù)傳送速率持續(xù)提高,如10Gb/s以太網(wǎng)的出現(xiàn)、PCI Express已經(jīng)從1.0版演進(jìn)到2.0版,速率也從2.5Gb/s提高到5.0Gb/s、即將出現(xiàn)的8Gb/s PCIe Gen3和6Gb/s SATA III……高速串行技術(shù)的不斷發(fā)展,使得信號從發(fā)射機(jī)傳送到接收機(jī)時,均會經(jīng)過復(fù)雜的交互,最終發(fā)生嚴(yán)重的高頻損耗。這樣,對串行數(shù)據(jù)的測試也必將面臨前所未有的挑戰(zhàn):數(shù)據(jù)速率遠(yuǎn)遠(yuǎn)高出原有技術(shù);信號完整性在整個鏈路中至關(guān)重要;需要提供復(fù)雜的分析和互通測量;大多數(shù)高速串行技術(shù)采用多路結(jié)構(gòu),需要檢定每條通路。

高速串行數(shù)據(jù)技術(shù)的電源管理和跨總線分析

傳統(tǒng)的測試方法是:分開檢定和測試各個子系統(tǒng);留出充足的設(shè)計余量,保證系統(tǒng)可靠運(yùn)行;進(jìn)行標(biāo)準(zhǔn)的一致性測試,保證互通能力。這些措施可以滿足速度較低的設(shè)計需求。對高速串行數(shù)據(jù)而言,傳統(tǒng)測量技術(shù)遠(yuǎn)不能適應(yīng)現(xiàn)有的設(shè)計要求。

解決方案

電源管理和跨總線分析

串行數(shù)據(jù)是三層架構(gòu)(如圖1),分為物理層(電氣子塊和邏輯子塊)、數(shù)據(jù)鏈路層和事務(wù)層。物理層的邏輯子塊是負(fù)責(zé)進(jìn)行鏈路寬度、初始化和速度協(xié)商的;數(shù)據(jù)鏈路層是保證發(fā)送到鏈路上的數(shù)據(jù)的正確性以及數(shù)據(jù)在鏈路上被可靠地分組傳送;事務(wù)層是進(jìn)行建立請求/結(jié)束交易、分組流量控制和信息傳送的。只有全面了解系統(tǒng),才可以查找系統(tǒng)中其它總線衍生出的難檢問題。

以業(yè)內(nèi)廣泛推廣的串行數(shù)據(jù)標(biāo)準(zhǔn)之一的PCI Express (PCIe)為例,產(chǎn)品已經(jīng)從PCIe 1.0演進(jìn)到PCIe 2.0,速度也從2.5Gb/s提高到5.0Gb/s。已有的協(xié)議分析儀可進(jìn)行PCIe 2.0協(xié)議信息及跨總線分析,然而PCIe 2.0最大的驗證挑戰(zhàn)來自于電源管理。

對于電源管理,它需要動態(tài)協(xié)商使用的通路數(shù)量或“鏈路寬度”(最多16路)、鏈路速度(2.5Gb/s “ 5.0Gb/s)和空閑狀態(tài),才可以盡量的節(jié)約能耗。電源管理在系統(tǒng)中舉足輕重,這樣筆記本電腦才可以延長電池工作時間,服務(wù)器系統(tǒng)才能夠節(jié)約能量。驗證物理層事件的能力是至關(guān)重要的。

高速串行數(shù)據(jù)技術(shù)的電源管理和跨總線分析

泰克公司新推出的TLA7S08和TLA7S16串行分析儀除了具有協(xié)議信息及跨總線分析功能,與眾不同之處是它的電源管理功能。它可以分別采集x1、x4鏈路或x8鏈路,兩塊TLA7S16串行分析儀模塊可用于雙向x16鏈路。PCIe 2.0鏈路可以動態(tài)改變寬度(通路數(shù)量)。例如,8路鏈路(x8)可以變成4路(x4),后者要求的能耗較低;在系統(tǒng)需要時可以返回x8。PCIe 2.0規(guī)范還允許鏈路在2.5Gb/s ” 5Gb/s之間動態(tài)交替速度,同時支持PCIe 1.0和2.0標(biāo)準(zhǔn)。此外,在不使用時,鏈路可以在短時間內(nèi)進(jìn)入空閑電源狀態(tài)。在寬度和速度變化期間及在電源管理狀態(tài)轉(zhuǎn)換期間驗證這些鏈路正常運(yùn)行非常重要。泰克的串行分析儀以獨(dú)一無二的方式驗證和調(diào)試這些鏈路流程的運(yùn)行情況。

● 串行數(shù)據(jù)鏈路分析

在物理層,當(dāng)信號通過信道(如:電纜、PCB背板等)時,因信道損耗和其它失真改變了接收機(jī)上的NRZ數(shù)據(jù)信號形狀,把所需的方波變成嚴(yán)重失真的閉合眼圖波形,如圖2所示。如果采用傳統(tǒng)的測試方法將會得出系統(tǒng)無法運(yùn)行的結(jié)論,但事實(shí)上鏈路依然運(yùn)行良好。究其原因是系統(tǒng)中采用了接收機(jī)均衡器。均衡器使眼圖張開(如圖2中藍(lán)色部分),允許區(qū)分邏輯狀態(tài)高和邏輯狀態(tài)低。

接收機(jī)均衡通常采用兩種均衡技術(shù),即FFE前饋均衡和DFE判決反饋均衡。FFE可以提升頻率、補(bǔ)償數(shù)據(jù)傳輸衰減最嚴(yán)重的頻譜部分,同時也極大地放大了噪聲。DFE是更加先進(jìn)的均衡方法,它是一種基于干凈(無噪聲)比較器輸出中的反饋的電平提升,因此不會注入噪聲。

串行數(shù)據(jù)鏈路分析主要是進(jìn)行信號完整性和一致性測試,具體是指從發(fā)射機(jī)、信道、抖動噪聲、BER和鏈路等角度分析產(chǎn)品性能。傳統(tǒng)的發(fā)射機(jī)+信道組合顯然是不夠的。泰克DSA8200數(shù)字串行分析儀通過iConnect軟件實(shí)現(xiàn)TDR/TDT和S參數(shù)測試,提供信道檢定功能。運(yùn)行在DSA8200上的80SJNB Advanced軟件,擁有完整的均衡和信道仿真功能。在接收機(jī)一側(cè)提供重要的FFE和DFE均衡方法,在發(fā)射機(jī)一側(cè)支持生成和測量預(yù)加重和去加重信號;通過信道仿真,工程師可以采集發(fā)射機(jī)輸出上的信號。借助仿真的信道使信號失真,然后檢驗信道最終的性能,無需提供物理硬件;擴(kuò)頻時鐘(SSC) 廣泛用于臺式計算機(jī)和筆記本電腦中,SATA和PCI-Express等標(biāo)準(zhǔn)中都采用了SSC。80SJNB Advanced軟件支持SSC信號采集和分析,可以對高級發(fā)射機(jī)檢定。

經(jīng)驗借鑒

● 提供完整的綜合解決方案

串行數(shù)據(jù)分析領(lǐng)域需要完整的 綜合解決方案,包括實(shí)時示波器、采樣示波器、任意波形發(fā)生器、串行分析儀和完整的測試軟件;在對數(shù)據(jù)鏈路層和事務(wù)層進(jìn)行邏輯分析時,從用戶實(shí)際需求出發(fā),增加對物理層事件的驗證;跟隨行業(yè)和標(biāo)準(zhǔn)的發(fā)展,提供針對性的解決方案,以縮短被測產(chǎn)品的研制周期。泰克公司邏輯分析儀產(chǎn)品規(guī)劃師Sarah Boen女士表示:“泰克公司提供了高速串行數(shù)據(jù)分析整體解決方案,工程師可以從發(fā)射機(jī)到接收機(jī)檢定和測試整個設(shè)計的標(biāo)準(zhǔn)一致性?!?/p>


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源管理
    +關(guān)注

    關(guān)注

    115

    文章

    6130

    瀏覽量

    143991
  • 計算機(jī)
    +關(guān)注

    關(guān)注

    19

    文章

    7305

    瀏覽量

    87566
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2855

    瀏覽量

    87864
收藏 人收藏

    評論

    相關(guān)推薦

    多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計

    多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計為方便多FPGA系統(tǒng)中主從FPGA之間的命令與數(shù)據(jù)傳輸,節(jié)省連接的引腳數(shù)量,設(shè)計了一種基于FPGA的自定義高速
    發(fā)表于 08-11 11:49

    高速串行數(shù)據(jù)鏈路一致性測試的難點(diǎn)有哪些,該如何應(yīng)對?

    計算機(jī)主板上的典型總線結(jié)構(gòu)有什么共同點(diǎn)?高速串行數(shù)據(jù)鏈路一致性測試的難點(diǎn)有哪些,該如何應(yīng)對?
    發(fā)表于 04-09 06:47

    高速PCB中的地回流和電源回流以及分割問題分析

    高速PCB中的地回流和電源回流以及分割問題分析
    發(fā)表于 04-25 07:47

    高速串行總線與并行總線的差別是什么?

    高速串行總線與并行總線的差別是什么?高速測試方面的挑戰(zhàn)是什么?遠(yuǎn)端環(huán)回的優(yōu)點(diǎn)是什么?
    發(fā)表于 05-12 06:31

    怎么實(shí)現(xiàn)基于FPGA的具有流量控制機(jī)制的高速串行數(shù)據(jù)傳輸系統(tǒng)設(shè)計?

    本文介紹了基于Xilinx Virtex-6 FPGA的高速串行數(shù)據(jù)傳輸系統(tǒng)的設(shè)計與實(shí)現(xiàn),系統(tǒng)包含AXI DMA和GTX串行收發(fā)器,系統(tǒng)增加了流量控制機(jī)制來保證高速
    發(fā)表于 05-25 06:45

    三種常用的串行數(shù)據(jù)傳輸總線介紹

    三種常用的串行數(shù)據(jù)傳輸總線一、SPI1.1 概念SPI(Serial Peripheral Interface - 串行外設(shè)接口)是一種用于短距離通信(主要是嵌入式系統(tǒng)中)的同步串行
    發(fā)表于 02-10 06:32

    高速CAN通訊總線接收到無效串行數(shù)據(jù)是何原因?怎么解決呢?

    高速CAN通訊總線接收到無效串行數(shù)據(jù)是何原因?怎么解決呢?
    發(fā)表于 05-09 10:39

    高速串行總線技術(shù)發(fā)展與應(yīng)用分析

    高速串行總線技術(shù)發(fā)展與應(yīng)用分析   雖然在嵌入式系統(tǒng)中有許多連接元件的方法,但最主要的還是以太網(wǎng)、PCI Express和Rap
    發(fā)表于 02-25 16:39 ?1202次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>串行</b><b class='flag-5'>總線</b><b class='flag-5'>技術(shù)</b>發(fā)展與應(yīng)用<b class='flag-5'>分析</b>

    串行總線的觸發(fā)和分析

    隨著嵌入式技術(shù)的發(fā)展, 串行總線 技術(shù)也被越來越多的應(yīng)用于各個領(lǐng)域。為滿足用戶對特殊串行總線調(diào)試
    發(fā)表于 10-06 14:10 ?2451次閱讀
    <b class='flag-5'>串行</b><b class='flag-5'>總線</b>的觸發(fā)和<b class='flag-5'>分析</b>

    串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù)

    。。。。。。串行數(shù)據(jù)轉(zhuǎn)換為并行數(shù)據(jù)。。。。。。。
    發(fā)表于 11-10 10:01 ?9次下載

    行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù).hex

    。。。。。。并行數(shù)據(jù)轉(zhuǎn)換為串行數(shù)據(jù)。。。。。。。
    發(fā)表于 11-10 10:00 ?0次下載

    多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計

    多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計
    發(fā)表于 05-10 11:24 ?24次下載

    高速串行數(shù)據(jù)挑戰(zhàn)與TDR阻抗測試和高速串行鏈路的分析

    本文介紹了TDR阻抗測試和高速串行鏈路分析,首先介紹了高速串行數(shù)據(jù)鏈路的挑戰(zhàn),然后對高速
    發(fā)表于 10-12 16:42 ?8次下載
    <b class='flag-5'>高速</b><b class='flag-5'>串行數(shù)據(jù)</b>挑戰(zhàn)與TDR阻抗測試和<b class='flag-5'>高速</b><b class='flag-5'>串行</b>鏈路的<b class='flag-5'>分析</b>

    采用通用串行總線USB技術(shù)高速數(shù)據(jù)采集卡的設(shè)計方案

    USB是英文Universal Serial Bus的縮寫,中文含義是“通用串行總線”。它支持在主機(jī)與各式各樣即插即用的外設(shè)之間進(jìn)行數(shù)據(jù)傳輸。它由主機(jī)預(yù)定傳輸數(shù)據(jù)的標(biāo)準(zhǔn)協(xié)議,在總線上的
    發(fā)表于 04-08 09:46 ?2767次閱讀
    采用通用<b class='flag-5'>串行總線</b>USB<b class='flag-5'>技術(shù)</b>的<b class='flag-5'>高速</b><b class='flag-5'>數(shù)據(jù)</b>采集卡的設(shè)計方案

    高速串行總線有哪些

    在信息技術(shù)的飛速發(fā)展中,總線技術(shù)作為連接各種電子設(shè)備的重要紐帶,其性能和可靠性對于整個系統(tǒng)的運(yùn)行效率具有決定性的影響。高速串行
    的頭像 發(fā)表于 05-16 17:02 ?1099次閱讀