高速PCB設計的注意事項:
1、差分走線長度匹配
2、走線禁止跨越不完整的地平面
3、如果走線跨越分割地平面不可避免,請用1uF以下電容拼接兩個地平面
4、高速差分信號線距和線寬
5、不要放測試點在任何高速差分信號線上。
6、不要在晶體、振蕩器,時鐘信號發(fā)生器,開關電源,安裝孔,磁性器件或者周期性信號芯片的附近或者下方走高速信號線。
7、盡量使高速信號線走在TOP和BOTTOM層,并有完整的參考地層。不建議走內層。
8、高速信號到參考地的邊緣保持大于90mil的距離。
9、走出BGA后,走線請保持恒定的寬度,以保持阻抗恒定。
10、差分對間的間距盡可能的擴大。
11、插座和連接器接線的處理
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
pcb
+關注
關注
4308文章
22858瀏覽量
394889 -
振蕩器
+關注
關注
28文章
3788瀏覽量
138734 -
信號發(fā)生器
+關注
關注
28文章
1431瀏覽量
108552
發(fā)布評論請先 登錄
相關推薦
脈沖式充電器的使用注意事項
充電操作,以免引發(fā)火災或爆炸事故。 遵循操作規(guī)范 :遵循使用說明書中的操作指南和注意事項,如有疑問或不確定如何操作時,應及時咨詢專業(yè)人士的意見和建議。 二、充電器與電池的連接 正確連接 :在連接電池時,應確保正負極對應正
CC13xx/CC26xx硬件配置和PCB設計注意事項
電子發(fā)燒友網站提供《CC13xx/CC26xx硬件配置和PCB設計注意事項.pdf》資料免費下載
發(fā)表于 09-03 11:12
?0次下載
Buck電路中PCB layout布局設計和注意事項
在DCDC電源電路中,PCB的布局對電路功能的實現(xiàn)和良好的各項指標來說都十分重要。今天我們以Buck電路為例,分析如何進行合理PCB layout布局以及設計中的注意事項。
PCB設計的EMC有哪些注意事項
一站式PCBA智造廠家今天為大家講講PCB layout的EMC設計應該注意哪些? PCB設計 emc注意事項。按照PCB設計流程,一個產品
FPGA的高速接口應用注意事項
FPGA的高速接口應用注意事項主要包括以下幾個方面:
信號完整性與電磁兼容性(EMC) :
在設計FPGA高速接口時,必須充分考慮信號完整性和電磁兼容性。這要求合理的PCB布局、走線策
發(fā)表于 05-27 16:02
PCB厚銅板的設計,這一點一定要注意
一站式PCBA智造廠家今天為大家講講厚銅PCB設計如何保障PCB的性能和穩(wěn)定性?厚銅pcb設計注意事項。厚銅PCB設計是現(xiàn)代電子產品設計中不
高頻高密度PCB布局設計注意事項
清寶PCB抄板今天為大家講講PCB設計高頻電路板布線要注意什么?高頻電路PCB布局設計的注意事項??茖W技術的
PCB設計時處理去耦電容和旁路電容的注意事項
本篇介紹PCB設計時處理去耦電容和旁路電容的注意事項。
去耦電容(另見退耦電容、緩沖電容、儲能電容等),可以放置在電源電路公共出口處,或者外部電源輸入PCB的連接器旁。較大的電路板可以放置多個,但通常2、3個就夠了。
評論