電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>電子技術(shù)應(yīng)用>電子常識>平行交叉地平面的串?dāng)_

平行交叉地平面的串?dāng)_

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

什么是?PCB走線詳解

先來說一下什么是,就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。
2023-09-11 14:18:42190

PCB設(shè)計中,如何避免

空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號在受害網(wǎng)絡(luò)上可以分成前向串?dāng)_和反向Sc,這個兩個信號極性相同;由耦合電感產(chǎn)生的信號也分成前向串?dāng)_和反向SL,這兩個信號極性相反。
2023-08-21 14:26:46140

的類型,產(chǎn)生的原因?

當(dāng)信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴(yán)重影響信噪比。通過容易產(chǎn)生EMI 和的電纜發(fā)送關(guān)鍵數(shù)據(jù)是有風(fēng)險的。下面,讓我們來看看這兩個問題。
2023-07-06 10:07:03592

高速數(shù)字電路設(shè)計問題產(chǎn)生的機(jī)理原因

在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少的方法。
2023-06-13 10:41:52404

映像平面的分割與隔離

映像平面的分割與隔離設(shè)計I/O 電路時,有兩個地方很重要,那就是:功能子系統(tǒng)和「安靜區(qū)域(quietarea)」。底下將分別說明。功能子系統(tǒng)每一個I/O 應(yīng)該被視為PCB 的不同區(qū)塊,因為它們各自
2009-05-15 11:59:51

DDR跑不到速率后續(xù)來了,相鄰層深度分析!

疊層厚度不變,就需要把信號和參考的地平面相應(yīng)的靠近。這個操作的好處是顯而易見,信號與信號之間的距離變遠(yuǎn)的同時,信號與參考地平面的距離又變近了,肯定就能夠改善了??!下面是雷豹想到的改善后的疊層方案。
2023-06-06 17:22:06217

什么是?如何減少?

01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。 是 PCB 可能遇到的最隱蔽和最難解決的問題之一。最難搞的是,一般都會發(fā)生在項目的最后階段,而且
2023-05-23 09:25:591079

什么是?如何減少?

是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
2023-05-22 09:54:241156

EMC基礎(chǔ):何謂

和噪聲等的影響,但尤其是兩根線平行的情況下,會因存在于線間的雜散(寄生)電容和互感而引發(fā)干擾。所以,也可以理解為感應(yīng)噪聲。
2023-02-15 16:12:00381

淺談完整地平面的重要性

面的地的面積也逐漸被走線跟器件占領(lǐng); 有些人認(rèn)為PCB設(shè)計的時候時可以不需要“地平面”的,尤其是在一些比較寬松的環(huán)境下沒有地平面,板子也能夠很好的工作,更何況狹窄環(huán)境下的PCB板,就更不會做一個完整的地平面。 下面為大家簡單闡述一下地平面的意義與重要性。
2023-02-02 14:28:521393

什么是近端與遠(yuǎn)端?

關(guān)于兩個公式,我們不需要去記住,我們只需要知道它告訴了我們什么:攻擊信號的幅值影響著的大小;減小串的途徑就是減小信號之間的耦合,增加信號與其回流平面之間的耦合。
2023-01-24 16:28:001494

讀懂對信號傳輸時延的影響

當(dāng)信號在一走線上傳輸時,一部分能量會通過電場容性耦合和磁場感性耦合到相鄰走線上,從而引起噪聲,并以耦合后產(chǎn)生噪聲方向的不同區(qū)分為近端(VNEXT)和遠(yuǎn)端(VFEXT)。
2023-01-09 14:05:52426

第5章 地平面和疊層.zip

第5章地平面和疊層
2022-12-30 09:21:590

Allegro SI分析.zip

AllegroSI分析
2022-12-30 09:19:290

PCB地平面分割設(shè)計

在PCB設(shè)計過程中,電源平面的分割或者是地平面的分割,會導(dǎo)致平面的不完整,這樣信號走線的時候,它的參考平面就會出現(xiàn)從一個電源面跨接到另一個電源面,這種現(xiàn)象我們就叫做信號跨分割。
2022-12-23 09:34:033864

是怎么形成的呢?

當(dāng)發(fā)生在信號的邊沿時,其作用效果類似于影響了信號的傳播時間,比如下圖所示,有3根信號線,前兩根等時傳播,第三根信號線在邊沿時收到了,看起來信號傳播的時間被改變了
2022-12-12 11:01:21686

PCB工程師layout分享:內(nèi)層的電源平面、地平面的設(shè)計

PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層的電源平面、地平面的設(shè)計也非常重要。處理內(nèi)層不僅要考慮電源完整性、信號完整性、電磁兼容性,還需要考慮DFM可制造性。PCB內(nèi)層與表層的區(qū)別
2022-12-08 14:29:491683

淺談PCB及降低方法

  先來說一下什么是,就是PCB上兩條走線,在互不接觸的情況下,一方干擾另一方,或者相互干擾。主要表現(xiàn)是波形有異常雜波,影響信號完整性(Signal integrity, SI)等等。一般情況下可以分為容性和感性兩種。
2022-11-10 17:00:441137

過孔的問題

在硬件系統(tǒng)設(shè)計中,通常我們關(guān)注的主要發(fā)生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設(shè)計中,高速差分過孔之間也會產(chǎn)生較大的,本文對高速差分過孔之間的產(chǎn)生的情況提供了實例仿真分析和解決方法。
2022-11-07 11:20:35733

解決的設(shè)計方法

因此了解問 題產(chǎn)生的機(jī)理并掌握解決的設(shè)計方法,對于工程師來說是相當(dāng)重要的,如果處理不好可能會嚴(yán)重影響整個電路的效果。
2022-09-28 09:41:251099

高速數(shù)字設(shè)計第5章 地平面和疊層

在高速數(shù)字系統(tǒng)設(shè)計中,通過地、電源平面主要實現(xiàn)三個重要功能: 為數(shù)字信號的轉(zhuǎn)換提供穩(wěn)定的參考電壓 為所有的邏輯器件分配電源 控制信號之間的
2022-09-20 14:31:190

理解Crosstalk

是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對都有一定的影響。也可以理解為感應(yīng)噪聲。
2022-09-14 09:49:551684

是怎么引起的 降低有哪些方法

是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅(qū)動端和接收端的電氣特性及線端接方式對都有一定的影響。
2022-08-15 09:32:065670

近端&遠(yuǎn)端

前端
信號完整性學(xué)習(xí)之路發(fā)布于 2022-03-02 11:41:28

電源地平面的分割技巧

的PCB 來說,最好的"地"應(yīng)該是一個完整的、公共的 地平面。這種"簡單"的地可以減小 PCB 上走線之間的,減少電磁干擾。但是當(dāng)電路上出現(xiàn) ADC/DAC 時,地平面就變得很復(fù)雜了。
2021-09-29 17:31:3451

平行多導(dǎo)體傳輸線的快速計算算法

平行多導(dǎo)體傳輸線的快速計算算法
2021-06-18 11:15:257

淺述探秘-的應(yīng)用

這玩意,可是個損人不利己的東西,他將自己的能量耦合到別的走線上,不僅干擾了別人,還損耗了自己。下面兩幅圖展示了有無時波形區(qū)別: 可以看到,能量耦合到另一條線上之后,信號本身的上升沿上出現(xiàn)了一
2021-05-28 10:12:422044

淺談層疊設(shè)計、同層、層間

1、 層疊設(shè)計與同層 很多時候,超標(biāo)的根源就來自于層疊設(shè)計。也就是我們第一篇文章說的設(shè)計上先天不足,后面糾正起來會比較困難。 講到層疊對的影響,這里有另一張圖片,和上文提到的參考平面的
2021-04-09 17:21:573429

一文解析技術(shù)問題

關(guān)于大家擔(dān)心的回流路徑上的電流交疊在一起是否會有影響,在之前的《回流是如何影響信號的》文章中有過詳細(xì)的說明。這篇文章就來看看本身的問題。 是電磁場的耦合,而信號傳輸時信號路徑與回流路徑之間
2021-04-09 10:30:202569

淺談溯源,是怎么產(chǎn)生的

文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了,信號質(zhì)量可能就讓人不忍直視了,于是就出現(xiàn)了開頭那驚悚的一幕。下面就來說說是怎么產(chǎn)生的。 所謂,是指有害信號從一
2021-03-29 10:26:082663

信號完整性中最基本的現(xiàn)象之

靜態(tài)網(wǎng)絡(luò)靠近干擾源一端的稱為近端(也稱后向),而遠(yuǎn)離干擾源一端的稱為遠(yuǎn)端(或稱前向串?dāng)_)。
2021-01-24 16:13:006444

如何解決EMC設(shè)計中的問題?

? 是通過近電場(電容耦合)和磁場(電感耦合)在相鄰導(dǎo)體之間耦合的噪聲。盡管任何相鄰導(dǎo)體都表現(xiàn)出,但是當(dāng)它出現(xiàn)在強干擾信號和敏感信號之間時,對信號完整性將造成很大的影響。 的再定
2020-12-25 15:12:291968

在高速PCB設(shè)計中消除的方法與討論

是高速 PCB 設(shè)計人員存在的基礎(chǔ)之一。市場需要越來越小和更快的電路板,但是兩條平行走線或?qū)w放置在一起的距離越近,一條走線上產(chǎn)生的電磁場干擾另一條走線的機(jī)會就越大。 在本文中,我們將介紹
2020-09-16 22:59:021888

如何解決PCB問題

高速PCB設(shè)計中,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲電壓信號稱為信號超出一定的值將可能引發(fā)電路誤動作從而導(dǎo)致系統(tǒng)無法正常工作,解決PCB問題可以從以下幾個方面考慮。
2020-07-19 09:52:051991

如何減少電路板設(shè)計中的

在電路板設(shè)計中無可避免,如何減少就變得尤其重要。在前面的一些文章中給大家介紹了很多減少和仿真的方法。
2020-03-07 13:30:003319

什么是它的形成原理是怎樣的

是信號完整性中最基本的現(xiàn)象之一,在板上走線密度很高時的影響尤其嚴(yán)重。我們知道,線性無緣系統(tǒng)滿足疊加定理,如果受害線上有信號的傳輸,引起的噪聲會疊加在受害線上的信號,從而使其信號產(chǎn)生畸變。
2019-09-18 15:10:3713741

解決的方法

在電子產(chǎn)品的設(shè)計中普遍存在,通過以上的分析與仿真,了解了的特性,總結(jié)出以下減少的方法:
2019-08-14 11:50:5517522

防止的方法不止3W規(guī)則

(CrossTalk)是指PCB上不同網(wǎng)絡(luò)之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。
2019-08-14 08:42:305606

高速PCB設(shè)計中如何消除?

PCB布局上的可能是災(zāi)難性的。如果不糾正,可能會導(dǎo)致您的成品板完全無法工作,或者可能會受到間歇性問題的困擾。讓我們來看看是什么以及如何減少PCB設(shè)計中的。
2019-07-25 11:23:582757

PCB軟件性能怎樣影響電源平面地平面的布局?

你最喜歡的警察電視節(jié)目中的偵探經(jīng)常會尋找案件的簡單事實。在PCB設(shè)計工具中,我們需要尋找一些“平面”事實。其中之一就是更好地了解創(chuàng)建電源和地平面需要做些什么。
2019-07-25 11:10:302139

是什么的基本概念詳細(xì)說明

所謂,是指有害信號從一個傳輸線耦合到毗鄰傳輸線的現(xiàn)象。本文將從基本理論入手,歷數(shù)高速先生往期專題相關(guān)文章,對的基本概念逐一講解,當(dāng)然,還有一些案例作為佐料,希望能給枯燥的理論增加一些調(diào)劑。
2019-06-22 10:51:0822306

近端與遠(yuǎn)端現(xiàn)象解析

們就需要弄清楚近端與遠(yuǎn)端了。攻擊信號的幅值影響著的大??;減小串的途徑就是減小信號之間的耦合,增加信號與其回流平面之間的耦合。
2018-10-27 09:25:5214461

如何消除碼間_怎么避免碼間

所謂碼間,就是數(shù)字基帶信號通過基帶傳輸系統(tǒng)時,由于系統(tǒng)(主要是信道)傳輸特性不理想,或者由于信道中加性噪聲的影響,使收端脈沖展寬,延伸到鄰近碼元中去,從而造成對鄰近碼元的干擾,我們將這種現(xiàn)象稱為碼間。
2018-04-16 14:25:3939226

10條EMC設(shè)計建議

地平面的設(shè)計。低感抗的地回路是PCB設(shè)計過程中抑制EMC問題的最有效方法。擴(kuò)大地平面區(qū)域,降低地回路的感抗,可以有效地降低輻射和。
2018-03-16 14:06:567060

是德科技為實時示波器推出業(yè)界最全面的分析應(yīng)用軟件

是德科技公司(NYSE:KEYS)日前宣布,推出最完整的 N8833A 和 N8833B 分析應(yīng)用軟件,用于幫助診斷。應(yīng)用軟件不僅能探測和量化,而且能確認(rèn)哪些入侵信號負(fù)主要責(zé)任。
2016-01-25 13:57:25739

平行走線V1.0

pcb設(shè)計相關(guān)知識,關(guān)于平行走線的東東
2016-01-21 11:03:505

高速差分過孔之間的分析

在硬件系統(tǒng)設(shè)計中,通常我們關(guān)注的主要發(fā)生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設(shè)計中,高速差分過孔之間也會產(chǎn)生較大的,本文對高速差分過孔之間的產(chǎn)生的情況提供了實例仿真分析和解決方法。
2015-12-18 10:45:124450

平行傳輸線間的耦合分析

隨著微電子技術(shù)和IT產(chǎn)業(yè)的發(fā)展,速度已成為許多系統(tǒng)設(shè)計中最重要的因素。而隨著電子工程師不斷把設(shè)計推向技術(shù)與工藝的極限,分析變得越來越重要。本文采用容性耦合和性耦
2011-05-19 18:20:0263

電源平面地平面的電容

平行的電源平面地平面提供了第三級的旁路電容。電源-地平面電容的引腳電感為零,沒有ESR“
2010-06-12 16:05:232949

開槽地平面的

圖5.8中描述的情況是一個典型的布局設(shè)計中錯誤,稱為地槽。當(dāng)一個布線設(shè)計工程師把正常的布線層的
2010-06-10 16:53:201165

完整地平面的

兩個導(dǎo)體之間的取決于它們之間的互感和互容。通常在數(shù)字設(shè)計中,感性相當(dāng)于或大于容性,因此在這里開始我們主要討論感性耦合的機(jī)制。
2010-06-10 16:22:461426

平面內(nèi)平行線動畫視頻教程

平面內(nèi)平行線動畫視頻教程
2009-01-19 09:01:4720

防雷接地平面

防雷接地平面
2008-10-13 17:08:5468

已全部加載完成