電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>嵌入式技術(shù)>嵌入式設(shè)計應(yīng)用>基于VHDL的DRAM控制器設(shè)計 - 全文

基于VHDL的DRAM控制器設(shè)計 - 全文

上一頁12全文
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

系統(tǒng)設(shè)計工程師不可不知的DRAM控制器核心結(jié)論

電子發(fā)燒友網(wǎng)核心提示: DRAM控制器藏在您的系統(tǒng)核心芯片系統(tǒng)(SoC)中,可能有兩個,甚至是四個。有一些精心制作的邏輯小模塊,用于連接SoC內(nèi)部和外部DRAM,它們并沒有引起系統(tǒng)設(shè)計
2012-10-22 09:53:123867

基于FPGA和VHDL的USB2.0控制器設(shè)計

  本文針對高速數(shù)據(jù)傳輸需求,根據(jù)USB2.0的協(xié)議規(guī)范,利用VHDL語言實(shí)現(xiàn)符合該協(xié)議的功能控制器,在視頻壓解系統(tǒng)中使數(shù)據(jù)在PC與外設(shè)之間高速傳輸。
2010-10-28 15:44:031170

DRAM存儲原理和特點(diǎn)

小,256Kb-16Mb  5.集成度低,單位容量價格高  6.靜態(tài)功耗低,運(yùn)行功耗大  DRAM  1.速度較慢  2.需要刷新來保持?jǐn)?shù)據(jù)  3.需要MCU帶外部存儲控制器  4.容量大,16Mb-4Gb  5.集成度高,單位容量價格低  6.運(yùn)行功耗低
2020-12-10 15:49:11

VHDL交通控制器的設(shè)計與分析

通行。(3) 當(dāng)主、支道均有車時,兩者交替允許通行,主干道每次放行45s,支干道每次放行25s,在每次由亮綠燈變成亮紅燈的轉(zhuǎn)換過程中,要亮5s的黃燈作為過渡,并進(jìn)行減計時顯示。交通控制器擬由單片
2018-07-03 08:42:28

DDR_SDRAM控制器VHDL代碼已經(jīng)測試

DDR_SDRAM控制器VHDL代碼已經(jīng)測試
2016-08-24 16:49:35

DSPIC33 EV家庭控制器是浮點(diǎn)控制器還是定點(diǎn)控制器

DSPIC33 EV家庭控制器是浮點(diǎn)控制器還是定點(diǎn)控制器?如何知道? 以上來自于百度翻譯 以下為原文 Is dspic33ev family controller is floating point or fixed point controller? How to know?
2018-10-08 15:57:44

EDK中提供的PPC OPB DDR控制器VHDL代碼是否可以在任何地方使用?

有誰知道EDK中提供的PPC OPB DDR控制器VHDL代碼是否可以在任何地方使用?我想在控制器中進(jìn)行一些修改,并在沒有PPC的情況下使用它。
2020-06-02 16:13:50

PID控制器是什么?PID控制器各校正環(huán)節(jié)的作用有哪些?

PID控制器是什么?PID的控制規(guī)律是什么?PID控制器各校正環(huán)節(jié)的作用有哪些?增量式PID和位置式PID特點(diǎn)是什么?
2021-07-13 07:16:36

RF控制器怎么構(gòu)建?

MAX9930-MAX9933系列RF控制器和檢測適用于各種應(yīng)用,其中,通過光纖傳輸有線電視信號(CATV)是該系列器件非常理想的應(yīng)用之一,利用RF控制器或RF檢測控制互阻放大器(TIA)的增益。本文介紹了如何使用MAX9930構(gòu)成RF控制器或檢波。
2019-08-27 06:35:54

SMBus控制器 Xilinx提供VHDL代碼

SMBus控制器 Xilinx提供VHDL代碼
2012-08-13 16:20:20

System Generator中的PID控制器是如何設(shè)計的?

FPGA中的數(shù)字控制器是什么?System Generator中的PID控制器是如何設(shè)計的?
2021-04-08 06:51:46

USB接口控制器參考設(shè)計,xilinx提供VHDL代碼

USB接口控制器參考設(shè)計,xilinx提供VHDL代碼
2012-08-15 14:54:06

[分享]直接總線式DRAM的信號連接

DRAM控制器方向的時鐘及由控制器DRAM方向的時鐘兩個系統(tǒng),通過改變讀操作與寫操作時所利用的時鐘,實(shí)施時鐘相位偏移的處理對策,基本上采用了接近理想的處理方式。   圖的右上
2008-12-04 10:16:36

【內(nèi)存知識】DRAM芯片工作原理

操作都要刷新DRAM內(nèi)的電荷,因此DRAM設(shè)計為有規(guī)律的讀取其內(nèi)的內(nèi)容。刷新技術(shù)有以下幾個好處:1.只要使用/RAS激活每一行便可做到全部刷新。2.用DRAM控制器控制刷新,防止刷新操作干擾有規(guī)律
2010-07-15 11:40:15

為什么要使用MPPT控制器

MPPT控制器是什么?為什么要使用MPPT控制器呢?
2021-10-26 07:01:22

什么是可編程邏輯控制器?可編程邏輯控制器有哪些特點(diǎn)?

什么是可編程邏輯控制器?可編程邏輯控制器主要有哪些特點(diǎn)?可編程邏輯控制器主要有哪些應(yīng)用領(lǐng)域?
2021-07-05 06:00:06

什么是閃存控制器架構(gòu)?

分析閃存控制器的架構(gòu),首先得了解SSD。一般來說SSD的存儲介質(zhì)分為兩種,一種是采用閃存(Flash芯片)作為存儲介質(zhì),另外一種是采用DRAM作為存儲介質(zhì)。我們通常所說的SSD就是基于閃存的固態(tài)硬盤
2019-09-27 07:12:52

全景控制器代換

虛心向前輩們請教一下,環(huán)影控制器的接口一樣可以代換嗎?車上的歡迎控制器壞了沒信號,買不到原廠件,能買到別的車的或者通用的控制器,可以買來替換嗎?
2022-08-26 10:09:11

分享一款不錯的基于VHDL的TP UP-SF微型打印機(jī)控制器設(shè)計

分享一款不錯的基于VHDL的TP UP-SF微型打印機(jī)控制器設(shè)計
2021-04-30 06:59:49

基于80C186XL和CPLD怎么實(shí)現(xiàn)DRAM控制器?

控制單元。RCU單元可以自動產(chǎn)生DRAM刷新總線周期,它工作于微處理的增益模式下。經(jīng)適當(dāng)編程后,RCU將向?qū)⑻幚?b class="flag-6" style="color: red">器的BIU(總線接口)單元產(chǎn)生存儲讀請求。對微處理的存儲范圍編程后,BIU單元執(zhí)行刷新周期時,被編程的存儲范圍片選有效。
2019-11-07 06:01:59

基于VHDL怎么實(shí)現(xiàn)交通燈控制器?

應(yīng)用VHDL語言設(shè)計數(shù)字系統(tǒng),大部分設(shè)計工作可在計算機(jī)上完成,從而縮短系統(tǒng)開發(fā)時間,提高工作效率。下面介紹基于VHDL設(shè)計交通燈控制器的一種方案,并給出源程序和仿真結(jié)果。
2019-10-18 07:21:51

基于VHDL的洗衣機(jī)控制器該怎么設(shè)計?

為降低設(shè)計成本,縮短設(shè)計周期,提出一種基于VHDL的洗衣機(jī)控制器的設(shè)計方案。
2019-09-30 07:43:39

基于FPGA的步進(jìn)電機(jī)控制器

vhdl語言做步進(jìn)電機(jī)的控制器。應(yīng)該如何入手呢?看了很多資料,各有各的思路,越看越混亂,要分成幾個模塊去做呢? 求大神帶!
2016-04-27 10:21:33

基于嵌入式系統(tǒng)中DRAM控制器該怎么設(shè)計?

80C186XL16位嵌入式微處理是Intel公司在嵌入式微處理市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理片內(nèi),集成有DRAMRCU單元,即DRAM刷新控制單元。RCU單元可以自動產(chǎn)生DRAM刷新總線周期,它工作于微處理的增益模式下。
2019-09-25 07:38:04

如何啟用***的控制器

請讓我知道啟用信任區(qū)的控制器。
2023-04-04 08:35:23

如何在ML505板上移植DDR2控制器?

你好使用Xilinx的任何一個端口MIG DDR2 SDRAM控制器都是我遇到了問題我有vhdl頂級系統(tǒng),其中我實(shí)例化ddr2控制器我的ddr2包裝與testcase一起工作正常(由MIG提供
2019-08-19 10:47:06

如何獲得配置PS DRAM控制器(DDRC)板的參數(shù)?

嗨,我已經(jīng)搜索了很多關(guān)于配置PS DRAM控制器(DDRC)板參數(shù)的信息,鏈接如下,http://www.xilinx.com/support/answers/46778.htm, 我想知道如何獲得包裝長度?謝謝!
2019-11-07 08:43:39

如何設(shè)計一款基于VHDL的交通燈控制器方案

本文介紹一種基于VHDL設(shè)計的交通燈控制器方案,并給出源程序和仿真結(jié)果。
2021-04-28 06:54:02

嵌入式系統(tǒng)中DRAM控制器的CPLD應(yīng)用方案

摘要:介紹怎樣在嵌入式CPU 80C186XL DRAM刷新控制單元的基礎(chǔ)上,利用CPLD技術(shù)和80C196XL的時序特征設(shè)計一個低價格、功能完整的DRAM控制器的方法,并采用VHDL語言編程實(shí)現(xiàn)
2011-02-24 09:33:15

控制器ATTINY1604-SSNR

閃存卡SFCA064GH1AD4TO-I-GS-236-STD嵌入式系統(tǒng)開發(fā)板和套件YSTBS5D3E10DRAM芯片MT53D1024M32D4DT-046微控制器R5F100FCAFP#50閃存卡
2020-09-18 09:13:47

怎么使用VHDL語言設(shè)計一個高效的微控制器內(nèi)核?

通過對傳統(tǒng)MCS-51單片機(jī)指令時序和體系結(jié)構(gòu)的分析,使用VHDL語言采用自頂向下的設(shè)計方法重新設(shè)計了一個高效的微控制器內(nèi)核。
2021-04-13 06:10:59

怎么實(shí)現(xiàn)PID控制器VHDL-AMS行為級建模

本文介紹VHDL-AMS的新概念和新特性。通過對PID控制原理進(jìn)行數(shù)學(xué)分析,建立PID控制器的數(shù)學(xué)模型,實(shí)現(xiàn)PID控制器VHDL-AMS行為級建模,并進(jìn)行仿真分析。
2021-05-06 07:59:57

怎么實(shí)現(xiàn)并行控制器

本文介紹一種使用硬件描述語言VHDL來實(shí)現(xiàn)基于Petri網(wǎng)的并行控制器的方法。首先使用Petri網(wǎng)對問題進(jìn)行建模,并對模型進(jìn)行分析和控制,獲得控制器的Petri網(wǎng)模型;然后用VHDL對Petri網(wǎng)
2019-08-16 07:52:03

怎么用VHDL實(shí)現(xiàn)積分和PI控制

如何用VHDL 實(shí)現(xiàn)積分和PI 控制啊,老師要求的作業(yè),剛開始接觸VHDL,還不太會,很捉急啊
2013-11-27 21:12:40

怎樣去編寫PID控制器和模糊控制器代碼呢

PID控制的原理是什么?怎樣去編寫PID控制器和模糊控制器代碼呢?如何對PID控制器和模糊控制器進(jìn)行仿真呢?
2021-11-19 07:47:47

怎樣去設(shè)計高速PID控制器

怎樣去設(shè)計高速PID控制器?怎樣對高速PID控制器進(jìn)行仿真?
2021-04-28 06:43:09

有沒有辦法重置和重新初始化DDR控制器?

有沒有辦法重置和重新初始化 DDR 控制器DRAM 類型是 LPDDR4。 我們的目標(biāo):我們嘗試為組裝有不同大小 RAM 的電路板系列實(shí)施解決方案。 為了獲得可重現(xiàn)的結(jié)果,我們尋求在嘗試下一個配置
2023-05-16 09:03:04

求一種DRAM控制器的設(shè)計方案

本文介紹了怎樣在嵌入式CPU 80C186XL DRAM刷新控制單元的基礎(chǔ)上,利用CPLD技術(shù)和80C196XL的時序特征設(shè)計一個低價格、功能完整的DRAM控制器的方法,并采用VHDL語言編程實(shí)現(xiàn)。
2021-04-28 07:10:38

求全彩LED顯示屏控制器的FPGA設(shè)計的VHDL代碼

求全彩LED顯示屏控制器的FPGA設(shè)計的VHDL代碼,不勝感激!??!
2015-11-14 01:57:35

電梯控制器VHDL程序與仿真

電梯控制器VHDL程序與仿真  --文件名:dianti.vhd。--功能:6層樓的電梯控制系統(tǒng)。--最后修改日期:2004.4.12。library ieee;use
2008-06-27 10:55:52

運(yùn)動控制器與PLC的區(qū)別是什么

什么是運(yùn)動控制器運(yùn)動控制器的特點(diǎn)運(yùn)動控制器控制形式什么是PLCPLC的特點(diǎn)運(yùn)動控制器與PLC的區(qū)別
2021-03-02 06:52:24

運(yùn)動控制器有哪些分類?

運(yùn)動控制器是運(yùn)動控制系統(tǒng)的核心部件。目前,國內(nèi)的運(yùn)動控制器大致可以分為3類:第1類是以單片機(jī)等微處理作為控制核心的運(yùn)動控制器。這類運(yùn)動控制器速度較慢、精度不高、成本相對較低,只能在一些低速運(yùn)行和對軌跡要求不高的輪廓運(yùn)動控制場合應(yīng)用。
2019-10-16 06:22:14

存儲器接口vhdl代碼全集

SDR SDRAM控制器1?標(biāo)準(zhǔn)SRD SDRAM控制器參考設(shè)計,altera提供 使用手冊 VHDL代碼 Verilog代碼?SDR SDRAM控制器2 標(biāo)準(zhǔn)SRD SDRAM控制器參考設(shè)計,xilinx提供 使用手冊 VHDL代碼Verilog
2008-05-20 10:58:59155

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼)

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼):步進(jìn)電機(jī)控制器.vhd,直流電機(jī)控制器.vhd
2009-05-27 08:51:5462

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼)

直流步進(jìn)電機(jī)控制器實(shí)例(VHDL源代碼):
2009-05-27 10:23:0547

DRAM原理 - 1.存儲單元陣列#DRAM

DRAM
EE_Voky發(fā)布于 2022-06-28 15:17:53

DRAM原理 - 2.讀寫循環(huán)#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:18:22

DRAM原理 - 3.二進(jìn)制解碼#DRAM原理

解碼DRAM
EE_Voky發(fā)布于 2022-06-28 15:18:46

DRAM原理 - 4.選通與分配器#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:20:21

DRAM原理 - 5.DIMM層次結(jié)構(gòu)#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:20:45

DRAM原理 - 6.猝發(fā)模式與內(nèi)存交錯#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:21:11

DRAM原理 - 7.地址映射#DRAM原理

DRAM
EE_Voky發(fā)布于 2022-06-28 15:21:30

SDRAM控制器參考設(shè)計,Lattice提供的VHDL源代碼

SDRAM控制器參考設(shè)計,Lattice提供的VHDL源代碼 -- Permission: --   Lattice Semiconductor grants
2009-06-14 08:54:2893

USB接口控制器參考設(shè)計,xilinx提供VHDL代碼 us

USB接口控制器參考設(shè)計,xilinx提供VHDL代碼 usb xilinx vhdl ;? This program is free software; you can redistribute
2009-06-14 09:05:4045

ZBT SRAM控制器參考設(shè)計,xilinx提供VHDL代碼

ZBT SRAM控制器參考設(shè)計,xilinx提供VHDL代碼 Description:? Contains the following files??? readme.txt
2009-06-14 09:22:2031

VHDL設(shè)計十六路彩燈控制器

摘要:VHDL設(shè)計技術(shù)是引起數(shù)字系統(tǒng)設(shè)計方式發(fā)生突破性變革的技術(shù)。本文論述了使用VHDL設(shè)計十六路彩燈控制器的過程。VHDL為設(shè)計提供了更大的靈活性,使程序具有更高的通用性,
2010-05-23 09:36:11143

VHDL密碼控制系統(tǒng)的設(shè)計

闡述密碼控制設(shè)計的基本原理。介紹了VHDL語言的特點(diǎn)以及基本的語法結(jié)構(gòu)。在MAX+plusⅡ開發(fā)軟件環(huán)境下,利用VHDL硬件描述語言實(shí)現(xiàn)密碼控制系統(tǒng)設(shè)計,并對其系統(tǒng)各個模塊進(jìn)行仿真
2010-12-16 16:10:370

基于VHDL的微型打印機(jī)控制器設(shè)計

介紹基于VHDL的微型打印機(jī)控制器的設(shè)計。論述了微型打印機(jī)的基本原理,以及實(shí)現(xiàn)控制器VHDL語言設(shè)計。打印機(jī)的數(shù)據(jù)來自系統(tǒng)中的存儲模塊,根據(jù)需要控制打印。該微型打印機(jī)控
2010-12-23 16:44:1960

基于FPGA的USB2.0控制器設(shè)計

摘要:介紹了一種用VHDL設(shè)計USB2.0功能控制器的方法,詳術(shù)了其原理和設(shè)計思想,并在FPGA上予以實(shí)現(xiàn)。 關(guān)鍵詞:USB VHDL FPGA 在視
2009-06-20 13:26:461474

基于當(dāng)代DRAM結(jié)構(gòu)的存儲器控制器設(shè)計

基于當(dāng)代DRAM結(jié)構(gòu)的存儲器控制器設(shè)計 1、引言 當(dāng)代計算機(jī)系統(tǒng)越來越受存儲性能的限制。處理器性能每年以60%的速率增長,存儲器芯片每年僅僅增加10%的
2009-12-31 10:57:03714

VHDL設(shè)計的微型打印機(jī)控制器技術(shù)

VHDL設(shè)計的微型打印機(jī)控制器技術(shù) 1 引言   VHDL是一種面向設(shè)計、多層次的數(shù)字系
2010-05-04 19:46:45989

用于VHDLDRAM控制器設(shè)計

80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新
2012-05-21 11:21:381380

基于VHDL的交通燈控制器設(shè)計

 應(yīng)用VHDL語言設(shè)計數(shù)字系統(tǒng),大部分設(shè)計工作可在計算機(jī)上完成,從而縮短系統(tǒng)開發(fā)時間,提高工作效率。下面介紹基于VHDL設(shè)計交通燈控制器的一種方案,并給出源程序和仿真結(jié)果。
2012-05-22 16:33:305751

電梯的基礎(chǔ)原理:微控制器

控制器
jf_10480160發(fā)布于 2022-12-14 07:20:15

基于PLD和AHDL的交通燈控制器設(shè)計

基于PLD和AHDL的交通燈控制器設(shè)計.  基于VHDL設(shè)計交通燈控制器,外圍電路少、功耗低、可靠性高,便于系統(tǒng)功能的修改,設(shè)計效率高。
2016-01-08 16:21:0027

DDR SDRAM控制器參考設(shè)計VHDL代碼

Xilinx FPGA工程例子源碼:DDR SDRAM控制器參考設(shè)計VHDL代碼
2016-06-07 11:44:1419

FM收音機(jī)的解碼及控制器VHDL語言實(shí)現(xiàn)

Xilinx FPGA工程例子源碼:FM收音機(jī)的解碼及控制器VHDL語言實(shí)現(xiàn)
2016-06-07 14:13:4311

USB接口控制器參考設(shè)計VHDL代碼(Xilinx)

Xilinx FPGA工程例子源碼:USB接口控制器參考設(shè)計VHDL代碼(Xilinx)
2016-06-07 14:54:5721

基于XILINX的XC3系列FPGA的VGA控制器VHDL源程

Xilinx FPGA工程例子源碼:基于XILINX的XC3系列FPGA的VGA控制器VHDL源程序
2016-06-07 15:07:4512

8位單片機(jī)與以太網(wǎng)控制器RTL8029接口的VHDL設(shè)計

8位單片機(jī)與以太網(wǎng)控制器RTL8029接口的VHDL設(shè)計
2017-01-14 14:42:2718

基于VHDL的SDRAM控制器的實(shí)現(xiàn)

基于VHDL的SDRAM控制器的實(shí)現(xiàn)
2017-01-22 13:43:2712

利用DDR控制器讀取重排序緩沖器,將DRAM帶寬提高十倍

DDR 控制器部產(chǎn)品營銷總監(jiān) 概述 DDR DRAM內(nèi)存控制器要滿足眾多市場競爭的需求。一款出色的內(nèi)存控制器必須能夠增加存儲器接口的帶寬,滿足CPU、圖形處理、系統(tǒng)實(shí)時DRAM的延遲需求,同時符合
2017-11-18 18:23:122521

VHDL控制發(fā)光二極管

本文檔給出了利用VHDL控制發(fā)光二極管,該顯示控制器具有三線串行接口、多種工作模式;可以最多控制8位7段LED數(shù)碼管的顯示或者64個單獨(dú)的發(fā)光二極管;利用數(shù)控脈寬調(diào)制電路實(shí)現(xiàn)32級灰度控制。用VHDL描述了整個設(shè)計。
2018-04-10 15:18:394

VHDL-AMS的特性、仿真分析與在控制系統(tǒng)中的應(yīng)用

本文介紹VHDL-AMS的新概念和新特性。通過對PID控制原理進(jìn)行數(shù)學(xué)分析,建立PID控制器的數(shù)學(xué)模型,實(shí)現(xiàn)PID控制器VHDL-AMS行為級建模,并進(jìn)行仿真分析。
2018-11-14 08:03:002732

PID控制器VHDL的制作

 項目開始時我的總體項目功能符合我的預(yù)期,因此我對結(jié)果感到滿意。感謝您抽出寶貴的時間閱讀我在VHDL中開發(fā)PID控制器的嘗試。
2019-10-15 09:40:103097

使用VHDL描述一個讓6個數(shù)碼管同時顯示出來的控制器資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL描述一個讓6個數(shù)碼管同時顯示出來的控制器資料免費(fèi)下載。
2020-08-26 18:28:4118

基于VHDL語言和可編程邏輯器件實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的設(shè)計

VHDL語言由于其其強(qiáng)大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計,實(shí)現(xiàn)了硬件電路設(shè)計的軟件化,成為實(shí)現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語言進(jìn)行數(shù)字電路設(shè)計的很大
2020-09-22 20:46:51691

DRAM儲存器有哪些類型如何設(shè)計DRAM控制器

DRAM作為PC必備器件之一,大家自然對DRAM較為熟悉。但是,大家知道DRAM存儲具有哪些分類嗎?大家了解DRAM控制器是如何設(shè)計出來的嗎?如果你對DRAM以及本文即將要闡述的內(nèi)容具有興趣,不妨繼續(xù)往下閱讀哦。
2020-10-31 11:51:193766

電梯控制器VHDL程序與仿真資料合集

本文檔的主要內(nèi)容詳細(xì)介紹的是電梯控制器VHDL程序與仿真資料合集免費(fèi)下載。
2021-01-20 13:44:1111

VHDL TFT LCD屏控制器的MCU程序免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL TFT LCD屏控制器的MCU程序免費(fèi)下載。
2021-01-20 17:03:5010

VHDL TFT LCD屏控制器的CPLD程序免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL TFT LCD屏控制器的CPLD程序免費(fèi)下載。
2021-01-20 17:03:493

一種基于Petri網(wǎng)的并行控制器VHDL實(shí)現(xiàn)

Petri網(wǎng)是離散事件系統(tǒng)建模的重要工具,本文使用硬件描述語言VHDL實(shí)現(xiàn)了基于Petri網(wǎng)的并行控制器。文中通過一個液位控制系統(tǒng)實(shí)例具體介紹了這一方法,并通過仿真波形證明了該方法的正確性。這對于離散事件系統(tǒng)并行控制器的設(shè)計具有十分重要的意義。
2023-08-03 15:33:38299

基于VHDL的洗衣機(jī)控制器的設(shè)計

電子發(fā)燒友網(wǎng)站提供《基于VHDL的洗衣機(jī)控制器的設(shè)計.pdf》資料免費(fèi)下載
2023-11-07 10:28:581

已全部加載完成