電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>一種高速DSP的圖像處理應(yīng)用平臺(tái)的設(shè)計(jì)

一種高速DSP的圖像處理應(yīng)用平臺(tái)的設(shè)計(jì)

12下一頁(yè)全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

一種低成本的 高速SRAM 替代解決方案

本帖最后由 病友來(lái)看病 于 2017-7-11 23:13 編輯 SRAM是各種memory(SDRAM,DDR1/2/3/4, LPDDR/2/3/4)中最昂貴的一種存儲(chǔ)方案, 高速SRAM
2017-07-05 22:08:17

一種基于DSP+FPGA的飛控計(jì)算機(jī)設(shè)計(jì)方法介紹

飛控計(jì)算機(jī)平臺(tái)尤為重要。傳統(tǒng)的單處理器核心飛控計(jì)算機(jī)難以在多通道異步數(shù)據(jù)收發(fā)的同時(shí)保證數(shù)據(jù)處理速度,難以滿足現(xiàn)代導(dǎo)彈的要求。本文提出了一種基于DSP+FPGA結(jié)構(gòu),對(duì)外接口為422的通用數(shù)字飛控計(jì)算機(jī)
2019-06-26 07:29:55

一種基于ADSP21062的雷達(dá)信號(hào)處理系統(tǒng)調(diào)試設(shè)計(jì)

ADSP2106x SHARC是個(gè)適用于語(yǔ)音、通信和圖像處理高速32位數(shù)字信號(hào)處理器。該芯片是基于ADSP21000系列DSP芯片發(fā)展起來(lái)的個(gè)完整的單片系統(tǒng),增加了個(gè)雙口片內(nèi)SRAM,并集成
2019-07-19 08:16:35

一種基于ARM的嵌入式圖像處理系統(tǒng)設(shè)計(jì)

本文在研究ARM嵌入式系統(tǒng)原理的基礎(chǔ)上,設(shè)計(jì)了一種基于ARM的嵌入式圖像處理系統(tǒng),該系統(tǒng)包括硬件平臺(tái)的構(gòu)建和軟件架構(gòu)設(shè)計(jì),可以很方便實(shí)現(xiàn)圖像采集、顯示、存儲(chǔ)及處理。該系統(tǒng)采用Qt多線程技術(shù)編寫(xiě)的圖形應(yīng)用程序,能實(shí)現(xiàn)圖像實(shí)時(shí)顯示和處理,提高了應(yīng)用程序運(yùn)行效率。
2019-07-08 14:55:06

一種基于FPGA+DSP的視頻處理系統(tǒng)設(shè)計(jì)

本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進(jìn)行視頻處理的方案,實(shí)現(xiàn)視頻采集、處理到傳輸?shù)恼麄€(gè)過(guò)程。實(shí)時(shí)視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對(duì)處理速度要求高,但算法相對(duì)比較簡(jiǎn)單,適合于用
2019-07-01 07:38:06

一種基于FPGA和DSP高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

一種基于FPGA的高速導(dǎo)航解算方法設(shè)計(jì)

摘要:針對(duì)現(xiàn)有小型無(wú)人機(jī)導(dǎo)航系統(tǒng)的解算速度慢、多處理器核心臃腫可靠性差的缺點(diǎn),實(shí)現(xiàn)了一種僅使用單FPGA作為數(shù)據(jù)處理核心的小型高速導(dǎo)航解算系統(tǒng)。該系統(tǒng)對(duì)飛機(jī)運(yùn)動(dòng)方程組和導(dǎo)航方程組進(jìn)行并行化分
2019-07-03 06:57:34

一種柔性圖像并行處理機(jī)

一種柔性圖像并行處理機(jī)摘 要:探討了多指令流多數(shù)據(jù)流圖像并行處理拓?fù)浣Y(jié)構(gòu),設(shè)計(jì)了一種具有柔性結(jié)構(gòu)的圖像并行處理機(jī)。分析比較了柔性圖像并行處理機(jī)與典型圖像并行處理機(jī)在結(jié)構(gòu)和性能方面的差異,給出了一種
2009-10-06 08:57:53

一種適用于空間觀測(cè)任務(wù)的實(shí)時(shí)多目標(biāo)識(shí)別算法分享

基于嵌入式圖像處理平臺(tái)的實(shí)時(shí)多目標(biāo)識(shí)別算法人工智能技術(shù)與咨詢(xún) 昨天本文來(lái)自《科學(xué)技術(shù)與工程》,作者王旭輝等摘 要提出了一種適用于空間觀測(cè)任務(wù)的實(shí)時(shí)多目標(biāo)識(shí)別算法,它基于DSP和FPGA組合的圖像處理
2021-12-21 07:02:06

一種避免高速相機(jī)過(guò)度曝光的新技術(shù)

采用一種逆模(或展開(kāi))算法,消除圖像的過(guò)度曝光現(xiàn)象,該算法只需用戶點(diǎn)擊個(gè)高速相機(jī)按鍵,讓計(jì)算機(jī)處理過(guò)度曝光問(wèn)題。 `
2016-02-15 14:03:02

TMS320DM642視頻圖像處理雙路應(yīng)用主板

*768 800* 600),在網(wǎng)絡(luò)音/視頻傳輸交互領(lǐng)域具有無(wú)可比擬的優(yōu)越性。CIPS-VIDEO雙向?qū)崟r(shí)圖像處理應(yīng)用主板,在基于復(fù)雜圖像處理高速DSP 應(yīng)用方面有助于用戶更靈活的設(shè)計(jì)出易于系統(tǒng)升級(jí)
2008-12-01 11:35:41

【TG401_EVB開(kāi)發(fā)板申請(qǐng)】高速公路實(shí)時(shí)圖像處理

項(xiàng)目名稱(chēng):高速公路實(shí)時(shí)圖像處理試用計(jì)劃:目前公司計(jì)劃開(kāi)發(fā)個(gè)高速公路實(shí)時(shí)視頻圖像處理的項(xiàng)目,之前采用的是TI的dsp芯片,現(xiàn)在申請(qǐng)使用集成dsp功能的M4,如果效果不錯(cuò)的話就批量采購(gòu)?fù)度胝窖邪l(fā)生產(chǎn).試用后會(huì)撰寫(xiě)詳細(xì)的使用報(bào)告,并及時(shí)反饋試用問(wèn)題.
2017-01-10 11:04:04

【TL6748 DSP申請(qǐng)】基于DSP的微光夜視視頻圖像實(shí)時(shí)處理

申請(qǐng)理由:TMS320C6748是TI公司推出的高速DSP,將其應(yīng)用于微光視頻圖像的實(shí)時(shí)處理,對(duì)于提高系統(tǒng)的實(shí)時(shí)性和采集具有十分重要的意義,同時(shí)也可以講更加復(fù)雜的算法加入其中,對(duì)于微光視頻圖像處理
2015-10-09 15:12:31

什么是新DSP+FPGA高速數(shù)字信號(hào)處理方案?

。FPGA采用Altera 公司的40nm Stratix IV 系列FPGA。通過(guò)SRIO協(xié)議,DSP可與FPGA的進(jìn)行高速通信。由于集成了DSP和FPGA各自?xún)?yōu)點(diǎn),HPS6678可在高速無(wú)線通信、多媒體系統(tǒng)、雷達(dá)及衛(wèi)星系統(tǒng)、醫(yī)療系統(tǒng)、高清圖像處理等多個(gè)領(lǐng)域中發(fā)揮重要的作用。
2019-09-24 08:29:12

介紹一種基于融合SoC處理器的平臺(tái)軟件解決方案

本文介紹一種面向基站平臺(tái)處理單板的基于融合SoC處理器的平臺(tái)軟件解決方案。
2021-05-17 06:36:12

做實(shí)時(shí)的圖像處理應(yīng)該怎么選擇芯片

器主要負(fù)責(zé)些接口邏輯 ,比如圖像的采集,圖像的顯示,圖像的存儲(chǔ)。還有FPGA和DSP之間的通信 。那我想問(wèn)處理圖像應(yīng)該用什么系列的fpga 芯片從性能功耗價(jià)格方面綜合考慮,處理速度要快??!
2012-08-06 10:53:09

分享一種ADSP2181實(shí)時(shí)語(yǔ)音處理DSP的方案

ADSP2181具有哪些主要性能?分享一種ADSP2181實(shí)時(shí)語(yǔ)音處理DSP的方案
2021-05-11 06:21:29

分享一種CS485xx數(shù)字音頻DSP處理方案

分享一種CS485xx數(shù)字音頻DSP處理方案
2021-06-03 06:21:43

分析款不錯(cuò)的基于多DSP與FPGA的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48

DSP平臺(tái)下對(duì)多路交流信號(hào)采樣時(shí)采用的一種異步采樣方法介紹

本文介紹了一種DSP平臺(tái)下對(duì)多路交流信號(hào)采樣時(shí)采用的一種異步采樣方法。
2021-04-02 07:01:30

基于DSP圖像處理系統(tǒng)的應(yīng)用研究

基于DSP圖像處理系統(tǒng)的應(yīng)用研究摘要   本文介紹了一種基于FPGA+DSP結(jié)構(gòu)的具有通用性、可擴(kuò)充性的高速數(shù)字圖像處理系統(tǒng)硬件平臺(tái)。重點(diǎn)介紹了以高速數(shù)字信號(hào)處理器TMS320DM642
2012-12-19 11:05:08

基于DSP的快速紙幣圖像識(shí)別技術(shù)研究

本課題通過(guò)對(duì)現(xiàn)有圖像識(shí)別技術(shù)進(jìn)行研究和分析,針對(duì)當(dāng)前DSP(數(shù)字信號(hào)處理)技術(shù)的新發(fā)展,提出了基于DSP的快速圖像識(shí)別概念??焖?b class="flag-6" style="color: red">圖像識(shí)別技術(shù)以嵌入式系統(tǒng)為算法的實(shí)現(xiàn)平臺(tái),它結(jié)合了當(dāng)前最新的數(shù)信號(hào)處理
2014-11-05 14:43:48

基于FPGA+DSP的三維圖像信息處理系統(tǒng)設(shè)計(jì)

數(shù)據(jù)量特別大、運(yùn)算復(fù)雜,單純依靠通用PC很難達(dá)到實(shí)時(shí)性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用?! ”鞠到y(tǒng)中,采用FPGA實(shí)現(xiàn)底層的信號(hào)預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對(duì)
2019-06-24 06:11:03

大家給介紹 下 實(shí)時(shí)的圖像處理應(yīng)該用什么樣的DSP芯片

本人想做DSP處理數(shù)字圖像的課題但不知道處理圖像什么系列的什么型號(hào)的DSP芯片比較合適處理速度要快功耗要低 價(jià)格不要太高{:1:} 希望大家給點(diǎn)建議不勝感激
2012-08-06 10:44:33

如何利用ARM和FPGA設(shè)計(jì)一種高速圖像數(shù)據(jù)采集傳輸系統(tǒng)?

本文結(jié)合實(shí)際系統(tǒng)中的前端圖像處理圖像數(shù)據(jù)傳輸?shù)男枰?,充分利用ARM的靈活性和FPGA的并行性的特點(diǎn),設(shè)計(jì)了一種基于ARM+FPGA的高速圖像數(shù)據(jù)采集傳輸系統(tǒng)。
2021-06-02 06:18:50

如何去實(shí)現(xiàn)一種高速通信接口的設(shè)計(jì)?

一種FPGA與DSP高速通信接口設(shè)計(jì)與實(shí)現(xiàn)方案
2021-06-02 06:07:16

如何去實(shí)現(xiàn)一種基于stm32f1+ov7725的圖像處理設(shè)計(jì)

如何去實(shí)現(xiàn)一種基于stm32f1+ov7725的圖像處理設(shè)計(jì)?
2021-10-22 09:10:25

如何去設(shè)計(jì)一種軟件無(wú)線電平臺(tái)系統(tǒng)?

一種基于高性能DSP的軟件無(wú)線電平臺(tái)系統(tǒng)設(shè)計(jì)
2021-05-20 06:03:28

如何設(shè)計(jì)一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng)?

本文設(shè)計(jì)了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點(diǎn)介紹了CPLD在采集過(guò)程中邏輯控制的靈活應(yīng)用。
2021-06-04 06:08:56

如何預(yù)處理Bayer格式圖像?

處理的數(shù)據(jù)量少,算法結(jié)構(gòu)復(fù)雜,適于運(yùn)算速度快,尋址靈活的DSP數(shù)字信號(hào)處理器進(jìn)行處理。這里提出了一種FPGA+DSP相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng),并應(yīng)用于傳像光線束傳遞圖像
2019-10-16 07:14:00

怎么設(shè)計(jì)一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng)?

隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢(shì)。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過(guò)FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并
2021-06-01 07:03:16

怎樣去實(shí)現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?

構(gòu)成高速緩存的方案有哪幾種?如何去實(shí)現(xiàn)一種海量緩存的設(shè)計(jì)?怎樣去實(shí)現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?
2021-06-26 07:50:30

怎樣去設(shè)計(jì)一種圖像預(yù)處理系統(tǒng)?

請(qǐng)問(wèn)怎樣去設(shè)計(jì)一種圖像預(yù)處理系統(tǒng)?
2021-05-06 10:31:43

怎樣去設(shè)計(jì)一種高速圖像傳輸系統(tǒng)?

怎樣去設(shè)計(jì)高速圖像傳輸系統(tǒng)的硬件部分?怎樣去設(shè)計(jì)高速圖像傳輸系統(tǒng)的軟件部分?
2021-05-31 06:17:38

怎樣去設(shè)計(jì)并實(shí)現(xiàn)一種JPEG圖像壓縮系統(tǒng)?

一種基于DSP的JPEG圖像壓縮的設(shè)計(jì)與實(shí)現(xiàn)
2021-06-04 06:11:31

想要學(xué)習(xí)在DSP平臺(tái)上進(jìn)行圖像處理,求推薦入門(mén)教材。

各位大神,本人想要學(xué)習(xí)在DSP平臺(tái)上進(jìn)行圖像處理,但基礎(chǔ)比較差。圖像處理的算法是有基礎(chǔ)的,但是總覺(jué)得這兩者結(jié)合很困難,希望大神告訴我下有什么好方法入門(mén),或者看哪些教材
2014-05-20 10:29:24

一種高速圖像采集系統(tǒng)的設(shè)計(jì)方案

高速圖像采集系統(tǒng)結(jié)構(gòu)及工作原理是什么?圖像采集與數(shù)據(jù)存儲(chǔ)部分的VHDL設(shè)計(jì)
2021-04-30 07:13:55

一種CCD圖像采集處理系統(tǒng)的設(shè)計(jì)方法

本文用CPLD控制圖像的讀入,以TMS320VC5402 DSP作為處理器,并結(jié)合CA3318CE A/D轉(zhuǎn)換器介紹一種CCD圖像采集處理系統(tǒng)的設(shè)計(jì)方法。根據(jù)課題研究,將此系統(tǒng)應(yīng)用于手寫(xiě)體數(shù)字的采集和識(shí)別中。如果配以適當(dāng)?shù)墓鈱W(xué)系統(tǒng),便可以實(shí)現(xiàn)光-機(jī)-電-算體化設(shè)計(jì)。
2021-04-22 06:04:10

一種低成本高速USB接口的設(shè)計(jì)方案

一種基于DSP平臺(tái)的低成本高速USB接口方案
2021-05-10 07:13:30

一種移動(dòng)平臺(tái)ATP技術(shù)的設(shè)計(jì)方案

一種基于DSP的移動(dòng)平臺(tái)ATP技術(shù)的應(yīng)用設(shè)計(jì)
2021-05-25 07:03:21

請(qǐng)問(wèn)怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?

怎么設(shè)計(jì)一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實(shí)現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計(jì)?
2021-04-12 06:10:22

請(qǐng)問(wèn)怎樣去設(shè)計(jì)一種圖像采集系統(tǒng)?

本文提出了一種基于DSP和CMOS圖像傳感器,同時(shí)由復(fù)雜可編程邏輯控制芯片CPLD控制的實(shí)時(shí)圖像采集系統(tǒng)的實(shí)現(xiàn)方案。
2021-05-31 07:19:33

請(qǐng)問(wèn)怎樣去設(shè)計(jì)一種高速圖像通信系統(tǒng)?

為什么要設(shè)計(jì)一種高速圖像通信系統(tǒng)?怎樣去設(shè)計(jì)一種高速圖像通信系統(tǒng)?
2021-06-15 08:19:00

請(qǐng)問(wèn)怎樣去設(shè)計(jì)一種數(shù)字圖像處理系統(tǒng)?

一種基于DSP與雙目CMOS攝像頭的數(shù)字圖像處理系統(tǒng)設(shè)計(jì)
2021-06-07 06:00:43

采用高性能DSP實(shí)現(xiàn)軟件無(wú)線電平臺(tái)系統(tǒng)設(shè)計(jì)

的變化?! ≤浖o(wú)線電是指一種基于可編程的,具有定靈活性的高速信號(hào)處理平臺(tái)。處理平臺(tái)上的設(shè)備都可以進(jìn)行重新配置,將通用化、模塊化、標(biāo)準(zhǔn)化的算法單元用軟件方式實(shí)現(xiàn),根據(jù)系統(tǒng)的實(shí)際需要,在軟件中添加各種
2019-06-21 06:44:56

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-02 13:52:47

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-09 10:12:15

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-16 11:00:00

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-30 11:12:53

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-07 10:40:35

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-14 11:09:20

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-25 11:21:12

高性能6U VPX高速信號(hào)處理平臺(tái)

架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA XC7K325T
2016-03-23 11:03:18

基于DSP的新型圖像處理系統(tǒng)研究與實(shí)現(xiàn)

本文研究了一種基于TMS320C5402 芯片的數(shù)字圖像處理硬件系統(tǒng),并使用VB 進(jìn)行可視化的處理。在該圖像處理系統(tǒng)中,利用DSP 上的鍵盤(pán)模塊將各種圖像處理方法結(jié)合起來(lái),利用DSP
2009-06-06 13:36:5026

基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)

設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:5460

基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)

基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:211379

基于PCI總線DSP圖像處理試驗(yàn)平臺(tái)的研究

本文根據(jù)通用數(shù)字圖像系統(tǒng)的構(gòu)成,給出了一個(gè)應(yīng)用于圖像處理技術(shù)研究的試驗(yàn)平臺(tái)的設(shè)計(jì)方案.論述了基于PCI總線DSP圖像系統(tǒng)的相關(guān)技術(shù)和模塊的設(shè)計(jì)方案。
2011-11-01 18:43:3128

基于FPGA和DSP的人民幣圖像鑒別平臺(tái)設(shè)計(jì)

實(shí)現(xiàn)了一種高速采集、實(shí)時(shí)處理、適用于新國(guó)標(biāo)A類(lèi)機(jī)的人民幣圖像鑒別處理平臺(tái)。該平臺(tái)采用ADC量化CIS的輸出作為系統(tǒng)輸入,F(xiàn)PGA、DSP作為處理核心,得到的人民幣信息被發(fā)送到鑒別儀
2013-09-25 15:54:0146

高速DSP理應(yīng)用及實(shí)踐課件.part1

高速DSP理應(yīng)用及實(shí)踐課件資料過(guò)大,所以分為4部分上傳,資料需全部下載完才能打開(kāi),感興趣的小伙伴可以來(lái)我上傳的資料里一起下載解壓打開(kāi)!
2016-07-12 18:32:539

高速DSP理應(yīng)用及實(shí)踐課件.part2

高速DSP理應(yīng)用及實(shí)踐課件資料過(guò)大,所以分為4部分上傳,資料需全部下載完才能打開(kāi),感興趣的小伙伴可以來(lái)我上傳的資料里一起下載解壓打開(kāi)!
2016-07-12 18:32:5320

高速DSP理應(yīng)用及實(shí)踐課件.part3

高速DSP理應(yīng)用及實(shí)踐課件資料過(guò)大,所以分為4部分上傳,資料需全部下載完才能打開(kāi),感興趣的小伙伴可以來(lái)我上傳的資料里一起下載解壓打開(kāi)!
2016-07-12 18:32:5311

高速DSP理應(yīng)用及實(shí)踐課件.part4

高速DSP理應(yīng)用及實(shí)踐課件資料過(guò)大,所以分為4部分上傳,資料需全部下載完才能打開(kāi),感興趣的小伙伴可以來(lái)我上傳的資料里一起下載解壓打開(kāi)!
2016-07-12 18:32:5320

基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷

基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:512

基于FPGA和DSP高速圖像處理系統(tǒng)

基于FPGA和DSP高速圖像處理系統(tǒng)
2017-10-19 13:43:3119

PCI總線DSP圖像處理試驗(yàn)平臺(tái)的研究

PCI總線DSP圖像處理試驗(yàn)平臺(tái)的研究
2017-10-23 15:11:373

基于多DSP與FPGA的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì)

為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2017-11-18 12:34:024034

基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì)

本文主要介紹了一種基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì),F(xiàn)PGA通常作為一種調(diào)度使用,圖像處理算法實(shí)現(xiàn)主要靠高速處理信號(hào)處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實(shí)時(shí)視頻圖像處理中大量圖像數(shù)據(jù)只需通過(guò)EMIF輸入,且輸出數(shù)據(jù)量較小可以實(shí)時(shí)完成。
2017-12-25 10:24:213380

DSP圖像處理算法

DSP技術(shù)作為數(shù)字化技術(shù)的基石,已經(jīng)、正在、并且還將在數(shù)字化中扮演一個(gè)不可或缺的角色。DSP的核心算法與實(shí)現(xiàn),越來(lái)越多的人正在認(rèn)識(shí)、熟悉和使用它。依托于DSP硬件平臺(tái)來(lái)實(shí)現(xiàn)數(shù)字圖像處理,具有極高的信號(hào)處理速度,因此具有極大的優(yōu)越性。
2018-04-09 10:39:0918

基于FPGA+DSP高速中頻采樣信號(hào)處理平臺(tái)

高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測(cè)試。
2018-10-18 16:36:484637

用于開(kāi)發(fā)高性能信號(hào)處理應(yīng)用的Kintex-7 FPGA DSP套件介紹

與Avnet Electronics Marketing共同開(kāi)發(fā)的帶有高速模擬的Kintex-7 FPGA DSP套件是用于開(kāi)發(fā)高性能信號(hào)處理應(yīng)用的DSP域目標(biāo)平臺(tái)
2018-11-22 06:29:093614

基于FPGA和DSP圖像采集監(jiān)測(cè)通信平臺(tái)

基于FPGA和DSP圖像采集監(jiān)測(cè)通信平臺(tái)
2021-06-16 09:38:2920

FPGA圖像處理應(yīng)用詳細(xì)介紹

FPGA圖像處理應(yīng)用詳細(xì)介紹
2022-02-28 10:29:4946

已全部加載完成