of the MC8051 IP core. March 2010: Oregano Systems - Design & Consulting GesmbH
2018-07-03 07:03:23
美國(guó) 進(jìn)口 Agilent 53220A 頻率計(jì)產(chǎn)品名稱:通用頻率計(jì)數(shù)器/計(jì)時(shí)器產(chǎn)品品牌:Agilent安捷倫/keysight是德 如若平臺(tái)沒(méi)有留有本公司咨詢方式,請(qǐng)?jiān)跒g覽器搜索東莞市塘廈佳華
2020-04-20 15:58:26
要求(1)當(dāng)按下開(kāi)始鍵時(shí),能夠?qū)?~250kHz的信號(hào)頻率進(jìn)行準(zhǔn)確計(jì)數(shù),計(jì)數(shù)誤差不超過(guò)Hz;(2)要求所設(shè)計(jì)的頻率計(jì)能夠測(cè)量各種波形,如正弦波、方波、三角波等(在設(shè)計(jì)時(shí)需對(duì)被測(cè)信號(hào)進(jìn)行放大和整形處理)。本課題用proteus和Keil 實(shí)現(xiàn)。
2018-01-08 15:28:32
我用的是xinlinx spartan6 FPGA,我想知道它的IP核RAM是與FPGA獨(dú)立的,只是集成在了一起呢,還是占用了FPGA的資源來(lái)形成一個(gè)RAM?如果我以ROM的形式調(diào)用該IP核,在
2013-01-10 17:19:11
FPGA上對(duì)OC8051IP核的修改與測(cè)試FPGA上對(duì)OC8051IP核的修改與測(cè)試單片機(jī)與嵌入式系統(tǒng) 解放軍信息工程大學(xué) 楊先文 李崢引 言20世紀(jì)80年代初,Intel公司推出了MCS-51
2012-08-11 11:41:47
FPGA嵌入8051單片機(jī) IP核編程,編寫的c語(yǔ)言矩陣鍵盤程序可以在stc89c54單片機(jī)上正常工作,但是下載到FPGA中8051單片機(jī)ip核的rom中,不能正常工作,求指教
2013-07-25 21:27:44
本教程的過(guò)程中,請(qǐng)讀者注意以下幾點(diǎn): 本教程在編寫時(shí)充分借鑒了周立功編寫的mc8051 IP核教程,同時(shí)針對(duì)其中較為落后的一些內(nèi)容進(jìn)行了更新(周立功的教程使用的是Cyclone系列的器件,軟件版本也很低
2019-05-24 04:35:33
本帖最后由 eehome 于 2013-1-5 10:04 編輯
這個(gè)資料主要是介紹用verilog語(yǔ)言寫頻率計(jì)的,介紹了頻率計(jì)基本原理
2012-11-29 18:20:43
有木有基于8086的頻率計(jì),誰(shuí)懂,能不能幫我修改下代碼和電路???
2016-06-26 13:18:04
`請(qǐng)問(wèn)頻率計(jì)為什么要分頻?`
2019-08-23 16:41:15
頻率計(jì)是測(cè)量頻率或時(shí)間間隔信息的儀器,精度高,價(jià)格低,設(shè)計(jì)獨(dú)特。只利用計(jì)數(shù)器即可實(shí)現(xiàn)高精度的測(cè)量,可見(jiàn)當(dāng)初發(fā)明者的聰明和智慧。圖1頻率計(jì)結(jié)構(gòu)框圖從圖1的頻率計(jì)結(jié)構(gòu)框圖中可以看出,頻率計(jì)包括幾個(gè)部分:1)信號(hào)調(diào)理部分2)事件門和時(shí)間門3)事件計(jì)數(shù)器和時(shí)間計(jì)數(shù)器4)處理器和顯示器5)時(shí)基電路
2019-07-01 07:33:31
請(qǐng)問(wèn)各位大神,我在做畢設(shè),關(guān)于基于
fpga的高頻
頻率計(jì)的設(shè)計(jì),請(qǐng)問(wèn)幅值怎么確定?。?/div>
2017-04-16 17:30:25
請(qǐng)教高手……頻率計(jì)的測(cè)量范圍如何調(diào)整(或者原理)?網(wǎng)上的資料大部分都是測(cè)到K而且大部分沒(méi)有說(shuō)明能夠測(cè)量最大值得原因,本人做的頻率計(jì)測(cè)量范圍0-200MHZ,分頻用的74HC4017十進(jìn)制計(jì)數(shù)器,但是對(duì)于它的分頻原理還是云里霧里……求賜教【單片機(jī)用的AT89C51,數(shù)據(jù)選擇器用的74151】
2014-05-01 10:58:57
基于AT89C51的頻率計(jì)的設(shè)計(jì)
2012-11-09 11:32:10
LCD顯示頻率計(jì)
2017-06-15 00:05:03
`該頻率計(jì)以PIC16F877A為核心,采用LCD1602為顯示器件,采用PIC單片機(jī)的CCP捕獲功能記一定脈沖數(shù)所需要的時(shí)間來(lái)計(jì)算頻率。能測(cè)出20到20KHz頻率范圍內(nèi)的頻率,后期將加入FPGA
2015-11-13 19:14:32
網(wǎng)上能找到的資料都是用altera的FPGA做的,有人用過(guò)xilinx FPGA搭建8051核嗎?請(qǐng)與我聯(lián)系
2017-06-03 14:59:23
請(qǐng)問(wèn)大神們有沒(méi)有會(huì)用labview做頻率計(jì)的,就是基于labVIEW的頻率計(jì)設(shè)計(jì),大概是這樣的
2017-04-07 22:00:48
本帖最后由 今世小浪子 于 2017-8-14 13:16 編輯
基于FPGA頻率計(jì)設(shè)計(jì)--擬定設(shè)計(jì)方案一、設(shè)計(jì)設(shè)備: Xilinx的SEED-XUPVZPro芯片配套實(shí)驗(yàn)箱,quartus
2012-07-23 00:03:25
本帖最后由 Harvestlamb 于 2017-7-24 17:44 編輯
項(xiàng)目名稱:基于fpga的數(shù)字頻率計(jì)試用計(jì)劃:基于fpga的數(shù)字頻率計(jì),能達(dá)到2015年全國(guó)大學(xué)生電子設(shè)計(jì)大賽頻率測(cè)量測(cè)技術(shù)指標(biāo)(100M),并且達(dá)到精準(zhǔn)測(cè)頻,誤差符合題目要求。
2017-06-19 15:32:34
本視頻是Runber FPGA開(kāi)發(fā)板的配套視頻課程,本實(shí)驗(yàn)設(shè)計(jì)頻率計(jì),用于測(cè)量頻率,測(cè)量范圍1-9999。將系統(tǒng)時(shí)鐘信號(hào)分頻,得到一個(gè)低頻信號(hào),該信號(hào)可以通過(guò)按鍵KEY0設(shè)定16種不同的頻率值,并用
2021-04-13 14:32:09
十、MC8051軟核在FPGA上的使用本教程內(nèi)容力求以詳細(xì)的步驟和講解讓讀者以最快的方式學(xué)會(huì) MC8051 IP core 的應(yīng)用以及相關(guān)設(shè)計(jì)軟件的使用,并激起讀者對(duì) SOPC 技術(shù)的興趣。本實(shí)驗(yàn)
2017-02-17 19:54:23
源文件。 2.3.2 建立MC8051應(yīng)用工程, 這一小節(jié)將講述如何使用以上移植的mc8051的核建立一個(gè)實(shí)際的Quartus II 工程并能夠在芯航線FPGA學(xué)習(xí)套件的主板上運(yùn)行。 具體步驟如下
2017-02-17 22:17:50
本教程的過(guò)程中,請(qǐng)讀者注意以下幾點(diǎn): 本教程在編寫時(shí)充分借鑒了周立功編寫的mc8051 IP核教程,同時(shí)針對(duì)其中較為落后的一些內(nèi)容進(jìn)行了更新(周立功的教程使用的是Cyclone系列的器件,軟件版本也很低
2016-03-11 17:59:02
分享一個(gè)頻率計(jì)設(shè)計(jì)
2019-01-30 20:24:28
單片機(jī)控制的高精度智能頻率計(jì)的FPGA 實(shí)現(xiàn)
2012-08-20 16:08:22
導(dǎo)致測(cè)量的時(shí)間過(guò)長(zhǎng)。2.占空比測(cè)量:這里借鑒了基于FPGA的簡(jiǎn)易頻率計(jì)設(shè)計(jì)這篇文章的測(cè)量方法。通過(guò)門控時(shí)間內(nèi),對(duì)PLL倍頻的200MHz時(shí)鐘clk_200計(jì)數(shù),讀出待測(cè)信號(hào)連續(xù)的四個(gè)邊沿的計(jì)數(shù)值,通過(guò)
2022-02-09 07:07:00
基于FPGA的IP核8051上實(shí)現(xiàn)TCPIP的設(shè)計(jì)
2012-08-06 12:18:28
受到業(yè)內(nèi)人士的青睞。本文在分析OpenCores網(wǎng)站提供的一款OC8051IP核的基礎(chǔ)上,給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯(cuò)誤并對(duì)其進(jìn)行修改,最終完成了修改后IP核的FPGA下載測(cè)試。
2019-07-04 06:02:19
最近學(xué)了一段時(shí)間的FPGA,求助大神,可以給我發(fā)一些關(guān)于基于FPGA的數(shù)字頻率計(jì)的資料,做個(gè)小東西練練手1287368714@qq.com
2017-07-26 23:53:53
基于FPGA的等精度頻率計(jì)的設(shè)計(jì)與實(shí)現(xiàn)摘 要:利用等精度測(cè)量原理,通過(guò)FPGA運(yùn)用VHDL編程設(shè)計(jì)一個(gè)數(shù)字式頻率計(jì),精度范圍在DC~100 
2008-08-19 09:46:02
核的分類和特點(diǎn)是什么?基于IP核的FPGA設(shè)計(jì)方法是什么?
2021-05-08 07:07:01
做的一個(gè)基于xilinx fpga的一個(gè)數(shù)字頻率計(jì),用單片機(jī)顯示
2015-09-30 11:38:23
有哪個(gè)大神會(huì)基于VHDL數(shù)字頻率計(jì)的設(shè)計(jì)與仿真嗎求求求
2020-03-30 23:14:40
1、聲級(jí)頻率計(jì)權(quán)聲級(jí)頻率計(jì)權(quán)的基本定義是指其恒幅穩(wěn)態(tài)正弦輸入信號(hào)級(jí)與顯示裝置上指示信號(hào)級(jí)兩者之間作為頻率函數(shù)關(guān)系而規(guī)定的差值,頻率計(jì)權(quán)用分貝(dB)表示。聲級(jí)計(jì)的頻率計(jì)權(quán)通常有A、B、C、D計(jì)權(quán)
2021-09-16 08:39:03
本人學(xué)生一枚,現(xiàn)在需要一個(gè)頻率計(jì),基礎(chǔ)功能加上測(cè)試范圍三檔調(diào)節(jié),并且具備超限報(bào)警功能的,需要在FPGA開(kāi)發(fā)板上調(diào)試。。希望高手能幫助一下。。。
2013-12-11 18:21:23
剛剛學(xué)習(xí)FPGA我使用Verilog寫的,對(duì)它還不算是太懂,然后就一個(gè)做頻率計(jì)的任務(wù),由于不是太懂所以就不理解頻率計(jì)分頻之后的閘門信號(hào)不是太懂,當(dāng)然也就談不上自己的理解了,所以在這想問(wèn)問(wèn)各位大神頻率計(jì)用Verilog如何寫?
2014-11-19 19:44:40
關(guān)于a計(jì)權(quán)聲級(jí)的對(duì)采樣聲音信號(hào)的頻率計(jì)權(quán)要怎么編程有沒(méi)有懂的求教圖片是編程的原理
2015-05-20 23:26:43
影響頻率計(jì)頻率的因素有哪些
2015-11-07 21:57:16
本文在分析OpenCores網(wǎng)站提供的一款OC8051IP核的基礎(chǔ)上,給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯(cuò)誤并對(duì)其進(jìn)行修改,最終完成了修改后IP核的FPGA下載測(cè)試。
2021-05-08 06:22:32
怎么實(shí)現(xiàn)基于STM32頻率計(jì)的設(shè)計(jì)?
2021-11-16 06:20:17
怎么實(shí)現(xiàn)基于STM32頻率計(jì)的設(shè)計(jì)?
2021-12-02 07:40:49
怎么實(shí)現(xiàn)基于單片機(jī)的頻率計(jì)的設(shè)計(jì)?
2021-11-02 07:54:14
老師要求弄一個(gè)頻率計(jì),不懂呀,求教
2014-06-16 15:08:01
怎么才能在嵌入FPGA的IP核8051上實(shí)現(xiàn)TCP/IP的設(shè)計(jì)?
2021-04-29 06:51:27
在測(cè)試測(cè)量中測(cè)試精度一直是最為關(guān)心的問(wèn)題。頻率計(jì)作為高精度的頻率和時(shí)間測(cè)試儀表,測(cè)試精度高于普通的頻譜儀和示波器,所以測(cè)試精度的計(jì)算就更加為人關(guān)注。影響測(cè)試精度,或者說(shuō)產(chǎn)生誤差的因素很多,而其
2019-08-07 08:06:58
的其它設(shè)計(jì)部分盡量不相關(guān)。為了滿足上述的要求, 在FPGA中嵌入一個(gè)比較理想的選擇, 而這個(gè)即通用又控制簡(jiǎn)單的IP核最好選擇8051微處理器。
2019-08-26 06:27:15
今天考試,求一個(gè)labview的虛擬頻率計(jì)設(shè)計(jì)
2015-12-08 10:32:45
求助基于FPGA的數(shù)字頻率計(jì)怎么做
2015-08-13 09:11:07
在做高頻電容三點(diǎn)式振蕩電路時(shí),示波器和頻率計(jì)測(cè)量頻率有什么不同
2011-10-18 20:28:12
新手一枚,編寫的等精度頻率計(jì)
2016-01-28 16:07:49
大家好,跟大家分享一下基于單片機(jī)的LED顯示的頻率計(jì)設(shè)計(jì)。
2013-02-17 10:02:53
簡(jiǎn)易頻率計(jì),測(cè)量范圍0---999Hz
2016-12-25 00:47:52
誰(shuí)有基于FPGA的LCD屏顯示的頻率計(jì)代碼啊, 萬(wàn)分感謝啊
2017-07-31 10:43:16
8051單片機(jī)內(nèi)核VHDL源代碼
This is version 1.1. of the MC8051 IP core.
Jan 31st 2002 - Oregano Systems - Design & Consulting GesmbH
2007-11-12 23:00:1864 8051參考設(shè)計(jì),與其他8051的免費(fèi)IP相比,文檔相對(duì)較全,Oregano System 提供
This is version 1.3 of the MC8051 IP core.
2008-05-20 11:34:2084 介紹了一種運(yùn)用FPGA開(kāi)發(fā)軟件Quartus II設(shè)計(jì)的數(shù)字頻率計(jì)。該數(shù)字頻率計(jì)的1 Hz~1 MHz輸入被測(cè)脈沖信號(hào)具有頻率測(cè)量、周期測(cè)量、脈寬測(cè)量和占空比測(cè)量等多種用途,其測(cè)試結(jié)果由3 只
2009-03-17 10:31:31184 This is version 1.3 of the MC8051 IP core.
September 2002: Oregano Systems - Design &
2009-05-14 11:29:0225 介紹了基于IP 的可重用的SOC 設(shè)計(jì)方法;選用MC8051 IP 核為核心控制器,自主開(kāi)發(fā)了UART IP 核、I2C IP 核、USB IP 核,采用Wishbone 片上總線架構(gòu),集成了一個(gè)MCU 系統(tǒng);同時(shí)設(shè)計(jì)了針對(duì)此MCU
2009-11-30 15:06:2033 提出了一種星載IEEE 1394智能終端的設(shè)計(jì)方案,介紹了基于MC8051軟核與Actel APA系列FPGA開(kāi)發(fā)IEEE 1394總線接口的設(shè)計(jì)過(guò)程與要點(diǎn),實(shí)現(xiàn)了靈活、小型化、易于擴(kuò)展的1394總線接口。
2010-08-06 14:33:3920 C8051F041的高精度頻率計(jì)設(shè)計(jì)
0 概述頻率測(cè)量是電子測(cè)量中最基本的測(cè)量之一。隨著電子科學(xué)技術(shù)的發(fā)展,對(duì)信號(hào)頻率測(cè)量的精度要求越來(lái)越高。目前采用的測(cè)
2010-04-01 14:13:021233 MC8051是與MCS一5l系列微處理器指令集完全兼容的8位嵌入式微處理器,通過(guò)芯核重用技術(shù),可廣泛應(yīng)用在一些面積要求比較苛刻,而對(duì)速度要求不是很高的片上系統(tǒng)中。 1 MC8051功能特點(diǎn)
2012-05-22 11:16:236950 MC8051 硬件模塊 單片機(jī) 作為一個(gè)大型設(shè)計(jì),其內(nèi)核由定時(shí)器時(shí)鐘管理單元、ALU算數(shù)邏輯單元、串口及控制單元、存儲(chǔ)單元RAM及ROM等模塊組成。 1 時(shí)鐘管理單元 MC8051內(nèi)核采用完全同步的時(shí)
2012-05-22 11:40:122035 基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語(yǔ)言對(duì)MC8051 IP Core進(jìn)行編程,以其作為控制核心,實(shí)現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語(yǔ)言進(jìn)行編程,設(shè)計(jì)了以MC8051 IP Core為核
2012-11-09 17:30:53213 本教程內(nèi)容力求以詳細(xì)的步驟和講解讓讀者以最快的方式學(xué)會(huì) MC8051 IP core 的應(yīng)用以及相關(guān)設(shè)計(jì)軟件的使用,并激起讀者對(duì) SOPC 技術(shù)的興趣。本實(shí)驗(yàn)重點(diǎn)講 8051Core 的應(yīng)用,并通過(guò)一個(gè)簡(jiǎn)
2012-11-13 14:30:21126 文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語(yǔ)言進(jìn)行編程,設(shè)計(jì)了以MC8051 IPCore為核心的控制模塊、計(jì)數(shù)模塊、鎖存模塊和LCD顯示模塊等模塊電路,采用等精度測(cè)量法
2013-01-07 11:17:314566 FPGA MC8051移植 100M頻率計(jì)設(shè)計(jì)詳細(xì)步驟
2015-11-05 16:17:1521 MC8051_IP核簡(jiǎn)單指令的仿真步驟。
2016-05-06 11:47:410 基于8051的Proteus仿真-數(shù)碼管顯示的頻率計(jì)
2016-09-01 23:36:3528 基于8051的Proteus仿真-字符液晶顯示的頻率計(jì)
2016-09-01 23:37:29117 用戶交互界面設(shè)計(jì)的控制核心。采用正弦查找表IP核+D/A的方式實(shí)現(xiàn)DDS技術(shù)并產(chǎn)生系統(tǒng)掃頻信號(hào),以異步FIFO作為FPGA與MC8051內(nèi)核之間數(shù)據(jù)傳輸?shù)木彺婺K,同時(shí)采用TFT彩屏液晶進(jìn)行顯示界面設(shè)計(jì)。 在現(xiàn)代電力電子系統(tǒng)中,隨著內(nèi)場(chǎng)測(cè)試和外場(chǎng)維護(hù)工作量的增加,對(duì)目前通用的測(cè)
2018-01-19 20:36:01308 本設(shè)計(jì)采用FPGA技術(shù),在FPGA中實(shí)現(xiàn)8051單片機(jī)的軟核,將外部SPI Flash中的代碼數(shù)據(jù)加載到FPGA內(nèi)部ram,然后復(fù)位 MC8051,實(shí)現(xiàn)外部flash啟動(dòng)MC8051。
2019-06-11 17:47:003 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA頻率計(jì)與串口通信的設(shè)計(jì)資料說(shuō)明。
2021-03-07 08:00:005 MC8051 IP指令使用資源表說(shuō)明。
2021-03-28 10:39:318
評(píng)論
查看更多