電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>MATLAB程序代碼 - 基于AD9361補(bǔ)捉S模式訊號并通過MATLAB及Simulink來開發(fā)譯碼訊息的算法

MATLAB程序代碼 - 基于AD9361補(bǔ)捉S模式訊號并通過MATLAB及Simulink來開發(fā)譯碼訊息的算法

上一頁1234下一頁全文
收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦

AD9361和AD9371收發(fā)器,我該選誰?

魔鏡魔鏡,AD9371和AD9361嗎,誰更牛?
2017-09-27 09:52:2236549

關(guān)于AD9361的抗阻塞能力的實(shí)測

在窄帶應(yīng)用中,零中頻軟件無線電芯片已經(jīng)非常流行,其代表是ADI公司的AD9361。
2023-05-26 10:17:411644

AD9361

最近調(diào)AD9361芯片,同樣的配置,txpll鎖定了,RXpll鎖定不了,一直查不出原因,有沒有遇見過類似問題的同伴,討論一下
2018-12-11 10:02:42

AD9361 開發(fā)板電路圖 電路原理圖

AD9361 開發(fā)板電路圖 電路原理圖 AD9361電路圖 TCM1-63AX+ PIN TO PIN CH-BTM163A 替代型號電路圖
2024-01-02 11:46:26

AD9361 AGC的信號功率不恒定

我在使用AD9361的時候遇到一個問題,接收端設(shè)置本振頻率為2.4G,使用信號源產(chǎn)生2.4005GHz的正弦波信號輸入給AD9361,輸入信號功率從0下降到-30dBm的時候,AD9361采集的數(shù)據(jù)
2019-02-26 12:51:23

AD9361 BIST模式

ad9361初始化完成后使用bist模式測試ad9361的收發(fā)鏈路功能是否正確。配置寄存器0x3F4的值為0x5B時即連接到RX Dataport端口時,使用vivado下的ILA抓取輸入端rx波形
2019-11-17 23:03:17

AD9361 BIST功能驗(yàn)證相關(guān)事項(xiàng)

AD9361 BIST功能驗(yàn)證相關(guān)事項(xiàng)想請問各位大拿,AD9361 BIST功能驗(yàn)證是用于驗(yàn)證收發(fā)通道的鏈路部分,而數(shù)據(jù)接口部分是不是驗(yàn)證不到?當(dāng)前調(diào)試過程中出現(xiàn)的問題是:配置模式FDD 1R1T
2021-09-14 22:29:00

AD9361 Evaluation Software驅(qū)動安裝不成功

您好,我現(xiàn)在在用AD9361 Evaluation Software軟件,想通過這個軟件配置AD9361,我現(xiàn)在是將AD9361和Zedboard通過FMC插槽連接起來,然后用u***-uart線將
2018-12-24 14:40:31

AD9361 FDD模式沒有任何輸出

AD9361采用官網(wǎng)zynq7000 no os版本驅(qū)動程序進(jìn)行配置,芯片初始化完成,并且寄存器回讀正確,配置AD9361在FDD模式下工作,ad9361有載頻信號輸出,但是通過FPGA輸出數(shù)字正弦波信號至AD9361數(shù)字端,AD9361模擬端沒有任何輸出,只有載頻,請問大神們這是什么原因???
2019-01-14 09:10:54

AD9361 SPI無響應(yīng)

用SPI 配置AD9361,不知道SPI是否寫成功?SPI讀回來全是1,用示波器探頭點(diǎn)著SPI_DO,讀回來就變變成了全0,SPI寫時序是正確的。上電后,沒有配置之前有哪些方法可以判斷AD9361是正常的?
2019-02-19 14:14:07

AD9361信號輸出的問題

設(shè)計師反饋:電路板調(diào)試過程中,完成AD9361寄存器配置,發(fā)射端工作正常,產(chǎn)生840MHz單音信號,軟件各部分工作正常,寄存器配置通過。同時,接收端的clk和frame信號也正常,意味著AD9361
2019-07-31 11:05:16

AD9361做雙收配置,RX2A要比RX1A好

專家你好:我用AD9361配置到雙收模式,TDD模式、頻點(diǎn)666MHz,COMS模式、單延采樣,使用AGC。其余配置都是參考AD9361配置軟件生成的腳本設(shè)置的。遇到下面問題: 使用射頻信號發(fā)生器
2018-10-10 15:37:24

AD9361可否回環(huán)?

:該設(shè)置/狀態(tài)是怎樣的? 問題3 如果我在數(shù)字中繼器應(yīng)用中使用2片AD9361,最佳解決方案是什么? AntennaAD9361(1)FPGA? BBP?AD9361(2)Antenna 當(dāng)
2018-10-23 09:24:13

AD9361和AD9371,我該選誰呢?

數(shù)量級。AD9361接收器正交校準(zhǔn)使用一種算法分析接收到的整個數(shù)據(jù)頻譜,從而在整個帶寬上創(chuàng)建平均校正。對于單載波用例和相對較窄的帶寬(如20 MHz),該校正在目標(biāo)帶寬上會產(chǎn)生良好的鏡像抑制。這被稱為非頻率
2018-11-26 12:29:33

AD9361在FDD狀態(tài)下通過control實(shí)現(xiàn)TX和RX獨(dú)立工作功能但ENABLE腳始終為高

各位大神,小弟在調(diào)試AD9361的過程中遇到了這樣的問題,麻煩哪位大神幫忙解答一下。工作在FDD模式下,想通過Control pin實(shí)現(xiàn)TX和RX獨(dú)立工作,工作過程如下:當(dāng)AD9361進(jìn)入FDD
2018-08-27 11:51:11

AD9361在TDD lvds工作方式下的管腳時序

我使用ad9361 工作在TDD,lvds模式下;通過enable和txnrx兩個管腳控制切換 TDD狀態(tài)機(jī),使AD9361在alert,Tx,Rx三種狀態(tài)間切換?,F(xiàn)遇到兩個問題:1:ad9361
2018-12-27 09:43:00

AD9361子板性能接收信噪比20dB左右

您好我是9361用戶根據(jù)官方給出的simulink自環(huán)通路,我測試了在AD9361板子上官方qpsk model的性能。收到的星座點(diǎn)的確是聚攏的,但是接收信噪比20dB左右,非??拥?。官方給的那個
2018-10-23 09:41:55

AD9361工作在LVDS模式下有一個通道的噪聲特別大

如題,最近在用AD9361做設(shè)計,設(shè)計中,將9361配置成2R2T模式,采用的是模式是LVDS模式,時鐘工作在200MHZ,但是在實(shí)際情況中發(fā)現(xiàn),AD9361有一個通道的噪聲特別大,當(dāng)將信號源輸入
2019-02-19 06:08:11

AD9361接收IQ軌跡圖質(zhì)量

、pi/4 DQPSK、 16QAM、64QAM; 2. AD9361在較好的接收強(qiáng)度下(-30dBm上下)接收; 3. FPGA直接實(shí)時繪制接收的IQ圖,以此查看(AD9361為零中頻復(fù)信
2018-08-20 07:43:42

AD9361接收時AD采樣數(shù)據(jù)不對

各位朋友:最近再調(diào)AD9361 在接收這部分卡了很久了,不知道怎么解決 ,希望各位幫幫忙 。我來說一下我的問題AD9361 使用S6系列FPGA配置的 工作在FDD,Slow Attack AGC
2019-02-20 13:35:49

AD9361數(shù)字CMOS接口時序問題

AD9361在1R1T傳輸時,當(dāng)RX_FRAME和TX_FRAME信號為高電平時(即電平模式),AD9361數(shù)據(jù)收發(fā)并口傳輸時序圖? 數(shù)據(jù)手冊中并口的timming使用的是pulse mode,電平模式的timing沒有看到,我從哪里可以找到相應(yīng)的時序圖。 謝謝!
2018-12-19 09:25:01

AD9361數(shù)據(jù)接收,AD采樣前底噪很高

各位大神幫幫忙最近再調(diào)AD9361,工作在FDD MGC模式下 不加信號是 AD采樣結(jié)果很大 ,導(dǎo)入matlab分析之后噪聲功率譜很高,將一個頻率(本振+小頻偏)的單音信號接到AD9361接收端,采到的信號如附件所示,不知道是什么原因,請各位大神幫忙分析分析 附件MGC.docx341.7 KB
2019-01-08 11:06:52

AD9361無發(fā)射信號

ad9361無發(fā)射信號求助,硬件平臺為ettus公司的軟件無線電開發(fā)板USRP B210,配置軟件是通過調(diào)用ADI官網(wǎng)提供的配置function實(shí)現(xiàn)。1、ad9361工作于FDD模式,數(shù)據(jù)端口為
2019-01-08 13:57:12

AD9361無發(fā)射信號

我在用zedboard和FMCOMMS3進(jìn)行ad9361開發(fā),使用官方提供的基于ARM的程序沒有問題?,F(xiàn)在我想用純verilog hdl(沒有用ARM)通過SPI對ad9361的寄存器進(jìn)行了配置
2018-09-25 14:19:38

AD9361無法發(fā)出信號

ad9361配置為lvds全雙工模式,fdd模式。請問該查看哪些寄存器? 軟件配置完芯片后我就將芯片的ensm置于fdd(發(fā)射)狀態(tài),應(yīng)該這樣做 么?
2019-02-26 10:32:58

AD9361時延響應(yīng)特性不固定如何優(yōu)化?

利用AD9361進(jìn)行擴(kuò)頻信號的收發(fā)自閉環(huán)實(shí)驗(yàn),測試發(fā)現(xiàn),AD9361工作在AGC模式下,接收鏈路時延隨接收信號功率變化(時延變化量超過0.1ns)。后調(diào)成MGC模式,手動控制接收鏈路為固定增益,時延
2023-12-12 07:36:03

AD9361星座圖點(diǎn)很散

我配置完AD9361后,只用來發(fā)送數(shù)據(jù)。在半雙工 TDD SDR模式下10M采樣率發(fā)送QPSK,16QAM,64QAM,256QAM的數(shù)據(jù),連接到頻譜儀上,通過VSA 89600看星座圖,能看出大致
2018-12-19 09:30:21

AD9361有償求助

有大佬用過ZNYQ7000做過AD9361嗎,有償求助,QQ529275802
2019-03-27 18:19:50

AD9361校準(zhǔn)問題

對于AD9361,初始化的本振頻率為1030MHz,后來通過ad9361_set_tx_lo_freq函數(shù)改為108MHz之后,輸出波形不是正弦波了,功率偏低至-15.3dBm,再改成320MHz之后,輸出為正弦波,功率為-8.9dBm,這是什么原因啊?
2019-01-21 12:27:31

AD9361的TX輸出雜散

我們準(zhǔn)備把AD9361用于TDD系統(tǒng),但由于時延等問題,想把9361配置成FDD模式,通過外部的開關(guān)實(shí)現(xiàn)TDD切換;需要了解一下FDD模式下TX通道的雜散/噪底等情況,以便設(shè)計開關(guān)的收發(fā)隔離;1
2018-12-27 09:24:47

AD9361的時鐘問題

AD9361的DATA_CLK是如何產(chǎn)生的?與及CLK_OUT有什么區(qū)別?
2021-01-14 15:49:48

AD9361自我測試功能有輸出,但是正常模式下沒有輸出

` 本帖最后由 電通算法小射手 于 2019-3-3 09:59 編輯 自我測試模式:接受端圖為Tx發(fā)送端信號通過示波器正弦波正常正常模式:接受端發(fā)送端無信號輸出。所以想問哈各位這是什么原因造成
2019-02-28 22:23:37

AD9361鏡像干擾和諧波干擾 請問是什么原因?

我用DDS產(chǎn)生均為1MHz的一路cos和一路sin信號通過數(shù)字?jǐn)?shù)據(jù)接口在CMOS模式下傳給AD9361,AD9361發(fā)射的本振頻率是2290MHz,在頻譜儀上看到鏡像完全沒有被抑制,且諧波干擾很嚴(yán)重
2018-08-08 06:34:52

ad9361 lvds接口調(diào)試

AD9361 lvds模式接口。之前用ad9361時至調(diào)試了cmos接口,現(xiàn)在調(diào)試一下lvds模式。接口模式 : 2r2t每個通道數(shù)據(jù)率(40×2×12bit)i/q兩路,fdd模式我產(chǎn)生2個單載波
2018-08-30 11:49:40

ad9361接收使用matlab描繪數(shù)據(jù)畫出的波形像噪聲

);來接收信號3. 將接收的數(shù)據(jù)解析出來,因?yàn)槭鼓芰藃x1,禁用了rx2,所以數(shù)據(jù)格式是I1 Q1 I1 Q1。。。,我將I1的數(shù)據(jù)全都保存下來。 然后我使用matlab描繪數(shù)據(jù),但是畫出的波形不是正弦波
2018-09-11 10:52:52

ad9361采樣數(shù)據(jù)重復(fù)四次

各位好!我在Vivado上采集ad9361傳輸?shù)紹BP的數(shù)據(jù),在vivado里查看波形是預(yù)期的波形,但將用tcl命令把數(shù)據(jù)存下來用MATLAB分析時,就會出現(xiàn)一個數(shù)據(jù)重復(fù)四次的現(xiàn)象。如圖 這是
2019-02-26 14:03:02

AD9361+SIMULINK通信鏈路快速驗(yàn)證開發(fā)

,成都定為電子經(jīng)過不懈的努力,使用ADI的AD9361芯片基于Simulink研發(fā)了一款軟硬件協(xié)同仿真平臺,可以達(dá)到實(shí)時抓取無線信號導(dǎo)入到simulink鏈路當(dāng)中進(jìn)行實(shí)時的仿真。我們在
2016-11-25 17:38:07

FPGA與AD9361通信

的應(yīng)用軟件,知道建議使用應(yīng)用軟件產(chǎn)生程序腳本來進(jìn)行初始化的配置。采用的是Xilinx的SPARTAN6 FPGA板子,用SPI通信協(xié)議驅(qū)動AD9361,但是感覺完全不知道怎么將配置的文件和SPI
2016-08-01 09:31:21

[AD9361][Zedboard]如何透過matlab讀寫AD9361的Register Value?

環(huán)境: Zedboard + AD9361, 使用LINUX在iio.h中有看到 iio_device_reg_write和iio_device_reg_read 但我不清楚如何透過matlab讀寫AD9361的Register Value請問有具體的實(shí)現(xiàn)方法嗎?
2018-08-29 11:45:08

【應(yīng)用筆記】用Cyclone V FPGA配置AD9361

一系列寄存器的配置,從而使得 AD 9361 在配置的模式和參數(shù)下正常工作。AD9361評估軟件配置說明AD9361的配置是通過SPI接口讀寫內(nèi)部寄存器實(shí)現(xiàn),而寄存器配置參數(shù)包含在AD9361評估軟件
2018-04-09 19:41:03

基于AD9361SIMULINK通信鏈路快速驗(yàn)證開發(fā)平臺

AD9361的AD數(shù)據(jù),連接的到simulink仿真鏈路中進(jìn)行實(shí)時的仿真。HIL_RX連接鏈路后的結(jié)構(gòu)圖。使用軟硬件協(xié)同仿真的結(jié)構(gòu),能實(shí)時的抓取無線信號并進(jìn)行仿真,驗(yàn)證算法實(shí)現(xiàn)的正確性能。首先確保了仿真信號
2019-02-19 10:52:13

基于AD9361的SDR商用平臺

。 AD9361的初始化可以通過兩種方式進(jìn)行:ARM加載初始化文件;FPGA通過將初始化寄存器寫入RAM中,在上電時自動初始化,兩者的實(shí)現(xiàn)都比較容易。 考慮到AD9361最大61.44M的接口速率
2018-12-21 11:37:50

大家用AD9361做什么

想問下大家利用AD9361做什么,本人利用AD9361做電臺和測距的,在電臺的項(xiàng)目中調(diào)試的很好。在測距的調(diào)試中遇到每次凱電測距值不一樣的問題,不知道有沒有遇到該問題的??????????
2018-10-12 15:08:41

如何利用MATLABSimulink去進(jìn)行S模式檢測和解碼?

如何利用MATLABSimulink去進(jìn)行S模式檢測和解碼?
2021-05-20 06:31:33

如何利用MATLABSimulink進(jìn)行S模式檢測和解碼?

如何利用MATLABSimulink進(jìn)行S模式檢測和解碼?
2021-05-18 07:17:13

淺析MATLABSimulink嵌入式視覺應(yīng)用

嵌入式視覺是什么?嵌入式視覺是指將圖像處理和計算機(jī)視覺應(yīng)用到嵌入式系統(tǒng)。嵌入式視覺開發(fā)工作流程的主要環(huán)節(jié)包括視覺算法算法設(shè)計、系統(tǒng)建模、協(xié)作和部署。工程師使用 MATLABSimulink
2021-12-04 08:00:00

用GNURadio在AD9361上設(shè)計OFDM系統(tǒng)怎樣加入AD9361的射頻模塊

您好!我用的設(shè)備是zc706+AD9361,請問怎樣用GNURadio在AD9361上設(shè)計一個OFDM的系統(tǒng),怎樣設(shè)計出GNURadio的流圖,在GNURadi軟件自帶了一些OFDM的例子,但是這些
2018-08-28 11:28:18

請問AD9361 MGC用CTRL_IN控制增益的響應(yīng)時間當(dāng)CTRL_IN電平拉高時Rx Gain需要多長時間響應(yīng)?

哪個大神幫忙回答小弟一個問題,AD9361 MGC模式下,通過CTRL_IN控制和Rx的增益,當(dāng)CTRL_IN電平拉高時,Rx Gain需要多長時間響應(yīng)?是立即響應(yīng)嗎?
2018-08-29 11:55:14

請問AD9361 simRF仿真的‘FAST’模式有嗎?

matlab里的simRF仿真模型中,對于AD9361的AGC控制只有‘SLOW’和‘MGC’兩種情況,我在設(shè)計中需要用到‘FAST’模式,哪位大俠如果有此matlab模式,請發(fā)sunnywlf@163.com,在下不甚感激。
2018-10-16 08:35:57

請問AD9361中SPI控制模式與引腳控制模式怎么選用?

AD9361中SPI控制模式與引腳控制模式怎么選用,只用一種還是都用
2018-10-12 09:25:30

請問AD9361如何配置

您好,我現(xiàn)在在配置AD9361,使用的FPGA是Xilinx VC707,主要是完成LTE信號的接收。之前沒有相關(guān)配置經(jīng)驗(yàn),麻煩問下配置AD9361通過什么軟件配置的?在哪里可以下載到?配置的代碼哪里可以找到?或者可以給我提供相關(guān)的配置資料嗎?萬分感謝!
2018-09-17 15:26:26

請問AD9361差分傳輸模式配置DATA_CLK鎖定不了是什么原因?

我給AD9361配置為LVDS模式DATA_CLK鎖定不了是哪個寄存器配置不正確啊
2018-10-15 14:44:16

請問AD9361接收WiFi信號的AGC參數(shù)如何配置?

AD9361提供了Fast Attack AGC模式,但是用默認(rèn)的參數(shù),無法在收到一幀信號后的4us內(nèi)把增益鎖定住。 因?yàn)閃iFi信號是以幀為單位突發(fā)傳輸?shù)模虼宋倚枰?b class="flag-6" style="color: red">AD9361接收到WiFi幀
2018-09-03 14:49:01

請問AD9361接收增益在MGC模式下配置Overload Threshold有什么作用?

AD9361接收增益在MGC模式下配置Overload Threshold有什么作用?
2018-08-23 18:35:57

請問AD9361支持wifi/bt/fm/gps這些信號嗎?

@1>根據(jù)你們ad9361開發(fā)板的參考設(shè)計,我想問這個開發(fā)板能支持wifi/bt/fm/gps/lte 這些射頻協(xié)議開發(fā)嗎? 即:我們在在fpga里做基帶,通過配置ad9361支持不同的rf信號 2> 如果要支持上述協(xié)議,還需要添加額外電路嗎?
2018-09-06 11:36:32

請問AD9361通過什么軟件配置的?

各位大神你們好,我現(xiàn)在在配置AD9361,之前沒有相關(guān)配置經(jīng)驗(yàn),麻煩問下配置AD9361通過什么軟件配置的?在哪里可以下載到?配置的代碼哪里可以找到?請大家多多指點(diǎn),謝謝~
2018-12-20 14:17:31

請問AD9361電路板的尺寸可以做到多小

我們這個系統(tǒng)要同時處理四五個頻段,每個頻段都適用于ad9361,而且這些頻段需要同時工作,所以這個系統(tǒng)要用到四五個芯片。但是我們覺得參考電路的外圍電路尺寸太大無法接受,AD9361芯片尺寸可以做到多小,可不可以做一個公用的外圍電路減少尺寸?
2018-12-20 09:31:22

請問AD9361的FIR濾波器是否可以配置成RRC濾波器?

AD9361的FIR濾波器是否可以配置成RRC濾波器?只能用作低通濾波器嗎?另外,F(xiàn)IR濾波器的2/4倍插值是對原信號進(jìn)行補(bǔ)0嗎?
2019-01-07 11:31:53

請問AD9361的fastlock模式下信號穩(wěn)定如何判定

請問一下,使用AD9361的fastlock模式,怎么判定、測試信號穩(wěn)定的時間?常規(guī)模式下,可以檢測247[D1]進(jìn)行檢測,但使用fastlock模式,調(diào)用profile實(shí)現(xiàn)調(diào)頻,我檢測247[D1]始終為1,所以請問在fastlock模式下,我該如何判定信號已經(jīng)穩(wěn)定?謝謝@
2018-08-22 10:24:42

請問AD9361能否用于TDD LTE?

您好,我對AD9361能否用于TDD LTE存有疑問。問題如下:1、AD9361能否用于TDD LTE? 2、能否提供針對TDD的校準(zhǔn)步驟? 每個Rx時隙是否都需進(jìn)行校準(zhǔn),或是只需在通信會話前校準(zhǔn)
2018-12-06 09:37:50

請問ad9361 ensm發(fā)送數(shù)據(jù)控制flush的作用是什么?

是什么?我通過數(shù)字端口向ad9361中發(fā)iq信號,將ensm置于fdd模式后,這些數(shù)據(jù)就會不斷的通過rf電路發(fā)送出去,是這樣的么?那么什么時候我要將ensm由fdd切回到alert狀態(tài)呢?迫切技術(shù)解答!
2018-09-18 09:56:54

請問ad9361MATLAB中解調(diào)FM廣播信號需要對收到的基帶信號做哪些處理

AD9361(AD-FMCCOMS-EBZ) 接收FM廣播信號,使用提供的IIO System Object,想在MATLAB 中實(shí)現(xiàn)解調(diào)收聽,AD9361的范圍在70M-6GHz,那么應(yīng)該不存在
2018-08-14 06:53:49

請問ad9361接收信號調(diào)制時載波同步問題怎么解決?

ad9361接收通道將信號通過正交調(diào)制下變頻變?yōu)镮,Q兩路數(shù)據(jù)。信號傳播需要時間,這就造成了在接收端信號形式中有一個附加相位問題。就需要本振產(chǎn)生的載波同步。這里我有一個問題,就是本振產(chǎn)生的載波相位同步問題怎么解決?ad9361可以自動實(shí)現(xiàn)載波同步嗎,還是我通過FPGA自己處理,實(shí)現(xiàn)載波同步?
2018-08-22 09:02:46

請問ad9361驅(qū)動不識別是什么原因

我在做zedboard實(shí)驗(yàn)的時候,按教程往zedboard中導(dǎo)入了自己的內(nèi)核,也在devicetree中找到了對應(yīng)開發(fā)版型號的dst文件,生成的boot文件也包含了ad9361的ip核,但是插上
2018-08-18 07:45:32

請問AD9363寄存器設(shè)置,開發(fā)方法與AD9361一樣嗎?

已采購AD9363,寄存器設(shè)置,開發(fā)方法與AD9361一樣嗎?能用AD9361的參考代碼?如何獲得AD9363的寄存器及其它相關(guān)開發(fā)資料?
2018-09-30 14:43:25

請問如何在VC++下使用IIO類庫API函數(shù)通過PC的網(wǎng)口對AD9361進(jìn)行配置編程

的SCOPE軟件通過ZC706的網(wǎng)口對AD9361等芯片參數(shù)進(jìn)行配置,配置成功,現(xiàn)在的問題是我們要在VC++下自己開發(fā)一套與SCOPE軟件類似的功能,借助于VC++界面設(shè)計,把配置參數(shù)通過網(wǎng)口發(fā)送給
2019-01-07 10:11:48

請問如何基于賽靈思ZC706和AD9361平臺驗(yàn)***PSK調(diào)制解調(diào)?

Vivado中實(shí)現(xiàn)了QPSK的調(diào)制解調(diào),仿真通過,現(xiàn)在需要進(jìn)行實(shí)際的驗(yàn)證,開發(fā)板是塞靈思的ZC706,AD是AD9361。之前在Matlab中有一個例子,如果接觸過的朋友們應(yīng)該知道,就是關(guān)于
2018-08-21 10:14:29

請問如何將多片AD9361芯片進(jìn)行相位同步

如何將多片AD9361芯片進(jìn)行相位同步,技術(shù)文檔有說通過sync管腳進(jìn)行MCS同步,但是僅僅只針對數(shù)據(jù)時鐘完成同步。個人理解數(shù)據(jù)相位主要由RF混頻處理以及后續(xù)數(shù)字處理決定,通過sync管教能夠完成
2018-12-25 11:42:25

請問如何用AD9361 Evaluation Software這個軟件配置9361的相關(guān)寄存器?

您好:麻煩問下:1.AD9361 Evaluation Software 這個軟件如何配置直接AD-FMCOMMS3-EBZ板子上的AD9361芯片的寄存器?我已經(jīng)在顯示器上通過HDMI顯示了
2018-10-08 10:48:09

請問如何知道AD9361狀態(tài)轉(zhuǎn)換時間?

1,AD9361芯片有沒有上電時序要求,如果有是怎么樣的,哪里可以找到相關(guān)說明?2 ,如何知道AD9361狀態(tài)轉(zhuǎn)換時間?比如:在TDD模式下,芯片IDLE->RX,RX->TX
2018-10-09 16:06:25

請問監(jiān)控AD9361輸出功率要怎么做

TX_MON可以用于發(fā)射功率監(jiān)控,請問如果要監(jiān)控AD9361發(fā)射功率,是否是將AD9361發(fā)射端通過功分器后分出一路作為TX_MON的輸入信號?
2019-02-27 07:51:11

跪求AD9361應(yīng)用軟件

哪位好心人能給我一份AD9361應(yīng)用軟件非常感謝
2017-09-11 10:56:50

配置為接收模式能否用AD9361內(nèi)部FIR代替外部FPGA中的FIR?

您好,我們現(xiàn)在想盡量用AD9361中的資源,這樣可以節(jié)約外部硬件資源。遇到了這個問題,AD9361應(yīng)該怎么配置好?當(dāng)配置為FDD 2R1T DDR FIR為128階時,為何FPGA通過P0直接采集到
2018-09-14 11:43:00

AD9361 Datasheet

AD9361 Datasheet 射頻芯片中的佼佼者 性能很好
2016-06-06 10:29:290

PicoZedSDR_z7035-ad9361_RevC_sch

ad9361開發(fā)板資料
2016-11-05 16:23:1075

基于AD9361設(shè)計QPSK調(diào)制解調(diào)收發(fā)器

AD9361是analog devices公司推出的高度集成化的寬帶零中頻收發(fā)調(diào)制解調(diào)芯片,經(jīng)過筆者的實(shí)踐使用發(fā)現(xiàn),用此芯片完全能滿足產(chǎn)品及的開發(fā)設(shè)計,由于內(nèi)置了上下變頻器,和數(shù)字濾波器以及模擬
2017-09-13 14:32:44196

利用MATLABSimulink進(jìn)行S模式檢測和解碼

航空器的自動相關(guān)監(jiān)視廣播 (ADS-B) 傳輸提供了一個現(xiàn)成的無線信號,利用它可演示基于AD9361和Xilinx? Zynq?-7000 All Programmable SoC的快速原型開發(fā)流程。
2017-11-17 08:42:014791

射頻捷變收發(fā)器AD9361

Analog Devices, Inc. (NASDAQ:ADI)新推出的面向軟件定義無線電(SDR)應(yīng)用的革命性解決方案--AD9361,是一款高性能、高度集成的RF Agile
2017-12-05 17:33:01699

AD9361射頻捷變收發(fā)器概述

AD9361射頻捷變收發(fā)器概述,包括從RF到基帶的RX和TX信號路徑、自動增益控制(AGC)、RF PLL和本振(LO)生成。 AD9361射頻捷變收發(fā)器概述:http
2018-06-05 13:45:008061

AD9361 RF 捷變收發(fā)器

了解革命性的AD9361 RF捷變收發(fā)器,一款面向SDR應(yīng)用的完整無線電設(shè)計。該收發(fā)器擁有一流的性能,超高的集成度,支持寬帶模式,以及卓越的靈活性,并受到AD-FMCOMMS2-EBZ-FMC板的支持。
2018-06-04 01:47:005629

AD9361 2 X 2 RF捷變收發(fā)器

電子發(fā)燒友網(wǎng)為你提供ADI(ti)AD9361相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9361的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9361真值表,AD9361管腳等資料,希望可以幫助到廣大的電子工程師們。
2019-02-22 15:33:34

基于 ZYNQ系列 SoC和AD9361實(shí)現(xiàn)的簡易頻譜分析儀

本文設(shè)計了基于ZYNQ系列SoC(System on chip)和AD9361實(shí)現(xiàn)的簡易頻譜分析儀,頻譜數(shù)據(jù)可以通過串口發(fā)送給上位機(jī),并在上位機(jī)中通過MATLAB進(jìn)行數(shù)據(jù)處理和分析。
2019-04-11 10:42:5012448

AD9361 RF捷變收發(fā)器的應(yīng)用分析

發(fā)表評論來自AD9361 RF????????????。 AD9361 RF??????????????????,????????????????????AD-FMCOMMS2-EBZ-FMC??????????。
2019-07-30 06:02:002589

如何利用AD9361的接收機(jī)平臺捕捉ADS-B信號

商用航空器利用ADS-B發(fā)射機(jī)報告其信息。 本視頻討論如何利用一個基于AD9361的接收機(jī)平臺來捕捉ADS-B信號,然后利用MATLABSimulink開發(fā)一個能夠解碼消息的算法。
2019-07-17 06:19:004014

AD9361 RF捷變收發(fā)器的性能與應(yīng)用

瞭解革命性的AD9361 RF捷變收發(fā)器,一款針對SDR應(yīng)用的完整無線電設(shè)計。該收發(fā)器擁有一流的性能,超高的整合度,支援寬頻模式,以及卓越的彈性,並受到AD-FMCOMMS2-EBZ-FMC板的支援。
2019-06-05 06:14:002486

基于FPGA對零中頻射頻收發(fā)器AD9361進(jìn)行配置

無人機(jī)機(jī)載數(shù)據(jù)鏈設(shè)備的系統(tǒng)架構(gòu)如圖1 所示。首先,F(xiàn)PGA 通過EMIF 接收DSP 的高清壓縮視頻、通過UART 接收飛控計算機(jī)的遙測數(shù)據(jù),壓縮后的視頻數(shù)據(jù)和遙測數(shù)據(jù)在FPGA 組幀編碼調(diào)制后通過LVDS 發(fā)送到AD9361,AD9361 對數(shù)據(jù)進(jìn)行上變頻后經(jīng)由天線發(fā)射出去;
2019-04-17 15:32:3317026

Lekha Wireless, Venus LTE L3 relay application; Featuring AD9361

Lekha Wireless, Venus LTE L3 relay application; Featuring AD9361
2021-01-30 12:05:171

基于ADI AD9361模塊AD-FMCOMMS3-EBZ搭建的AD9361 RF收發(fā)測試平臺案例

AD9361芯片工作頻率范圍為70 MHz至6 GHz,涵蓋大部分特許執(zhí)照和免執(zhí)照頻段,通過AD9361自身可編程改變采樣速率、數(shù)字濾波器和抽取參數(shù),使該芯片支持的通道帶寬范圍為低于200 kHz到56 MHz。
2021-03-09 11:47:515377

AD9361:RF捷變收發(fā)器

AD9361:RF捷變收發(fā)器
2021-03-19 10:44:3032

AD9361芯片進(jìn)行數(shù)據(jù)接口邏輯代碼的編寫

本文通過以高速AD9361芯片為例進(jìn)行數(shù)據(jù)接口邏輯代碼的編寫,利用SelectIO IP快速高效完成芯片驅(qū)動的生成。
2022-07-01 09:59:154167

使用MATLABSimulink進(jìn)行模式S檢測和解碼

可檢測和解碼的無線信號無處不在,使用當(dāng)今的軟件定義無線電(SDR)硬件(如ADI公司集成RF捷變收發(fā)器AD9361/AD9364)可以輕松訪問這些信號。 ?1,2商用飛機(jī)的自動相關(guān)監(jiān)視廣播
2023-01-08 10:52:071285

AD9361數(shù)據(jù)路徑在低電壓差分信號(LVDS)模式下運(yùn)行

接下來將介紹AD9361數(shù)據(jù)路徑在低電壓差分信號(LVDS)模式下運(yùn)行。AD9361數(shù)據(jù)接口使用并行總線(P0和P1)在AD9361和BBP之間傳輸數(shù)據(jù)樣本。
2023-04-25 15:51:253927

ad9361接收電平范圍

AD9361是一種寬頻帶軟件可定義收發(fā)器芯片,由ADI(Analog Devices Inc.)公司研發(fā),可用于各種射頻(RF)應(yīng)用。它是一種全集成的射頻收發(fā)器,實(shí)現(xiàn)了收發(fā)器功能。在這篇文章中,我們
2023-12-26 15:49:35770

已全部加載完成