電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>TMS320F1812數(shù)字信號(hào)處理器 - 基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳細(xì)分析以及優(yōu)勢(shì)

TMS320F1812數(shù)字信號(hào)處理器 - 基于DSP與FPGA的藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)詳細(xì)分析以及優(yōu)勢(shì)

上一頁(yè)12全文

本文導(dǎo)航

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

DSP28335+FPGA+AD7606數(shù)據(jù)采集系統(tǒng)

DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 16:53:28

DSP28335+FPGA+AD7606數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

DSP28335+FPGA+AD7606的數(shù)據(jù)采集系統(tǒng)DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA的Cyclone3 的 EP3C5E144C8N在設(shè)計(jì)的過(guò)程中遇到
2016-07-18 17:13:01

DSPFPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計(jì)

DSPFPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計(jì),大家可以看看
2015-04-03 21:23:48

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中有哪些應(yīng)用?

在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì)FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬件完成,而且速度快,組成形式靈活,并可以集成外圍控制、譯碼和接口電路。更最主要
2019-11-01 07:40:10

詳細(xì)分析stm32f10x.h

每日開(kāi)講---學(xué)習(xí)STM32不得不看的剖析(詳細(xì)分析stm32f10x.h)摘要: 學(xué)習(xí)STM32不得不看的剖析(詳細(xì)分析stm32f10x.h)。/**這里是STM32比較重要的頭文件***************************************************************************
2021-08-05 07:44:05

詳細(xì)分析一下USB協(xié)議

本文跟大家一起詳細(xì)分析一下USB協(xié)議。
2021-05-24 06:16:36

詳細(xì)分析了VTIM和VMIN的功能

上一篇文章中,我們詳細(xì)分析了VTIM和VMIN的功能,《嵌入式Linux 串口編程系列2--termios的VMIN和VTIME深入理解》 也明白了這兩個(gè)參數(shù)設(shè)計(jì)的初衷和使用方法,接下來(lái)我們 就詳細(xì)
2021-11-05 07:09:55

詳細(xì)分析嵌入式Linux系統(tǒng)啟動(dòng)流程

在嵌入式Linux專題(一)中已經(jīng)對(duì)嵌入式Linux系統(tǒng)的架構(gòu)及啟動(dòng)流程有了初步的介紹,本文將詳細(xì)分析嵌入式Linux系統(tǒng)啟動(dòng)流程。
2021-11-05 09:25:29

DMA控制器在DSP數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

 基于DSP5509 的數(shù)據(jù)采集系統(tǒng)系統(tǒng)采用了DSP + FPGA 的雙核結(jié)構(gòu),由CMOS 感光芯片OV7620 采集圖像,得到數(shù)據(jù)源, FPGA 作為輔助處理器,控制部分外圍器件并協(xié)助采集數(shù)據(jù)
2009-04-28 10:47:02

DVI接口詳細(xì)分析

DVI接口詳細(xì)分析DVI 接口規(guī)格和定義 DVI 有DVI 1.0 和DVI 2.0 兩種標(biāo)準(zhǔn),其中 DVI 1.0 僅用了其中的一組信號(hào)傳輸信道(data0-data2 ),傳輸圖像的最高像素時(shí)鐘
2012-08-11 09:51:00

[求助]基于LabVIEW 的語(yǔ)音數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)

:基于LabVIEW 的語(yǔ)音數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)要求利用聲卡的DSP技術(shù)和LabVIEW多線程技術(shù),設(shè)計(jì)一種基于聲卡的數(shù)據(jù)采集分析系統(tǒng),在LabVIEW環(huán)境中實(shí)現(xiàn)音頻信號(hào)的采集分析數(shù)據(jù)存盤重載。&nbsp
2009-05-24 14:16:04

uboot代碼詳細(xì)分析

[url=]uboot代碼詳細(xì)分析[/url]
2016-01-29 13:51:41

【NanoPi2申請(qǐng)】fpga與嵌入式相結(jié)合的多媒體數(shù)據(jù)采集系統(tǒng)

優(yōu)勢(shì)。項(xiàng)目描述:而要做高速信號(hào)處理,不得不借助于FPGADSP。最近在研究基于FPGA數(shù)據(jù)采集系統(tǒng),鑒于fpga在復(fù)雜時(shí)序上難以實(shí)現(xiàn)的瓶頸,故結(jié)合嵌入式的多媒體優(yōu)勢(shì),來(lái)實(shí)現(xiàn)FPGA采集信號(hào),嵌入式驅(qū)動(dòng)液晶以及其他多媒體設(shè)備的響應(yīng)輸出。
2015-12-02 16:06:25

【TL6748 DSP申請(qǐng)】數(shù)據(jù)采集系統(tǒng)

申請(qǐng)理由:我是一名在讀研究生,目前在做數(shù)據(jù)采集系統(tǒng),采用的是STM32,做成之后感覺(jué)系統(tǒng)不是很穩(wěn)定,精度也不高,后來(lái)查了資料,原來(lái)DSP更適合做信號(hào)處理分析這一類別,所以申請(qǐng)一下。項(xiàng)目描述
2015-09-10 11:18:52

【TL6748 DSP申請(qǐng)】基于dspfpga的高速數(shù)據(jù)采集系統(tǒng)

TMS320C6748的使用,了解其新特性。2、學(xué)習(xí)利用dsp實(shí)現(xiàn)一些高級(jí)濾波算法。3、將dspfpga結(jié)合實(shí)現(xiàn)高速數(shù)據(jù)采集。4、分享5篇左右的開(kāi)發(fā)板使用心得。
2015-10-09 15:10:00

【TL6748 DSP申請(qǐng)】雷達(dá)信號(hào)高速數(shù)據(jù)采集和處理

的接口功能,可以對(duì)采樣數(shù)據(jù)做進(jìn)一步的處理,并方便與上位機(jī)接口。這樣FPGADSP相互配合,各司其職,更能發(fā)揮系統(tǒng)在在數(shù)據(jù)采集和處理上的優(yōu)勢(shì)。高速數(shù)據(jù)采集系統(tǒng)主要分作五個(gè)模塊:(1)電源監(jiān)測(cè)管理模塊
2015-11-06 10:01:48

一種基于FPGADSP的高速數(shù)據(jù)采集設(shè)計(jì)方案介紹

對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27

三極管特性曲線詳細(xì)分析

三極管特性曲線詳細(xì)分析,特性曲線看不懂,
2015-06-29 16:34:40

基于DSP和現(xiàn)場(chǎng)總線的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于DSP和現(xiàn)場(chǎng)總線的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)在電力系統(tǒng)的生產(chǎn)過(guò)程中,生產(chǎn)運(yùn)行部門通常有兩方面的考慮:一方面盡量提高設(shè)備與線路的利用率,實(shí)現(xiàn)系統(tǒng)的經(jīng)濟(jì)性;同時(shí)保證電力系統(tǒng)的安全、可靠運(yùn)行,提供高質(zhì)量的電能
2009-12-08 10:28:19

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-06-27 17:23:53

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)

基于FPGADSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計(jì)
2012-08-20 15:35:41

基于FPGA與SRAM數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

24期摘  要:傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大都是由ARM+DSP實(shí)現(xiàn)的,雖然DSP優(yōu)勢(shì)在于數(shù)據(jù)處理,但是隨著FPGA技術(shù)的發(fā)展,很多FPGA已經(jīng)可以取代DSP的作用了。尤其是在高速實(shí)時(shí)的數(shù)據(jù)采集領(lǐng)域,采集
2018-05-09 12:09:43

基于FPGA數(shù)據(jù)采集系統(tǒng)

基于FPGA數(shù)據(jù)采集系統(tǒng)IEE ...  介紹了數(shù)據(jù)采集系統(tǒng)中以FPGA為處理核心、采用TI公司接口芯片的IEEE1394接口設(shè)計(jì),給出了系統(tǒng)硬件設(shè)計(jì)和FPGA邏輯設(shè)計(jì),討論了IEEE1394總線
2012-08-11 15:43:47

基于FPGA數(shù)據(jù)采集存儲(chǔ)系統(tǒng)

設(shè)計(jì)高溫環(huán)境下(最高120°)基于FPGA數(shù)據(jù)采集存儲(chǔ)系統(tǒng),就是通過(guò)傳感器采集數(shù)據(jù),通過(guò)FPGA來(lái)控制,把數(shù)據(jù)存儲(chǔ)到存儲(chǔ)芯片上,回頭可以通過(guò)接口讀取數(shù)據(jù)顯示在計(jì)算機(jī)上,求大師給我指導(dǎo),我急需整個(gè)系統(tǒng)的protel原理圖,請(qǐng)各位幫忙,我將感激不盡。最好有附件畫出整個(gè)原理圖,謝謝!
2012-10-29 21:37:12

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)該怎么設(shè)計(jì)?

目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計(jì)方案中,有采用通用單片機(jī)和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時(shí)鐘頻率較低,難以滿足數(shù)據(jù)采集系統(tǒng)對(duì)速度要求;后者雖然可以實(shí)現(xiàn)
2019-09-05 07:22:57

基于ARM的藍(lán)牙數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

哪位大神可以指導(dǎo)一下基于ARM的藍(lán)牙數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)的電路圖與代碼。可以私聊
2016-04-02 23:08:21

基于labview與dsp串口的數(shù)據(jù)采集系統(tǒng)

本帖最后由 eehome 于 2013-1-5 10:11 編輯 基于labview與dsp串口的數(shù)據(jù)采集系統(tǒng)
2012-05-10 15:28:18

如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37

工程師應(yīng)該掌握的20個(gè)模擬電路(詳細(xì)分析及參考答案)

工程師應(yīng)該掌握的20個(gè)模擬電路(詳細(xì)分析及參考答案)
2013-08-17 09:58:13

工程師應(yīng)該掌握的20個(gè)模擬電路(詳細(xì)分析及參考答案).pdf

工程師應(yīng)該掌握的20個(gè)模擬電路(詳細(xì)分析及參考答案).pdf
2013-04-07 13:28:38

求助!詳細(xì)分析電路圖個(gè)元器件作用

求大神詳細(xì)分析電路圖個(gè)元器件作用
2013-08-04 15:46:35

求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng)

`求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng),感激不盡!`
2015-06-29 22:13:07

電子工程師必須掌握的20個(gè)模擬電路詳細(xì)分析

內(nèi)含參考答案以及詳細(xì)分析
2023-10-07 07:15:56

電子工程師必須掌握的20個(gè)模擬電路詳細(xì)分析

本文檔的主要內(nèi)容詳細(xì)介紹的是硬件工程師必須掌握的20個(gè)重要模擬電路的概述和參考答案以及詳細(xì)分析
2023-09-27 08:22:32

電子工程師需要掌握的20個(gè)模擬電路的詳細(xì)分析

電子工程師需要掌握的20個(gè)模擬電路的詳細(xì)分析
2023-09-28 06:22:26

電源電路圖最最最最最詳細(xì)分析

本帖最后由 eehome 于 2013-1-5 09:52 編輯 電源電路圖最最最最最詳細(xì)分析(轉(zhuǎn)一網(wǎng)友)
2012-07-31 11:37:21

給大家詳細(xì)分析一下艾德克斯車載充電機(jī)的測(cè)試方案

給大家詳細(xì)分析一下艾德克斯車載充電機(jī)的測(cè)試方案
2021-05-08 08:38:05

討論如何利用FPGA設(shè)計(jì)圖像數(shù)據(jù)采集傳輸系統(tǒng)

綜合考慮到圖像采集系統(tǒng)所要求的實(shí)時(shí)性,可靠性,以及FPGA在數(shù)字電路的設(shè)計(jì)中的優(yōu)勢(shì),為此本文討論如何利用FPGA設(shè)計(jì)基于LVDS的圖像數(shù)據(jù)采集傳輸系統(tǒng)?
2021-04-08 06:48:28

請(qǐng)問(wèn)一下怎樣對(duì)stm32的啟動(dòng)代碼進(jìn)行詳細(xì)分析

請(qǐng)問(wèn)一下怎樣對(duì)stm32的啟動(dòng)代碼進(jìn)行詳細(xì)分析呢?
2021-11-26 07:10:48

基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)

介紹一種基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)。論述數(shù)據(jù)采集處理系統(tǒng)中的以太網(wǎng)應(yīng)用,分析系統(tǒng)的硬件設(shè)計(jì)方案,提出基于實(shí)時(shí)操作系統(tǒng)DSP/BIOS 進(jìn)行軟件設(shè)計(jì)的思路和實(shí)現(xiàn)方法。
2009-04-16 09:56:4524

基于DSP 和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)

介紹一種基于DSP和以太網(wǎng)的數(shù)據(jù)采集處理系統(tǒng)。論述數(shù)據(jù)采集處理系統(tǒng)中的以太網(wǎng)應(yīng)用,分析系統(tǒng)的硬件設(shè)計(jì)方案,提出基于實(shí)時(shí)操作系統(tǒng)DSP/BIOS 進(jìn)行軟件設(shè)計(jì)的思路和實(shí)現(xiàn)方法。
2009-05-15 14:19:1923

基于FPGA 的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

從自主研發(fā)的角度,介紹了一種以PXI 總線為接口,采用現(xiàn)場(chǎng)可編程門陣列(FPGA)為邏輯控制單元的數(shù)據(jù)采集系統(tǒng)。在介紹系統(tǒng)總體設(shè)計(jì)方案的基礎(chǔ)上,詳細(xì)討論了采集部分的功能實(shí)
2009-07-08 14:54:2418

一種基于FPGADSP的高性能PCI數(shù)據(jù)采集處理卡設(shè)計(jì)

本文介紹一種基于FPGADSP 的高性能PCI 數(shù)據(jù)采集處理卡的電路原理設(shè)計(jì)和PCI接口軟件設(shè)計(jì)。該數(shù)據(jù)采集處理卡主要采用TI 公司的TMS320C6416 數(shù)字信號(hào)處理器和XILINX公司VIRTEX2 系列的
2009-08-24 10:55:3234

一種基于FPGA+DSP數(shù)據(jù)采集與處理平臺(tái)

介紹了一種基于FPGA+DSP數(shù)據(jù)采集與處理平臺(tái),給出了系統(tǒng)實(shí)現(xiàn)的總體方案,并闡述了各部分硬件電路的設(shè)計(jì)。重點(diǎn)對(duì)FPGA 內(nèi)部各主要功能模塊做了詳細(xì)闡述,對(duì)各個(gè)模塊的設(shè)計(jì)方法
2009-12-19 15:59:1634

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

本文提出了一種基于ARM 的藍(lán)牙無(wú)線數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢(shì),解決了傳統(tǒng)工業(yè)現(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)中無(wú)法同時(shí)滿足低功耗、低價(jià)格與高性能,并受到電纜布
2010-01-20 14:12:3369

Matlab和VC混合編程的DSP數(shù)據(jù)采集系統(tǒng)

設(shè)計(jì)了基于Matlab 和VC 混合編程的DSP 數(shù)據(jù)采集系統(tǒng),實(shí)現(xiàn)了在Matlab 平臺(tái)上控制和操作DSP 目標(biāo)板進(jìn)行數(shù)據(jù)采集,并把采集數(shù)據(jù)上傳到Matlab 平臺(tái)進(jìn)行實(shí)時(shí)分析處理和圖形顯示,然
2010-01-25 14:43:1350

基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng)

設(shè)計(jì)一種基于FPGA的多通道同步數(shù)據(jù)采集存儲(chǔ)系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲(chǔ)模塊。系統(tǒng)設(shè)計(jì)采用多通道數(shù)據(jù)的同步實(shí)時(shí)采集以及壞塊檢測(cè)技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:3370

延時(shí)開(kāi)關(guān)電路圖及詳細(xì)分析

延時(shí)開(kāi)關(guān)電路圖及詳細(xì)分析 圖1:
2007-11-08 10:20:0913453

基于A/D和DSP的高速數(shù)據(jù)采集技術(shù)

基于A/D和DSP的高速數(shù)據(jù)采集技術(shù) 中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/
2009-10-17 10:17:411201

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于ARM的藍(lán)牙實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 摘要:本文提出了一種基于ARM的藍(lán)牙無(wú)線數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢(shì),解決了傳統(tǒng)工業(yè)現(xiàn)場(chǎng)數(shù)據(jù)采集系統(tǒng)
2010-02-02 11:27:031124

電子整流器工作原理詳細(xì)分析

電子整流器工作原理詳細(xì)分析
2010-02-27 10:43:5124851

利用DSP和USB的三維感應(yīng)測(cè)井數(shù)據(jù)采集系統(tǒng)

利用DSP和USB的三維感應(yīng)測(cè)井數(shù)據(jù)采集系統(tǒng) 數(shù)據(jù)采集DSP最基本的應(yīng)用領(lǐng)域,本文設(shè)計(jì)的數(shù)據(jù)采集系統(tǒng)利用TI公司的TMS320F2812 DSP芯片。該芯片的主要特點(diǎn)有:150 MI/s(百萬(wàn)
2010-03-04 10:10:44626

主板設(shè)計(jì)的5大缺陷詳細(xì)分析

主板設(shè)計(jì)的5大缺陷詳細(xì)分析 第1頁(yè):顯卡聲卡不兼容一覽 “太慘了!剛買的散熱器竟然用不上!”“好郁悶,PCI擴(kuò)展槽竟然裝不上聲卡?!? 有的時(shí)候,我們經(jīng)
2010-03-15 10:52:211509

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用

FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用 概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì)。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬
2010-03-30 10:51:15881

一種基于DSPFPGA的多通道數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

摘要:為準(zhǔn)確地分析工業(yè)生產(chǎn)中的各種數(shù)據(jù)參數(shù),結(jié)合高速DSPFPGA的特點(diǎn),設(shè)計(jì)一套數(shù)據(jù)采集系統(tǒng),應(yīng)用FPGA的內(nèi)部邏輯實(shí)現(xiàn)時(shí)序控制,以DSP作為采集系統(tǒng)的核心,對(duì)采集到的數(shù)據(jù)進(jìn)行濾波等處理,并將處理后的結(jié)果通過(guò)USB口傳輸?shù)接?jì)算機(jī)。設(shè)計(jì)中還采用ADC0809模數(shù)轉(zhuǎn)換
2011-02-27 23:04:0096

基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)的研究

摘要:隨著數(shù)字信號(hào)處理技術(shù)和計(jì)算機(jī)技術(shù)的不斷發(fā)展,基于DSP的PCI總線數(shù)據(jù)采集系統(tǒng)將會(huì)得到越來(lái)越廣泛的應(yīng)用。以實(shí)際開(kāi)發(fā)的系統(tǒng)為背景,詳細(xì)論述了基于DSP的PCI總線結(jié)構(gòu)的數(shù)據(jù)采集系統(tǒng)硬件及軟件設(shè)計(jì)方案和實(shí)現(xiàn)方法。 關(guān)鍵詞:DSP;PCI總線;驅(qū)動(dòng)模型;數(shù)字
2011-02-28 00:36:31119

基于DSP的ECT高速數(shù)據(jù)采集系統(tǒng)

摘要:在介紹電容層析成像系統(tǒng)組成原理的基礎(chǔ)上,重新構(gòu)建了一套數(shù)字化的數(shù)據(jù)采集系統(tǒng),它具有較高的采集速度和分辨率真,著重分析FPGA控制A/D采集DSP響應(yīng)中斷進(jìn)行DMA傳輸?shù)挠嘘P(guān)問(wèn)題。 關(guān)鍵詞:DSP DMA 中斷服務(wù)程序 ECT
2011-02-28 12:36:4448

FPGA+DSP的紅外圖像數(shù)據(jù)采集與顯示

摘要:在FPGA+DSP構(gòu)建的便件平臺(tái)上,以鏈路口(LINKPORT)通信協(xié)議為根據(jù),實(shí)現(xiàn)紅外圖像數(shù)據(jù)采集與顯示。重點(diǎn)描述紅外圖像數(shù)據(jù)采集與經(jīng)過(guò)LINKPORT傳入DSP,圖像壓縮與經(jīng)過(guò)LINKPORT傳出DSP以及圖像數(shù)據(jù)緩存與顯示,最后介紹了程序高度過(guò)程中的方法。樣機(jī)在實(shí)
2011-03-01 00:11:1287

DSP+FPGA實(shí)現(xiàn)測(cè)井數(shù)據(jù)采集系統(tǒng)

文章介紹了一種基于DSP爭(zhēng)FPGA結(jié)構(gòu)的高精度測(cè)井數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,包括信號(hào)調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)處理等。整個(gè)系統(tǒng)使用16位高精度A/D轉(zhuǎn)換芯片AD974。數(shù)字電路部分采用Xilinx公司
2011-09-08 17:46:5570

基于FPGA數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

設(shè)計(jì)了一個(gè)基于FPGA數(shù)據(jù)采集系統(tǒng),并用Verilog HDL語(yǔ)言作為描述語(yǔ)言實(shí)現(xiàn)了對(duì)TLC0820的采樣控制和FPGA數(shù)據(jù)處理等過(guò)程的控制,以Xilinx ISE 9.1i軟件為平臺(tái),進(jìn)行了設(shè)計(jì)輸入、分析與綜合、
2012-05-08 15:17:0680

uboot1-1-6代碼詳細(xì)分析

uboot 1-1-6版本的 代碼詳細(xì)分析
2015-11-02 11:02:1925

二端口網(wǎng)絡(luò)的詳細(xì)分析

十二五規(guī)劃教材大學(xué)電路(邱關(guān)源、羅先覺(jué)版)二端口網(wǎng)絡(luò)的詳細(xì)分析和經(jīng)典例題以及解題方法
2015-12-23 18:15:360

基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)

基于LABVIEW與DSP串口的數(shù)據(jù)采集系統(tǒng)。
2016-01-20 16:26:5341

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì)

高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計(jì),下來(lái)看看
2016-05-10 11:24:3315

基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看
2016-05-10 13:45:2835

基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),下來(lái)看看。
2016-05-10 13:45:2859

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計(jì).
2016-05-10 17:06:4043

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
2016-05-10 17:06:4027

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì),下來(lái)看看
2016-05-10 17:06:4019

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)_楊江濤

基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì),用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)
2016-05-17 09:49:5135

近期的幾個(gè)單片機(jī)例程及詳細(xì)分析

近期的幾個(gè)單片機(jī)例程及詳細(xì)分析,感興趣的可以看看。
2016-06-21 17:02:483

半橋電源源高頻鏈逆變電路的詳細(xì)分析

半橋電源源高頻鏈逆變電路的詳細(xì)分析
2017-09-14 15:23:4419

Buck變換器原理詳細(xì)分析

Buck變換器原理詳細(xì)分析
2017-09-15 17:26:2530

DSP藍(lán)牙數(shù)據(jù)采集系統(tǒng)解析

[1]。本設(shè)計(jì)采用了DSPFPGA協(xié)同控制處理,并用藍(lán)牙傳輸代替有線電纜傳輸,有效地解決了DSPFPGA單獨(dú)處理的不足與有線電纜傳輸?shù)谋锥耍蟠筇岣吡?b class="flag-6" style="color: red">數(shù)據(jù)采集處理能力,拓寬了系統(tǒng)在環(huán)境較為惡劣或特殊場(chǎng)所的應(yīng)用。 1 系統(tǒng)硬件設(shè)計(jì) 1.1 系統(tǒng)總體設(shè)計(jì)
2017-10-31 15:53:465

基于FPGA的高速圖像采集系統(tǒng)詳細(xì)分析與結(jié)論

現(xiàn)代化生產(chǎn)和科學(xué)研究對(duì)圖像采集系統(tǒng)的要求日益提高。傳統(tǒng)的圖像采集卡速度慢、處理功能簡(jiǎn)單,不能很好地滿足特殊要求,因此,我們構(gòu)建了 高速圖像采集 系統(tǒng)。它主要包括圖像采集模塊、圖像低級(jí)處理模塊以及總線接口模塊等。這些模塊是在 FPGA 中利用 VHDL 編程實(shí)現(xiàn)的。高速圖像采集系統(tǒng)主要用于視覺(jué)檢測(cè)。
2017-11-24 19:00:022553

基于DSPFPGA藍(lán)牙數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

[1]。本設(shè)計(jì)采用了DSPFPGA協(xié)同控制處理,并用藍(lán)牙傳輸代替有線電纜傳輸,有效地解決了DSPFPGA單獨(dú)處理的不足與有線電纜傳輸?shù)谋锥?,大大提高?b class="flag-6" style="color: red">數(shù)據(jù)采集處理能力,拓寬了系統(tǒng)在環(huán)境較為惡劣或特殊場(chǎng)所的應(yīng)用。 1 系統(tǒng)硬件設(shè)計(jì) 1.1系統(tǒng)總體設(shè)計(jì) 基
2017-12-02 17:45:54353

如何使用FPGA進(jìn)行數(shù)據(jù)采集系統(tǒng)電路設(shè)計(jì)?工作原理和設(shè)計(jì)過(guò)程詳細(xì)分析

本文介紹了基于FPGA數(shù)據(jù)采集系統(tǒng)電路的工作原理和設(shè)計(jì)過(guò)程。根據(jù)數(shù)據(jù)采集技術(shù)原理,以Altera公司的EP2C8Q208C8N芯片為核心器件,通過(guò)ADC0809采集數(shù)據(jù),并用DAC0832輸出數(shù)據(jù)
2018-09-06 14:25:5024

如何使用FPGADSP進(jìn)行高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

介紹了1種基于FPGADSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:2418

如何使用FPGADSP進(jìn)行高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的資料概述

提出了一種新的基于FPGA+DSP的高精度數(shù)字化電源的數(shù)據(jù)采集方案。詳細(xì)闡述了FPGADSP之.間vXSPI接口進(jìn)行同步通信,以及DSP作為控制器并通過(guò)PI調(diào)節(jié)產(chǎn)生PWM波形來(lái)控制數(shù)字化電源穩(wěn)定性的具體方法。
2018-11-07 17:18:3019

物聯(lián)網(wǎng)的產(chǎn)業(yè)生態(tài)是怎樣的詳細(xì)分析概述

物聯(lián)網(wǎng)的產(chǎn)業(yè)生態(tài)是怎樣的詳細(xì)分析概述
2018-12-08 10:00:074642

基于FPGA的在臨空環(huán)境下實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

目前已經(jīng)有多種成熟的數(shù)據(jù)采集系統(tǒng),主要用于工業(yè)生產(chǎn)、環(huán)境監(jiān)測(cè)、航空航天和科學(xué)研究領(lǐng)域中。大部分實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)選用DSP(Digital Signal Processing)控制器和微控制器作為控制
2020-01-27 16:02:00768

基于Boonton功率表的脈沖射頻部件及系統(tǒng)詳細(xì)分析

Boonton的功率表非常詳細(xì)的波形跟蹤可實(shí)現(xiàn)精確的測(cè)量,有效的校準(zhǔn),以及對(duì)線性和脈沖射頻部件及系統(tǒng)詳細(xì)分析
2020-01-10 09:56:00847

電子電路的復(fù)習(xí)題詳細(xì)分析

本文檔的主要內(nèi)容詳細(xì)介紹的是電子電路的復(fù)習(xí)題詳細(xì)分析
2020-04-15 08:00:0015

一些開(kāi)關(guān)電源的拓?fù)浣Y(jié)構(gòu)詳細(xì)分析

本文檔的主要內(nèi)容詳細(xì)介紹的是一些開(kāi)關(guān)電源的拓?fù)浣Y(jié)構(gòu)詳細(xì)分析。
2021-01-06 00:16:0020

功率放大電路的仿真資料詳細(xì)分析

本文檔的主要內(nèi)容詳細(xì)介紹的是功率放大電路的仿真資料詳細(xì)分析。
2021-02-01 11:28:5028

正激有源鉗位的詳細(xì)分析

正激有源鉗位的詳細(xì)分析介紹。
2021-06-16 16:57:0756

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)(開(kāi)關(guān)電源技術(shù)發(fā)展綜述)-該文檔為基于FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-24 11:32:0134

FPGA+DSP的高精度數(shù)字電源數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

數(shù)據(jù)采集方案。詳細(xì)闡述了 FPGADSP之.間vXSPI接口進(jìn)行同步通信,以及DSP作為控制器并通過(guò)PI調(diào)節(jié)產(chǎn)生PWM波形 來(lái)控制數(shù)字化電源穩(wěn)定性的具體方法。?關(guān)鍵詞:數(shù)字電源;FPGA;DSP
2021-09-27 11:16:4511

已全部加載完成